JPS62155565A - 絶縁ゲ−ト型電界効果トランジスタおよびその製造方法 - Google Patents
絶縁ゲ−ト型電界効果トランジスタおよびその製造方法Info
- Publication number
- JPS62155565A JPS62155565A JP29600185A JP29600185A JPS62155565A JP S62155565 A JPS62155565 A JP S62155565A JP 29600185 A JP29600185 A JP 29600185A JP 29600185 A JP29600185 A JP 29600185A JP S62155565 A JPS62155565 A JP S62155565A
- Authority
- JP
- Japan
- Prior art keywords
- gate electrode
- source region
- layer
- region side
- implanted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 14
- 230000005669 field effect Effects 0.000 title claims description 5
- 239000000758 substrate Substances 0.000 claims abstract description 20
- 239000012535 impurity Substances 0.000 claims abstract description 13
- 239000004065 semiconductor Substances 0.000 claims abstract description 12
- 150000002500 ions Chemical class 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 9
- 230000002265 prevention Effects 0.000 claims description 4
- 239000012212 insulator Substances 0.000 claims 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 10
- 229910052796 boron Inorganic materials 0.000 abstract description 6
- -1 boron ions Chemical class 0.000 abstract description 5
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 abstract description 3
- 230000006866 deterioration Effects 0.000 abstract description 3
- 239000002784 hot electron Substances 0.000 abstract description 3
- 229910052698 phosphorus Inorganic materials 0.000 abstract description 3
- 239000011574 phosphorus Substances 0.000 abstract description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 abstract description 2
- 238000000059 patterning Methods 0.000 abstract description 2
- 239000010410 layer Substances 0.000 description 25
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 10
- 230000000694 effects Effects 0.000 description 9
- 235000012239 silicon dioxide Nutrition 0.000 description 5
- 239000000377 silicon dioxide Substances 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 2
- 230000001590 oxidative effect Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 241000257465 Echinoidea Species 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 208000019849 gnathodiaphyseal dysplasia Diseases 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
- H01L29/1041—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
- H01L29/1045—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
- H01L29/1083—Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、絶縁ゲート型の電界効果1−ランリスタ(以
下、FETという)の構造およびその製造方法に関する
。
下、FETという)の構造およびその製造方法に関する
。
例えば、従来のL D D (1iot+Hy dop
ed drain )nMO3FETの構造およびその
製造方法を第2図を参照しながら説明する。
ed drain )nMO3FETの構造およびその
製造方法を第2図を参照しながら説明する。
まず、5Ω−cmのP型シリコン基板1の表面に熱酸化
膜2を約200への厚みに形成し、その上に燐ドープl
−多結晶シリコン3を4000人稈痕j(を槓し、これ
を写真蝕刻法等によりバターニングしてゲート電極を形
成する(同図(a))。その撰、ボロンイオンおよびリ
ンイオンを基板1ヘイオン注入してパンデスルー防止用
のP一層4およびn2層5を形成づる(同図(b))。
膜2を約200への厚みに形成し、その上に燐ドープl
−多結晶シリコン3を4000人稈痕j(を槓し、これ
を写真蝕刻法等によりバターニングしてゲート電極を形
成する(同図(a))。その撰、ボロンイオンおよびリ
ンイオンを基板1ヘイオン注入してパンデスルー防止用
のP一層4およびn2層5を形成づる(同図(b))。
次に、全表面にCvD二酸化シリコン6を300〇八稈
度jtt梢し、これをRI Eでエツチングして、多結
晶シリコン3の側壁のみに二酸化シリコン6を残1(同
図(C))。次に、ゲート耐圧向−Fのため、多結晶シ
リコン3を酸化した後、ひ素をイオン注入してここに゛
ソース・ドレイン各領域となる04層7を形成し、これ
でL D D n M OS F E Tが出来上
がる(同図(d))。
度jtt梢し、これをRI Eでエツチングして、多結
晶シリコン3の側壁のみに二酸化シリコン6を残1(同
図(C))。次に、ゲート耐圧向−Fのため、多結晶シ
リコン3を酸化した後、ひ素をイオン注入してここに゛
ソース・ドレイン各領域となる04層7を形成し、これ
でL D D n M OS F E Tが出来上
がる(同図(d))。
かかる構造のLDD EETは、ヂャネル部の不純物
PM度が低く、かつソース・ドレイン両領域(=J近の
P型不純物の温度は凸いため(P一層4)、しきい値電
圧の基板バイアス効果を抑え、かつパンデスルー耐圧も
nい等の多くの利点を右する。
PM度が低く、かつソース・ドレイン両領域(=J近の
P型不純物の温度は凸いため(P一層4)、しきい値電
圧の基板バイアス効果を抑え、かつパンデスルー耐圧も
nい等の多くの利点を右する。
しかし、第1図([))に示すJ:うに、ドレインエツ
ジからF!度の比較的高いP一層4が延びているため、
ドレインバイアスを印加した時の空乏層の広がりが抑え
られドレンエツジからピンチオフ点までの距離が短くな
るために、ドレイン側の電界が高くなってホットエレク
トロンが多く発生し、トランジスタの信頼性が悪化する
という問題が、素子の微細化に伴って大きくなって来て
いる。
ジからF!度の比較的高いP一層4が延びているため、
ドレインバイアスを印加した時の空乏層の広がりが抑え
られドレンエツジからピンチオフ点までの距離が短くな
るために、ドレイン側の電界が高くなってホットエレク
トロンが多く発生し、トランジスタの信頼性が悪化する
という問題が、素子の微細化に伴って大きくなって来て
いる。
本発明は、上記に鑑みなさ乳たもので、しきい値電圧の
基板バイアス効果が少なく、パンデスルー耐圧も高く、
かつ信頼性も高い絶縁ゲート型トE−rの構造およびこ
の構造を簡単に作ることができる製造方法を提供するこ
とを目的とする。
基板バイアス効果が少なく、パンデスルー耐圧も高く、
かつ信頼性も高い絶縁ゲート型トE−rの構造およびこ
の構造を簡単に作ることができる製造方法を提供するこ
とを目的とする。
上記目的を達成するために本発明は、ソース領域および
ドレイン領域の各一方からそれぞれゲート電極の下へ延
びた、チャネル領域と同IP電型でかつそれよりに石不
純物濃度のバンチスルー防止用の半導体層を備え、この
各半導体層のゲーI−電極の下へ延びた長さはソース領
域からのらのtよ比較的長く、ドレイン領域からのもの
は比較的短いことを特徴とづる絶縁ゲート型F E T
をlfi供覆るものである。
ドレイン領域の各一方からそれぞれゲート電極の下へ延
びた、チャネル領域と同IP電型でかつそれよりに石不
純物濃度のバンチスルー防止用の半導体層を備え、この
各半導体層のゲーI−電極の下へ延びた長さはソース領
域からのらのtよ比較的長く、ドレイン領域からのもの
は比較的短いことを特徴とづる絶縁ゲート型F E T
をlfi供覆るものである。
また、本発明はかかる構造の絶縁ゲート型FETを製造
Jるために、半導体基体の表面にゲート電極を形成した
少に、基体表面に対し、この基体と同心電型の不純物イ
オンを、ソース領域側へ傾斜した入用角度で注入Jる1
稈を備えたことを特徴と1−る絶縁ゲート型電界効果ト
ランジスタの製造方法を提供するbのである。
Jるために、半導体基体の表面にゲート電極を形成した
少に、基体表面に対し、この基体と同心電型の不純物イ
オンを、ソース領域側へ傾斜した入用角度で注入Jる1
稈を備えたことを特徴と1−る絶縁ゲート型電界効果ト
ランジスタの製造方法を提供するbのである。
以下、本発明に係る絶縁ゲート型F E Tの一実施例
の断面構造をその製造過程に従って示した第1図(a)
〜(d)を参照して本発明を説明する。
の断面構造をその製造過程に従って示した第1図(a)
〜(d)を参照して本発明を説明する。
尚、同図において第2図と同一物には同一符号を付しで
ある。
ある。
まず、第2図の場合と同様に、5Ω−cmのP型シリコ
ン基板1の表面に熱酸化膜2を約200への厚みに形成
し、その上に燐ドープト多結晶シリコン3を4000人
程麿の厚みに111積し、これを写真蝕刻法等によりパ
ターニングしてチャネル領域8となるべきところに対応
する位置にゲート電極を形成する(第1図(a))。そ
の後、基板1の表面に対して、リンをほぼ垂直方向から
イオン注入し、またボロンをソース領域を形成η゛べき
側へ例えば45°だけ傾斜した入射角度でイオン注入し
てLDD用のn一層5および基板1より高不純物園度の
パンチスルー防止用のP一層4を形成する(同図(b)
)。このとき、ボロンイオンがソース領域側へ傾いた方
向から注入されることにより、ソース領域側には多くの
ボ【コンイオンが注入されソース領域側のP一層4Sは
ゲート電極(多結晶シリコンS)の下へ長く延び、また
ドレイン領域側はゲート電極の影となるためイオンはあ
まり注入されずドレイン領域側のP一層4.の延びはn
一層よりも短くなる。次に、全表面にCVD二酸化シリ
コン6を3000人程度0厚みに堆積し、これをRIE
でエツチングして、多結晶シリコン3の側壁のみに二酸
化シリコン6を残す(同図(C))。その後、ゲート耐
圧向上のため、多結晶シリコン3を酸化した後、ひ素を
イオン注入してソース・ドレイン各領域となるn+層7
.7dを形成し、これで本発明の特徴を備えたLDD
nMO3FETが製作される(同図(d))。
ン基板1の表面に熱酸化膜2を約200への厚みに形成
し、その上に燐ドープト多結晶シリコン3を4000人
程麿の厚みに111積し、これを写真蝕刻法等によりパ
ターニングしてチャネル領域8となるべきところに対応
する位置にゲート電極を形成する(第1図(a))。そ
の後、基板1の表面に対して、リンをほぼ垂直方向から
イオン注入し、またボロンをソース領域を形成η゛べき
側へ例えば45°だけ傾斜した入射角度でイオン注入し
てLDD用のn一層5および基板1より高不純物園度の
パンチスルー防止用のP一層4を形成する(同図(b)
)。このとき、ボロンイオンがソース領域側へ傾いた方
向から注入されることにより、ソース領域側には多くの
ボ【コンイオンが注入されソース領域側のP一層4Sは
ゲート電極(多結晶シリコンS)の下へ長く延び、また
ドレイン領域側はゲート電極の影となるためイオンはあ
まり注入されずドレイン領域側のP一層4.の延びはn
一層よりも短くなる。次に、全表面にCVD二酸化シリ
コン6を3000人程度0厚みに堆積し、これをRIE
でエツチングして、多結晶シリコン3の側壁のみに二酸
化シリコン6を残す(同図(C))。その後、ゲート耐
圧向上のため、多結晶シリコン3を酸化した後、ひ素を
イオン注入してソース・ドレイン各領域となるn+層7
.7dを形成し、これで本発明の特徴を備えたLDD
nMO3FETが製作される(同図(d))。
かかる構造のLDD nMO3FETの特徴は、パン
チスルー防止用P 14 .4dのうちソース領域側
のもの4.はゲート電極(多結晶シリコン3)とのオー
バーラツプ部分が長く、ドレイン領域側のもの4dのそ
れは短いところにある。
チスルー防止用P 14 .4dのうちソース領域側
のもの4.はゲート電極(多結晶シリコン3)とのオー
バーラツプ部分が長く、ドレイン領域側のもの4dのそ
れは短いところにある。
つまり、このFETはソース領域側の方がトレイン領域
側よりb濃いP型不純物層を有していることになる。こ
のため、このFETを五極管動作させてドレイン電圧を
上げると、ドレイン領域側の空乏層がより延び易いため
に、トレイン領域近(力の電界が緩和されホットエレク
トロンの発生が低減され、よってトランジスタの信頼性
の悪化を防ぐことができる。また、ドレイン領域側の空
乏層が延びて行っても、ソース領域側の濃いP一層4
のためにソース領域付近で空乏層の延びは止まり、よっ
てパンチスルーも防ぐことができる。
側よりb濃いP型不純物層を有していることになる。こ
のため、このFETを五極管動作させてドレイン電圧を
上げると、ドレイン領域側の空乏層がより延び易いため
に、トレイン領域近(力の電界が緩和されホットエレク
トロンの発生が低減され、よってトランジスタの信頼性
の悪化を防ぐことができる。また、ドレイン領域側の空
乏層が延びて行っても、ソース領域側の濃いP一層4
のためにソース領域付近で空乏層の延びは止まり、よっ
てパンチスルーも防ぐことができる。
しかも、チャネル領域8の不純物濃度は薄いので、しき
い値電圧の基板バイアス効果も防ぐことができるのであ
る。
い値電圧の基板バイアス効果も防ぐことができるのであ
る。
また、かかる長さの異なるP一層4.4dを形成するた
めに、ゲート電極の形成後に、ソース領域側へ傾斜した
方向から基板表面へイオン注入を行うという上述の方法
は、マスクなどを用いる方法に比較して、第2図に示し
た従来のFETの製造工程をそのまま利用して行えると
いう点で大きなメリットを有するものである。尚、上記
実施例ではイオン注入の入射角度を45°としたが、こ
の角度に限られるわけではなく、ドレイン領域側のP一
層4dのゲート電極とのオーバーラツプ長が必要な短さ
、例えばn一層5のそれより短くなるような入射角度で
あればよい。
めに、ゲート電極の形成後に、ソース領域側へ傾斜した
方向から基板表面へイオン注入を行うという上述の方法
は、マスクなどを用いる方法に比較して、第2図に示し
た従来のFETの製造工程をそのまま利用して行えると
いう点で大きなメリットを有するものである。尚、上記
実施例ではイオン注入の入射角度を45°としたが、こ
の角度に限られるわけではなく、ドレイン領域側のP一
層4dのゲート電極とのオーバーラツプ長が必要な短さ
、例えばn一層5のそれより短くなるような入射角度で
あればよい。
また、本発明に係るFETの構造およびその製造方法は
、LDD MOS FETに限られるわけではなく
、もちろんGDDなどの他のドレイン・ソース構造を持
つF E TやMO8以外の他の絶縁ゲート型FETに
も適用でき、その場合にも上記と同様の効果を得ること
ができる。
、LDD MOS FETに限られるわけではなく
、もちろんGDDなどの他のドレイン・ソース構造を持
つF E TやMO8以外の他の絶縁ゲート型FETに
も適用でき、その場合にも上記と同様の効果を得ること
ができる。
以上説明したように、本発明によれば、ソース領域およ
びドレイン領域のそれぞれに設けられたパンチスルー防
止用の半導体層のゲート電極とのオーバーラツプ長を、
ソース領域側のものは長く、ドレイン領域側のものは短
くしているために、パンチスルーやしきい値電圧の基板
バイアス効果を防止できるという従来からの効果に加え
て、ホットエレクトロンによる信頼性の悪化も防止でき
るという効果が得られる。
びドレイン領域のそれぞれに設けられたパンチスルー防
止用の半導体層のゲート電極とのオーバーラツプ長を、
ソース領域側のものは長く、ドレイン領域側のものは短
くしているために、パンチスルーやしきい値電圧の基板
バイアス効果を防止できるという従来からの効果に加え
て、ホットエレクトロンによる信頼性の悪化も防止でき
るという効果が得られる。
また、本発明の製造方法のよれば、ゲート電極形成後に
ソース領域側へ傾斜した入射角度で基体表面へイオン注
入を行うことにより、ソース領域側とドレイン領域側と
で長さの異なるパンチスルー防止用の半導体層を形成す
るようにしているので、従来からのFETの製造工程を
そのまま利用して上記構造のFETを簡単に作ることが
できるという効果が得られる。
ソース領域側へ傾斜した入射角度で基体表面へイオン注
入を行うことにより、ソース領域側とドレイン領域側と
で長さの異なるパンチスルー防止用の半導体層を形成す
るようにしているので、従来からのFETの製造工程を
そのまま利用して上記構造のFETを簡単に作ることが
できるという効果が得られる。
第1図は本発明に係る絶縁ゲート型FETの一実施例の
構造をその製造過程に従って示した断面図、第2図は従
来のLDD MOS FETの構造をその製造過程
に従って示した断面図である。 1・・・P!¥!基板、2・・・熱酸化膜、3・・・燐
ドープト多結晶シリコン(ゲート’Fzh ) 、4
、4 d・・・パンチスルー防止用P一層、5・・・
n一層、6・・・CVD二酸化シリコン、7.・・・n
層(ソース領域)、7d・・・n 層(ドレイン領域
)、8・・・チャネル領域。 出願人代理人 佐 藤 −離 乳 1 図
構造をその製造過程に従って示した断面図、第2図は従
来のLDD MOS FETの構造をその製造過程
に従って示した断面図である。 1・・・P!¥!基板、2・・・熱酸化膜、3・・・燐
ドープト多結晶シリコン(ゲート’Fzh ) 、4
、4 d・・・パンチスルー防止用P一層、5・・・
n一層、6・・・CVD二酸化シリコン、7.・・・n
層(ソース領域)、7d・・・n 層(ドレイン領域
)、8・・・チャネル領域。 出願人代理人 佐 藤 −離 乳 1 図
Claims (1)
- 【特許請求の範囲】 1、第1導電型の比較的低不純物濃度の半導体基体の表
面にチャネル領域をはさんで形成された第2導電型のソ
ース領域およびドレイン領域、ならびに前記チャネル領
域の上に絶縁膜を介して形成されたゲート電極とを有す
るものにおいて、前記ソース領域およびドレイン領域の
各一方からそれぞれ前記ゲート電極の下へ延びたパンチ
スルー防止用の前記第1導電型の比較的高不純物濃度の
半導体層を備え、この各半導体層のゲート電極の下へ延
びた長さは前記ソース領域からのものは比較的長く、前
記ドレイン領域からのものは比較的短いことを特徴とす
る絶縁ゲート型電界効果トランジスタ。 2、第1導電型の比較的低不純物濃度の半導体基体のチ
ャネル領域とすべき部分の上に絶縁膜を介してゲート電
極を形成する工程と、前記基体の表面に前記チャネル領
域をはさんで第2導電型のソース領域およびドレイン領
域を形成する工程とを有する電界効果トランジスタの製
造方法において、 前記ソース領域およびドレイン領域の各一方からそれぞ
れ前記ゲート電極の下へ延びた、パンチスルー防止用の
前記第1導電型の比較的高不純物濃度の半導体層を形成
する工程であつて、前記半導体層のうち前記ソース領域
からのものは比較的長く、前記ドレイン領域からのもの
は比較的短く延びるようにするために、前記ゲート電極
の形成後に、前記基体の表面に対して前記第1導電型の
不純物イオンを、前記ソース領域の側へ傾斜した入射角
度で注入する工程を備えたことを特徴とする絶縁ゲート
型電界効果トランジスタの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60296001A JPH0789587B2 (ja) | 1985-12-27 | 1985-12-27 | 絶縁ゲート型電界効果トランジスタおよびその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60296001A JPH0789587B2 (ja) | 1985-12-27 | 1985-12-27 | 絶縁ゲート型電界効果トランジスタおよびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62155565A true JPS62155565A (ja) | 1987-07-10 |
JPH0789587B2 JPH0789587B2 (ja) | 1995-09-27 |
Family
ID=17827843
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60296001A Expired - Fee Related JPH0789587B2 (ja) | 1985-12-27 | 1985-12-27 | 絶縁ゲート型電界効果トランジスタおよびその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0789587B2 (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02305443A (ja) * | 1989-05-19 | 1990-12-19 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
JPH045861A (ja) * | 1990-04-23 | 1992-01-09 | Mitsubishi Electric Corp | 半導体装置 |
US5258319A (en) * | 1988-02-19 | 1993-11-02 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a MOS type field effect transistor using an oblique ion implantation step |
US5292674A (en) * | 1990-11-30 | 1994-03-08 | Nec Corporation | Method of making a metal-oxide semiconductor field-effect transistor |
WO1996016432A3 (en) * | 1994-11-16 | 1996-08-15 | Matsushita Electric Ind Co Ltd | Channel or source/drain structure of mosfet and method for fabricating the same |
US5830788A (en) * | 1996-06-21 | 1998-11-03 | Matsushita Electric Industrial Co., Ltd. | Method for forming complementary MOS device having asymmetric region in channel region |
KR100269280B1 (ko) * | 1992-12-07 | 2000-10-16 | 윤종용 | 엘디디(ldd)형모스트랜지스터제조방법 |
JP2008060216A (ja) * | 2006-08-30 | 2008-03-13 | New Japan Radio Co Ltd | 半導体装置及びその製造方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53119686A (en) * | 1977-03-29 | 1978-10-19 | Agency Of Ind Science & Technol | Production of semiconductor device |
JPS56126970A (en) * | 1980-03-11 | 1981-10-05 | Nippon Telegr & Teleph Corp <Ntt> | Mos field effect transistor and manufacture thereof |
JPS5893279A (ja) * | 1981-11-30 | 1983-06-02 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS58147074A (ja) * | 1981-12-30 | 1983-09-01 | マステク・コ−パレイシヤン | 金属酸化物半導体トランジスタデバイス及びその製法 |
-
1985
- 1985-12-27 JP JP60296001A patent/JPH0789587B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53119686A (en) * | 1977-03-29 | 1978-10-19 | Agency Of Ind Science & Technol | Production of semiconductor device |
JPS56126970A (en) * | 1980-03-11 | 1981-10-05 | Nippon Telegr & Teleph Corp <Ntt> | Mos field effect transistor and manufacture thereof |
JPS5893279A (ja) * | 1981-11-30 | 1983-06-02 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS58147074A (ja) * | 1981-12-30 | 1983-09-01 | マステク・コ−パレイシヤン | 金属酸化物半導体トランジスタデバイス及びその製法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5258319A (en) * | 1988-02-19 | 1993-11-02 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a MOS type field effect transistor using an oblique ion implantation step |
JPH02305443A (ja) * | 1989-05-19 | 1990-12-19 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
JPH045861A (ja) * | 1990-04-23 | 1992-01-09 | Mitsubishi Electric Corp | 半導体装置 |
US5292674A (en) * | 1990-11-30 | 1994-03-08 | Nec Corporation | Method of making a metal-oxide semiconductor field-effect transistor |
KR100269280B1 (ko) * | 1992-12-07 | 2000-10-16 | 윤종용 | 엘디디(ldd)형모스트랜지스터제조방법 |
WO1996016432A3 (en) * | 1994-11-16 | 1996-08-15 | Matsushita Electric Ind Co Ltd | Channel or source/drain structure of mosfet and method for fabricating the same |
US6031272A (en) * | 1994-11-16 | 2000-02-29 | Matsushita Electric Industrial Co., Ltd. | MOS type semiconductor device having an impurity diffusion layer with a nonuniform impurity concentration profile in a channel region |
US6355963B1 (en) | 1994-11-16 | 2002-03-12 | Matsushita Electric Industrial Co., Ltd. | MOS type semiconductor device having an impurity diffusion layer |
US5830788A (en) * | 1996-06-21 | 1998-11-03 | Matsushita Electric Industrial Co., Ltd. | Method for forming complementary MOS device having asymmetric region in channel region |
US6031268A (en) * | 1996-06-21 | 2000-02-29 | Matsushita Electric Industrial Co., Ltd. | Complementary semiconductor device and method for producing the same |
JP2008060216A (ja) * | 2006-08-30 | 2008-03-13 | New Japan Radio Co Ltd | 半導体装置及びその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JPH0789587B2 (ja) | 1995-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5214295A (en) | Thin film field effect transistor, CMOS inverter, and methods of forming thin film field effect transistors and CMOS inverters | |
US5895238A (en) | Doping technique for MOS devices | |
JPH02191340A (ja) | 電界効果型半導体装置およびその製造方法 | |
US4642880A (en) | Method for manufacturing a recessed semiconductor device | |
US5426327A (en) | MOS semiconductor with LDD structure having gate electrode and side spacers of polysilicon with different impurity concentrations | |
JP3448546B2 (ja) | 半導体装置とその製造方法 | |
JP3253986B2 (ja) | Mosトランジスタと同一基板上のコンデンサ形成方法、これにより形成されたコンデンサ、及び電気的構造の形成方法 | |
JPS62155565A (ja) | 絶縁ゲ−ト型電界効果トランジスタおよびその製造方法 | |
KR920008120B1 (ko) | Mos형 전계효과트랜지스터 | |
JPH0557741B2 (ja) | ||
JP2519284B2 (ja) | 埋め込みゲ―ト型mosfetの製造方法 | |
JP2729298B2 (ja) | Mos型トランジスタの製造法 | |
JPH06224216A (ja) | トランジスター及びその製造方法 | |
JPS6251216A (ja) | 半導体装置の製造方法 | |
JPS63244683A (ja) | 電界効果型半導体装置およびその製造方法 | |
JP2996694B2 (ja) | 半導体スタックトcmos装置の製造方法 | |
JP2727590B2 (ja) | Mis型半導体装置 | |
JPH10163338A (ja) | 半導体装置とその製造方法 | |
JPS63142676A (ja) | 半導体装置の製造方法 | |
JPH0521789A (ja) | 電界効果型トランジスタ及びその製造方法 | |
JPH088430A (ja) | Mosトランジスタ及びその形成方法 | |
JP2836575B2 (ja) | 半導体装置とその製造方法 | |
KR100247813B1 (ko) | 반도체장치 및 그의 제조방법 | |
JPH0684942A (ja) | 半導体装置 | |
JP3521921B2 (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |