JPS617963A - 端末システム - Google Patents

端末システム

Info

Publication number
JPS617963A
JPS617963A JP59128625A JP12862584A JPS617963A JP S617963 A JPS617963 A JP S617963A JP 59128625 A JP59128625 A JP 59128625A JP 12862584 A JP12862584 A JP 12862584A JP S617963 A JPS617963 A JP S617963A
Authority
JP
Japan
Prior art keywords
workstation
wsipl
loaded
terminal system
workstations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59128625A
Other languages
English (en)
Inventor
Masanori Murata
村田 雅則
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59128625A priority Critical patent/JPS617963A/ja
Publication of JPS617963A publication Critical patent/JPS617963A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Between Computers (AREA)
  • Computer And Data Communications (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
[発明の技術分野] 本発明は、ディスプレイ、ギーボード、プリンタ等の入
出力機器(以下、110機器と称゛する)が接続される
複数のワークスデージョンを、各々並列的に制御するよ
うにしたいわゆるクラスタ型の端末システムの改良に関
づる。 [技術の背fj4] 一般のクラスタ型端末システムの基本構成劇ま、第1図
に示づようにイfつでいる。これは、プリンタ、表示装
置等の110機器を直接制tall !lる複数のワー
クステーション21,22.23をステーション−1ン
i〜ローラ10が各々並列的に1llJ ill 1−
るものであるが、更に補助記憶装置どなるディスク装置
30に、各ワークスデージョンに接続された110機器
の動作手順等を定めたAペレーテイングシスデムファイ
ル31(以下、111にO8どいつ)が格納され−Cお
り、各ワークステージ〕ン21乃至23の電源投入時に
、ステーションコントローラ10の制御のもとにディス
ク装置30に格納されたO8が各ワークスゾーンフンに
1−] −y’ 、(ングされるようになっている。 ところで、近釘、各ワークステーション21乃至23に
接続(されるI 10N3i器の種類及びぞの機能が多
様化しており、でれに伴って各々のI 、、/ 0機器
に適用されるO8が巽イrる一bのとな−Jできている
。 [従来技術ど問題点] 上記のように、複数のワークス−1−シー1ンにローデ
ィングずべぎO8が異なる場合、従来のステーシー1ン
“」ント(−1−ラ10が、各ツークスt−シ」ンの電
源投入情報に基づいてローf(ング制御を11イ1うJ
:うにしくいるイニとから、複数の異イTる0SC11
、−J” イス’、/ k M 30 ’Q〕?+fi
助na m ’a 14? ニ格納されイ)ものの、同
一のOS″C゛C゛動作ソークステージ・1ンtoに一
台り“っスシー−ジョンコント[1−ラ10を用彦しイ
ハノれは′ならながった。 −どのため、当該クラスタ型端末システムの規模が人さ
くイ1つてしまうという問題かあ’、) L u[発明
の目的] 本発明IJ、1記に鑑みてなされたもので、各ワークス
デージョンにロープ1イングづべきAベレーディングシ
ステl\ファイルが異なる場合であっても、システム規
模を増大させることのない型端末シスデムを提供する′
ことを目的としている。 [発明の構成] 上記目的を達成するlこめ、本発明は、複数のワークス
テーションと、これらのワークステーションにローディ
ングすべきプログラムを格納した記ワークステーション
にローディングするステーションコントローラとを有す
る端末システムにおいて、上記記憶装置に複数種類のプ
[1グラl\を格納すると共に、各々のワークステージ
三]ンに対応し。 で、各ワークステーションにローディング寸べきプログ
ラムの識別情報を配ff1lる記憶1段を備えたもので
あり、上記スデーシニ」ン]ン]−ローラが、ワークス
デージ1ンの電源投入情報と」先に当該1記憶したワー
クステーションにロープCレグづべぎオペレーティング
シス−lムノシ・イルの情+lJにL!づいてローディ
ング制御できるJ、うにしI、二すの(−ある。 [発明の実施例] 以下、本発明の実施例を図面に基づいてg2明Jる。 第2図は、本発明に係るクラスタ型端末システムの基本
構成を示すブロック図である。■6本本釣には第1図に
示?J−t、+のと同様で、端末装置が接続されるワー
クステーション21.22,23.?1と、これらのワ
ークスデージョン21乃至24にローディングすべきオ
ペレーティングシステムプログラム(以下ファイルど称
り“)31を格納した補助記憶装置としてのディスク装
置30と、このディスク装置に格納したΔベレーフーイ
ングシステムファイル31の各ワークステーションに対
するローディング制all 省のシステム制御を行′/
、Tうステーションコン1−〇−ラ10とから構成され
一ζいる。 この場合、i゛イスクRM7730に格納されたAベレ
ーテCングシステムフiノイル31は3種類OS(1)
、O8(2)、O8(3)であり、ワークステーション
21及び22にはO8<1>を、ワークス−j−シq 
ン23 ニl;1. OS (2> ヲ、ワークスデー
ジョン24には08(3)をそれぞれローディングする
ように(2つている。 ここで、ス−)−−シ1ン]ント1コーラ10と各ワー
クステーションの更に具体的な構成及びその作動につい
て説明する。第3図は、ステ−ションコントローラ10
とワークスデージョン21の具体的構成を示すブロック
図であるが、ステーションコントロアう10の構成はソ
フト的な構成を中心に示しである。尚、他のワークスデ
ージョン22゜23.24の構成も同図に示ザワークス
テーション21と同様である。 第3図において、ステージ・」ンニー1ン1〜ローラ1
0は各ワークステーションとの間の回線制御を行なう回
線制御プログラム11ど、各ワークステーションにロー
プ、CングするO8の運用を行(7う前の初期制御プロ
グラムと′/、するWSipH2と、ディスク装置30
に対するアクセス制御を行なうファイルアクはスジ1]
グラム13とを右し、上記WSiPL12は)″イスク
装置30に格納したO8 (1>、os (2)、O8
(3>の各々に対応り、 7.1 i l” l−シス
うムを含/υでいる。一方ワークスj−シコン21(1
回線を介し転送されてくるデータをメ七り−21に連送
し格納Jるための、制御プログラムを格納したROM2
1a(以下、このRO蘭21aに格納した制御プログラ
ムを単にROMという)と、このワークステーションに
ローディングづべぎO8に対応したiPLシステムの番
号を記憶したバツテリイバックアップメ
【モリ2111
と、実際にO8をローディングする領域と4るメインメ
モリ2ICとで構成されている。 まず、ワークステーション21の電源を投入J′ると、
このワークステ−ション21内のROMが当該電源投入
情報をスーツ′−シjン、二゛1ン]〜ローラ10のW
SiPL12に通知しく■)、これに対してWSiPL
12は送受信開始情報、を返送する(■)。すると、ワ
ークステーション21内のROMは、バツテリイバンク
アツブメーしり21bを参照し、そこに登録しであるi
PLシステム香りを読み、この番号情報と共にO8の読
み込み要求を出力する(■)。そして、上記の要求に対
してWSiPL12は、通知されたiP[−システム規
模に対応したO8、即ら08(1)をファイルアクセス
プログラム13を介してディスク装置30から読み出し
て(■)、この08(1)をワークステーション21に
送出しく■)、ワークステーション21がメインメモリ
21C内に当該08(1)を順次ローディングしてゆく
。 上記の、ように本実施例にJ:れば、各ワークステーシ
ョンに、当該ワークスデージョンにローディングすべき
O8に対応したステーションコントローラ10内のiP
Lシステム番りを記憶しているバッテリイバックアップ
メモリを設け、ワークステーションの電源投入時にステ
ーションコントローラ10側で、当該バッテリイパック
)7ツブメモリ内のiPLシステム番号に基づいて当該
ワークステーションにローディングすべきO8を認識で
きるようにしたため、各ワークステーションにローディ
ングすべきO8が異なる場合であっても、そのローディ
ング制御を行なうステーションコントローラは1台で済
み、システム規模を特に増大さけることはない。 尚、」−2実施例では各ワークステーションにローディ
ングすべぎoSの情報をそれぞれのワークスラ−−シ、
】ンが持つようにしたが、各ワークステーションに対応
させてステージョンコントローラ側で当該O8の情報を
持つにうにしても良い。 [発明の効果] 以上説明してさたように、本発明によれば、複数のワー
クステーション、の各々に対応して、当該ワークステー
ションに[1−)゛rング?1べ、さΔべlノーア、C
ングシスデムファイルの情報を記憶ツる記憶手段を備え
るにうにしたIこめ、ステーションコン]−ローラが、
当該記憶内容に基づいて各ワークステーションに11−
ディングずべきオペレーi゛イングシステムを認識する
ことが可能どなり、各ワークス−シージョンに[1−デ
ィングすべきオペレーデイングシスラームファイルが異
なる場合であっても、°その日−ディング制御を行なう
ステーションコン]へ[I−ラは1台で済み、システム
規模は増大することがない。
【図面の簡単な説明】
第1図は一般的なりラスタ型端末シスーアムの基本構成
を示すブロック図、第2図は本発明に係るクラスタ型端
末システムの給水構成の一例を示すブロック図、第3図
は第2図におけるステーションコントローラ及びワーク
ステーションの具体的構成の一例を示すブロック図であ
る。 10・・・ステーションコント[1−ラ11・・・回線
制御プログラム 12・・・WSiPL 13・・・ファイルアクセスプロゲラl\21.22,
23.24・・・ワークステージ」ン21 a 、−’
−ROM 2 l b・・・バッデリイバックアップメ七り21c
・・・メインメモリ 30・・・ディスク装置 31・・・オペレーティング・シスデムファイル(O8
) 第1 [34 1゜ 第3図

Claims (1)

    【特許請求の範囲】
  1. 複数のワークステーションと、これらのワークステーシ
    ョンにローディングすべきプログラムを格納した記憶装
    置と、該記憶装置と複数のワークステーションに接続さ
    れ、該記憶装置に格納したプログラム各ワークステーシ
    ョンにローディングするステーションコントローラとを
    有する端末システムにおいて、上記記憶装置に複数種類
    のプログラムを格納すると共に、各々のワークステーシ
    ョンに対応して、各ワークステーションにローディング
    すべきプログラムの識別情報を記憶する記憶手段を備え
    、記憶された識別情報に基づいて対応するプログラムを
    ローディングすることを特徴とする端末システム。
JP59128625A 1984-06-22 1984-06-22 端末システム Pending JPS617963A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59128625A JPS617963A (ja) 1984-06-22 1984-06-22 端末システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59128625A JPS617963A (ja) 1984-06-22 1984-06-22 端末システム

Publications (1)

Publication Number Publication Date
JPS617963A true JPS617963A (ja) 1986-01-14

Family

ID=14989422

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59128625A Pending JPS617963A (ja) 1984-06-22 1984-06-22 端末システム

Country Status (1)

Country Link
JP (1) JPS617963A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0295692A2 (en) * 1987-06-19 1988-12-21 Kabushiki Kaisha Toshiba crt/plasma display controller
JPH04323106A (ja) * 1991-04-19 1992-11-12 Kubota Corp バケットコンベヤ
JPH04361909A (ja) * 1991-06-07 1992-12-15 Kubota Corp バケットコンベヤ
JP2016099882A (ja) * 2014-11-25 2016-05-30 Necプラットフォームズ株式会社 ソフトウェア管理装置、ソフトウェア管理システム、ソフトウェア管理方法、及び、ソフトウェア管理プログラム

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0295692A2 (en) * 1987-06-19 1988-12-21 Kabushiki Kaisha Toshiba crt/plasma display controller
JPH04323106A (ja) * 1991-04-19 1992-11-12 Kubota Corp バケットコンベヤ
JPH04361909A (ja) * 1991-06-07 1992-12-15 Kubota Corp バケットコンベヤ
JP2016099882A (ja) * 2014-11-25 2016-05-30 Necプラットフォームズ株式会社 ソフトウェア管理装置、ソフトウェア管理システム、ソフトウェア管理方法、及び、ソフトウェア管理プログラム

Similar Documents

Publication Publication Date Title
US8806182B2 (en) Multiple-core processor supporting multiple instruction set architectures
CN104123265B (zh) 一种众核间通信方法及系统
JPS61253572A (ja) 疎結合マルチプロセツサ・システムの負荷配分方式
JPS617963A (ja) 端末システム
JPH06250858A (ja) 仮想計算機システム
JPS6042980B2 (ja) マルチ・ワ−ク・ステ−シヨン処理システム
CN115981795B (zh) 一种在安卓设备上通过容器实现系统隔离的方法
JPS6041102A (ja) シ−ケンス制御装置
JPS6223895B2 (ja)
JP2707308B2 (ja) 多目的プロセッサおよび多目的プロセッサを備えたデータ処理システム
JP3117845B2 (ja) エレベータの情報表示システム
JPS584428A (ja) 仮想計算機
JPH09223031A (ja) プログラム制御方法及び装置
JPH0215096B2 (ja)
JPS5856174A (ja) 画面処理アプリケ−シヨンのデ−タ連係制御方式
JPH03105551A (ja) サービスプロセッサ間通信制御方式
JPH01162974A (ja) ロードモジュールの動的置換方式
JPS62150455A (ja) ジヨブ制御方式
JPS6349952A (ja) メモリ管理方式
JPH0520033A (ja) プログラム実行方法及び装置
JPH03237529A (ja) 情報処理装置のオンラインによるメモリ保守方式
JPH10232819A (ja) メモリ制御装置およびメモリアクセス方法
JPH0377134A (ja) コンピュータシステムの最適環境設定装置
JPH05227558A (ja) 内部メモリ−ファイルメモリ照合方式
JPH03123954A (ja) オンラインシステム