JPS6173193A - グラフイツクデイスプレイ装置 - Google Patents
グラフイツクデイスプレイ装置Info
- Publication number
- JPS6173193A JPS6173193A JP59196012A JP19601284A JPS6173193A JP S6173193 A JPS6173193 A JP S6173193A JP 59196012 A JP59196012 A JP 59196012A JP 19601284 A JP19601284 A JP 19601284A JP S6173193 A JPS6173193 A JP S6173193A
- Authority
- JP
- Japan
- Prior art keywords
- data
- shift
- graphic display
- barrel
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は電子計算機の端末として用いられるグラフィッ
クディスプレイ装置に関するものである。
クディスプレイ装置に関するものである。
従来例の構成とその問題点
近年グラフィックディスプレイ装置は数多く利用されて
いる。
いる。
以下従来のグラフィックディスプレイ装置について説明
する。
する。
第1図は従来のグラフィックディスプレイ装置を示すも
のである0ここで1はグラフインクディスプレイ装置を
コントロールするマイクロプロセッサ、2はCRT 3
に画像情報を表示するための画面メモリである。4はコ
モ/バスである0以上のように構成された従来のグラフ
ィック装置について以下その動作を説明する。
のである0ここで1はグラフインクディスプレイ装置を
コントロールするマイクロプロセッサ、2はCRT 3
に画像情報を表示するための画面メモリである。4はコ
モ/バスである0以上のように構成された従来のグラフ
ィック装置について以下その動作を説明する。
画面メモリ2に任意の表示ドツトデータを表示する時は
、マイクロプロセッサ1が画面メモリ2に任意のパター
ンデータを書き込むことにより画面に種々のパターンを
表示させることができる。
、マイクロプロセッサ1が画面メモリ2に任意のパター
ンデータを書き込むことにより画面に種々のパターンを
表示させることができる。
しかしながら上記のような従来のグラフインクディスプ
レイ装置はバレルシフト機能を持っていないため第2図
のようにビットパターンをNドツト(この例では2ドツ
ト)右横方向に移動する場合疋は画面メモリ2の内容を
第3図のようにン7トウェアプログラムによシ1ドツト
ずつN回移動させる必要があり処理に時間がかかるとい
う欠点があった0 発明の目的 本発明は上記の従来の欠点を解消するものでバレルシフ
トをソフトウェアプログラムを使用することなしに、高
速処理できるようにすることを目的とする。
レイ装置はバレルシフト機能を持っていないため第2図
のようにビットパターンをNドツト(この例では2ドツ
ト)右横方向に移動する場合疋は画面メモリ2の内容を
第3図のようにン7トウェアプログラムによシ1ドツト
ずつN回移動させる必要があり処理に時間がかかるとい
う欠点があった0 発明の目的 本発明は上記の従来の欠点を解消するものでバレルシフ
トをソフトウェアプログラムを使用することなしに、高
速処理できるようにすることを目的とする。
発明の構成
本発明はデータラッチと記憶装置(ROM又はRAM)
を備えたバレルシフト回路を設けたものであり、バレル
シフト回路を使用することによシ高速にバレルシフトを
行いデータ処理を高速に行うことを可能とするものであ
る。
を備えたバレルシフト回路を設けたものであり、バレル
シフト回路を使用することによシ高速にバレルシフトを
行いデータ処理を高速に行うことを可能とするものであ
る。
実施例の説明
第3図は本発明の第1実施例におけるグラフィックディ
スプレイ装置の回路ブロック図を示すものである。
スプレイ装置の回路ブロック図を示すものである。
ここで11はバレルシフトを行うデータを格納するデー
タラッチ、12はバレルシフトのシフトパターンを格納
しているメモリでRAM−!たけROMで構成される。
タラッチ、12はバレルシフトのシフトパターンを格納
しているメモリでRAM−!たけROMで構成される。
、 13はシフトビット数を格納しているビットシフト
ラッチである。またメモリ12の内容は第5図に示すよ
うなシフトパターンの内容となっている。このメモリの
下位3ビツトはシフト数を示し上位3ビツトはパターン
データを示している。
ラッチである。またメモリ12の内容は第5図に示すよ
うなシフトパターンの内容となっている。このメモリの
下位3ビツトはシフト数を示し上位3ビツトはパターン
データを示している。
14はコモンバスである。
以上のように構成された本実施例のグラフィックディス
プレイのバレルシフトの動作について以下説明する。
プレイのバレルシフトの動作について以下説明する。
まずシフトしたいビットパターンをデータラッチ11に
セットする0次にシフトしたいシフト量をビットシフト
ラッチ13にセットし、ラッテ11および13の出力を
アドレスとして12の出力データヲIJ−ドすると、バ
レルシフトさねたデータが出力される。
セットする0次にシフトしたいシフト量をビットシフト
ラッチ13にセットし、ラッテ11および13の出力を
アドレスとして12の出力データヲIJ−ドすると、バ
レルシフトさねたデータが出力される。
例えば“001“というビットパターンを2ビツト左方
向にシフトしたい時は“001“というデータをデータ
ラッチ11にセットする。次にビットシフトラッチ13
に“01o“(2ビツトシフト)というデータをセット
する。するとメモリ12のアドレスの下位3ビツトハ“
010“となシ、上位3ビツトはバター/データの“0
01“となる0従って第4図のメモリの対応するアドレ
ス“001010“の格納内容を読み出せば“0000
0100“というデータが出力される。これはまさに“
001“というパターンデータを左に2ビツトシフトし
たパターンデータそのものである。このようにバレルシ
フトが高速に出来るためにビットデータ処理が高速に行
えることになる0発明の効果 本発明は高速バレルシフト回路をノ・−ドウエアで設け
ることによりビットパターンの高速シフトをプログラム
を使用しないで行うことが出来る0
向にシフトしたい時は“001“というデータをデータ
ラッチ11にセットする。次にビットシフトラッチ13
に“01o“(2ビツトシフト)というデータをセット
する。するとメモリ12のアドレスの下位3ビツトハ“
010“となシ、上位3ビツトはバター/データの“0
01“となる0従って第4図のメモリの対応するアドレ
ス“001010“の格納内容を読み出せば“0000
0100“というデータが出力される。これはまさに“
001“というパターンデータを左に2ビツトシフトし
たパターンデータそのものである。このようにバレルシ
フトが高速に出来るためにビットデータ処理が高速に行
えることになる0発明の効果 本発明は高速バレルシフト回路をノ・−ドウエアで設け
ることによりビットパターンの高速シフトをプログラム
を使用しないで行うことが出来る0
第1図は一般的なグラフィックディスプレイ装置の構成
例を示すブロック図、第2図はビットシフトの例を示す
図、第3図はバレルシフトを行う時のソフトウェアプロ
グラム例を示すフローチャート、第4図は本発明の一実
施例におけるグラフインクディスプレイ装置の構成例を
示すブロック図、第5図はシフトパターンを格納してい
るメモリの内容例を示す図である。 11・・・・・・データランチ、12・・・・・・メモ
リ、13・・・・−・ビットシフトラッチ。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図 第4図 第5図
例を示すブロック図、第2図はビットシフトの例を示す
図、第3図はバレルシフトを行う時のソフトウェアプロ
グラム例を示すフローチャート、第4図は本発明の一実
施例におけるグラフインクディスプレイ装置の構成例を
示すブロック図、第5図はシフトパターンを格納してい
るメモリの内容例を示す図である。 11・・・・・・データランチ、12・・・・・・メモ
リ、13・・・・−・ビットシフトラッチ。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図 第4図 第5図
Claims (1)
- バレルシフトを行なうデータを格納するデータラッチと
、シフトすべきビット数を格納するビットシフトラッチ
と、上記両ラッチの出力をアドレスとしてバレルシフト
されたデータを出力するメモリを備えたバレルシフト回
路を付加したことを特徴とするグラフィックディスプレ
イ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59196012A JPS6173193A (ja) | 1984-09-19 | 1984-09-19 | グラフイツクデイスプレイ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59196012A JPS6173193A (ja) | 1984-09-19 | 1984-09-19 | グラフイツクデイスプレイ装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6173193A true JPS6173193A (ja) | 1986-04-15 |
Family
ID=16350757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59196012A Pending JPS6173193A (ja) | 1984-09-19 | 1984-09-19 | グラフイツクデイスプレイ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6173193A (ja) |
-
1984
- 1984-09-19 JP JP59196012A patent/JPS6173193A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6173193A (ja) | グラフイツクデイスプレイ装置 | |
JPS594706B2 (ja) | 印字パタ−ン発生装置 | |
JPS6144317B2 (ja) | ||
JPS6352179A (ja) | デイスプレイ用ramの配置方法 | |
JPS6183585A (ja) | 表示装置 | |
JPS6242189A (ja) | パタ−ン書込装置 | |
JP2808105B2 (ja) | フオント描画装置 | |
JPS61279888A (ja) | 文字発生装置 | |
JP3005220B2 (ja) | 走査型表示制御装置 | |
JPH0146893B2 (ja) | ||
JPS61158384A (ja) | 文字処理装置 | |
JPS61144688A (ja) | 文字発生方式 | |
JPS63201692A (ja) | 画面デ−タの変換方式 | |
JPS6141186A (ja) | カラ−デ−タ同時書込み装置 | |
JPS61182089A (ja) | 文字処理方法およびその装置 | |
JPS62280794A (ja) | 文字表示の制御方法 | |
JPS58107583A (ja) | 表示装置 | |
JPS6011887A (ja) | 文字パタン読出方法 | |
JPS607476A (ja) | 画面スクロ−ル方式 | |
JPH026995A (ja) | 表示装置 | |
JPS61264380A (ja) | 記憶回路 | |
JPS63101892A (ja) | 画像表示制御装置 | |
JPS58203489A (ja) | 表示装置 | |
JPS62243043A (ja) | メモリ駆動回路 | |
JPS6017484A (ja) | 表示装置 |