JPS6155723A - 停止時間計数機能付中央制御装置 - Google Patents

停止時間計数機能付中央制御装置

Info

Publication number
JPS6155723A
JPS6155723A JP59177919A JP17791984A JPS6155723A JP S6155723 A JPS6155723 A JP S6155723A JP 59177919 A JP59177919 A JP 59177919A JP 17791984 A JP17791984 A JP 17791984A JP S6155723 A JPS6155723 A JP S6155723A
Authority
JP
Japan
Prior art keywords
counter
stop
central control
count
stop time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59177919A
Other languages
English (en)
Inventor
Tomomi Inoue
井上 智美
Takamaro Fukuda
福田 琢麿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59177919A priority Critical patent/JPS6155723A/ja
Publication of JPS6155723A publication Critical patent/JPS6155723A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 ・(技術分野) 本発明は停止時間計数機能付中央制御装置に関する。
(従来技術) 従来中央制御装置において停止時間の算出は。
中央制御装置の停止状態が解除された時にソフトウェア
により行りている。従って中央制御装置は停止状態解除
時に停止時間算出プログラムを実行処理する負荷が課さ
れるという欠点があった。
(発明の目的) 本発明の目的は、内部クロックを計数するカウンタに中
央制御装置の停止時間を計数させることによシ上記欠点
を除去し、該カウンタの読出し書込みをプログラムを用
いて行うことによって中央制御装置の匣用率を計測でき
るようにした停止時間計数機能付中央制御装置を提供す
ることにある。
(発明の構成) 本発明によれば、中央制御装置において、内部クロック
を計数するカウンタと、前記中央制御装置が停止命令を
実行している間は前記内部クロッ夛を前記カウンタに計
数し読けさせ該中央制御装置の停止状態が解除された時
に前記内部クロックの前記力2ンタへの計数を停止させ
る手段と、外部から前記カウンタの読出し書込みを行う
手段と全備えることを4′!徴とする停止時間計数機能
付中央制御装置が得られる。
(実施例) 次に図面を参照して本発明について説明する。
図は本発明の停止時間計数機能付中央制御装置の一実施
例を示すブロック図である。
同図において、中央制御装f1は内部クロック3t−計
数するカウンタ2と、アンドゲート4と、命令レジスタ
5と、命令レジスタ5出力から停止命令訃よび停止解除
命令を解読する停止命令解読回路6を含んでなり、アン
ドゲート4は内部クロック3および停止命令解読回答6
出力を入・力としてカウンタ2における内部クロック計
数開始/停止制御を行う。
続いて本実施例の動作について説明する。
中央制御装置1で停止命令が実行されると、命令レジス
タ5出力は停止命令解読回路6により停止命令と認識さ
れ、該停止命令はアンドゲート4をオン状態にするので
、内部りaツク3の計数がカウンタ2によりて開始され
る。以降内部クロック3がカウンタ2に計数され続ける
次に外部割込み信号線9から外部割込み信号が入力され
ると、前記停止命令の実行が解除され。
命令レジスタ5出力は停止命令解読回路6により停止解
除命令と認識される。該停止解除命令はアンドゲート4
をオフ状態にするので、カウンタ2における内部クロッ
クの計数が停止される。
次に入出力制御線8により読出し要求が入力されると、
カウンタ2のデータはデータバス7に出力される。最後
に書込み要求が入出力制御線8から入力されると、デー
タバス7からの書込みデータはカウンタ2に設定される
。このように外部からカウンタ2の読出し書込みを行う
ことにより中央制御装置1の停止時間を知ることができ
、その使用率が計測される。
(発明の効果) 以上の説明により明らかなように本発明の停止時間計数
機能付中央制御装置によれば、中央制御装置内のカウン
タに内部りaツクを計数させることにより停止時間を知
ることができるので、中央制御装置の停止状態での有効
利用および停止解除後の停止時間計算処理の負荷の軽減
を図れる効果がある。
【図面の簡単な説明】
図は本発明の停止時間計数機能付中央制御装置の一実施
例を示すブロック図である。 図において、1・・・・・・中央制御装置、2・・・・
・・カウンタ、3・・・・・・内部クロック、4・・・
・・・アンドゲート。 5・・・・・・命令レジスタ、6・・・・・・停止命令
解読回路。

Claims (1)

    【特許請求の範囲】
  1. 中央制御装置において、内部クロックを計数するカウン
    タと、前記中央制御装置が停止命令を実行している間は
    前記内部クロックを前記カウンタに計数し続けさせ該中
    央制御装置の停止状態が解除された時に前記内部クロッ
    クの前記カウンタへの計数を停止させる手段と、外部か
    ら前記カウンタの読出し書込みを行う手段とを備えるこ
    とを特徴とする停止時間計数機能付中央制御装置。
JP59177919A 1984-08-27 1984-08-27 停止時間計数機能付中央制御装置 Pending JPS6155723A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59177919A JPS6155723A (ja) 1984-08-27 1984-08-27 停止時間計数機能付中央制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59177919A JPS6155723A (ja) 1984-08-27 1984-08-27 停止時間計数機能付中央制御装置

Publications (1)

Publication Number Publication Date
JPS6155723A true JPS6155723A (ja) 1986-03-20

Family

ID=16039357

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59177919A Pending JPS6155723A (ja) 1984-08-27 1984-08-27 停止時間計数機能付中央制御装置

Country Status (1)

Country Link
JP (1) JPS6155723A (ja)

Similar Documents

Publication Publication Date Title
JP2927108B2 (ja) インサーキットエミュレータ
JPH045216B2 (ja)
JPS6155723A (ja) 停止時間計数機能付中央制御装置
JP2974681B2 (ja) パルス幅符号化状態出力信号を有するデータプロセッサ
JPS62279438A (ja) トレ−ス回路
JPH0510995A (ja) パルス幅測定装置
JPS5920353U (ja) プログラム記憶型コンピユ−タ
JPS596202U (ja) シ−ケンス制御装置
JPS6148740B2 (ja)
SU1363221A1 (ru) Устройство дл отладки программ
JPS5935250A (ja) プログラム制御装置
JPH03119449A (ja) 計算装置
JPH01147745A (ja) 情報処理装置
JPH0251749A (ja) プロセッサ使用率測定回路
JPS57117051A (en) Monitoring system for instruction executing time
JPH0333939A (ja) マイクロプロセッサ
JPH03156647A (ja) ウォッチドッグタイマ
JPH0447338B2 (ja)
JPS59122635U (ja) 8ビツトマイクロプロセツサ用プログラムデバツグ装置
JPH01309138A (ja) インサーキット・エミュレータ
JPH0746318B2 (ja) マイクロコンピユ−タ開発支援装置
JPH04262475A (ja) ファジィ演算回路を内蔵したマイクロコンピュータ
JPS63163544A (ja) デバツグ制御装置
JPS60129849A (ja) 演算処理装置
JPH0314111A (ja) マイクロ・プロセッサのパワー・セーブ制御装置