JPS6142055A - 入出力制御装置 - Google Patents

入出力制御装置

Info

Publication number
JPS6142055A
JPS6142055A JP16445084A JP16445084A JPS6142055A JP S6142055 A JPS6142055 A JP S6142055A JP 16445084 A JP16445084 A JP 16445084A JP 16445084 A JP16445084 A JP 16445084A JP S6142055 A JPS6142055 A JP S6142055A
Authority
JP
Japan
Prior art keywords
input
output
control
weight factor
output device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16445084A
Other languages
English (en)
Inventor
Shinji Kobayashi
信二 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP16445084A priority Critical patent/JPS6142055A/ja
Publication of JPS6142055A publication Critical patent/JPS6142055A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 〔従来の技術〕 従来、この種のマイクロプログラム制御式入出力制御装
置においては、複数の入出力装置を同時に動作させる場
合、システムにおける入出力制御の占有率がシステムの
限界を越え、入出力データのデータ欠落等が発生した場
合の入出力装置の誤制御を防止するため、例えば入出力
装置AとBとの同時動作を禁止する。または入出力装置
AとBとが同時動作を行っている間は装置Cの同時動作
を禁止するなど予めシステムに制限を設けていた。
〔発明が解決しようとする問題点〕
従来のこの樵の制御は、システムの制御を行うソフトウ
ェアがこれらの制限を認識し、プログラミングを行う必
要があった。このため、ソフトウェアの入出力制御が複
雑になったり、入出力装置の同時動作の禁止がシステム
の限界に達するまで行なわれないという欠点があった。
従って本発明の目的は、簡単な構成および制御によって
入出力装置の同時動作の制御を行なうことのできる入出
力制御装置と提供することにある。
〔問題点を解決するための手段〕
本発明によれば、ソフトウェアによって行ってい友複数
の入出力装置の同時動作制御を入出力装置を制御するマ
イクロプログラムで行うことにより、効率的な入出力装
置の同時動作を可能にし、かつソフトウェアによる同時
動作制御を不要にする入出力制御装置が得られる。
すなわち、本発明の入出力処理装置は、入出力制御マイ
クロプログラムを収容する制御メモリと、入出力装置毎
に制御情報を収容し該制御メモリ上に存在する入出力制
御ブロックと、該入出力制御ブロック上に存在する該入
出力装置のシステム占有度を示すウェイトファクタと、
該制御メモリ上に存在し実行中の入出力装置のウェイト
ファクタの合計した値を収容するウェイトファクタカウ
ンタと、入出力命令奥行時に新らに起動される入出力装
置の入出力制御ブロックを参照し、該入出力装置のウェ
イトファクタを取り出す手段と、ウェイトファクタとウ
ェイトファクタカウンタを加算してオーバフローが発生
するかを判断する手段と、オーバフローが発生したら該
入出力命令を再実行させる手段と、実行中の入出力装置
が入出力動作終了時にウェイトファクタカウンタからウ
ェイトファクタを減算する手段とを真備し、各入出力装
Rg1のシステム占有率を各入出力制御ブロック上にウ
ェイトファクタとして置くことにより、システム占有率
が数値で把握できマイクロプログラムでシステム占有率
が限界を越えない様に制御することを可能としている。
〔発明の実施例〕
次に本発明の一実施例を示す図面を参照して本発明の詳
細な説明する。
第1図において、制御メモリl上には入出力装置人、B
およびCの制−マイクロプログラムと、それらに対応す
る入出力制御ブロック11.12および13が格納され
ている。入出力制御ブロック11,12および13上の
ウェイトファクタ21.22および23には入出力装置
A、BおよびCのシステム占有率に比例した値が格納さ
れており、ウェイトファクタカウンタ24に入出力装置
以外の制御に必要なシステムの占有率を示す値が初期値
として格納されている。
次に第2図を参照して、本実施例の動作について説明す
る。ソフトウェアから入出力装置人に入出力命令が起動
されると、入出力命令情報から入出力制御ブロック11
を参照してウェイトファクタ21を読み出し、制御メモ
リ1上にあるウェイトファクタカウンタ24と加算を行
う。ウェイトファクタカウンタ24がオーバフローしな
ければ。
つまり入出力!!鉦のシステム占有率がシステムの限界
を越えていなければ入出力装置人の入出力制御マイクロ
プログラムを奥行する。
入出力装置BおよびCの入出力命令がすでに実行されて
いる場合には、ウェイトファクタ22および23の値が
すでにウェイトファクタカウンタ24に加算されている
。この状態で入出力装置Aに入出力命令が起動されると
ウェイトファクタ21とウェイトファクタ24との値が
加算される。
この加算値が設定された値を上まわフた場合、すなわち
オーバフローする場合は入出力装置人の制御マイクロプ
ログラムを奥行しないで、すでに実行中の入出力装置B
又はCの入出力動作の終了をチェックし、いずれも終了
していなければ入出力装置人の入出力命令を再起動する
。この状態ですでに起動さnている入出力装置Bの入出
力動作が終了すると、ウェイトファクタカウンタ24の
値からウェイトファクタ22の値が減算される。この時
点でウェイトファクタ21とウェイトファクfitJ’
)7タ24との籠を加算してオーバフローしない場合は
、入出力*tAの人出力制御マイクロプログラムが実行
される。上記加算の時オーバフローが発生すれは入出力
装置人の入出力命令を再起雛し、入出力t*tCの動作
終了をチェックし入出力装置1BおよびCの動作が終了
した時点で入出力装置人の入出力制御マイクロプログラ
ムが実行される。
〔発明の効果〕
本発明は以上説明したように、各入出力装置屹ウェイト
ファクタを設け、これらのウェイトファクタの加3I1
.[を参照して入出力装置の起動制御を行なうことによ
って、入出力装置の同時動制御を簡単な構成・中履で行
なえるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の制御メモリの構成を示す図
、第2図は動作を示すフローチャートである。 1・・・・・・制御メモリ、11・・・・・・入出力制
御ブロック(2)、12・・・・・・入出力制御ブロッ
ク■、13・・・・・・入出力制御ブロック(Q、21
・・・・・・ウェイトファクタ囚、22−・−・−ウェ
イトファクタ(E9.23・・・・・・ウェイトファク
タ(Q、24・−・・・ウェイトファクタカウンタ。 82区

Claims (1)

    【特許請求の範囲】
  1. 入出力制御マイクロプログラムを収容する制御メモリと
    、前記制御メモリ上に設けられ入出力装置毎に制御情報
    を収容する複数の入出力制御ブロックと、前記入出力制
    御ブロック上に設けられて前記入出力装置のシステム占
    有度を格納するウェイトファクタと、前記制御メモリ内
    に設けられ実行中の入出力装置のウェイトファクタの合
    計した値を収容するウェイトファクタカウンタと、入出
    力命令実行時に起動される入出力装置の入出力制御ブロ
    ックを参照し前記入出力装置の前記ウェイトファクタを
    取り出す手段と、前記ウェイトファクタと前記ウェイト
    ファクタカウンタとの内容を加算してオーバフローが発
    生するかどうかを判断する手段と、オーバフローが発生
    した場合に前記入出力命令を再実行させる手段と、実行
    中の入出力装置が入出力動作終了時に前記ウェイトファ
    クタカウンタから対応するウェイトファクタを減算する
    手段とを有することを特徴とする入出力制御装置。
JP16445084A 1984-08-06 1984-08-06 入出力制御装置 Pending JPS6142055A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16445084A JPS6142055A (ja) 1984-08-06 1984-08-06 入出力制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16445084A JPS6142055A (ja) 1984-08-06 1984-08-06 入出力制御装置

Publications (1)

Publication Number Publication Date
JPS6142055A true JPS6142055A (ja) 1986-02-28

Family

ID=15793398

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16445084A Pending JPS6142055A (ja) 1984-08-06 1984-08-06 入出力制御装置

Country Status (1)

Country Link
JP (1) JPS6142055A (ja)

Similar Documents

Publication Publication Date Title
JP2001265609A (ja) 演算処理装置
EP0240606A2 (en) Pipe-line processing system and microprocessor using the system
JPS6142055A (ja) 入出力制御装置
JPS6148741B2 (ja)
JPH0769847B2 (ja) リラン時のジョブ制御方法
JPH0462093B2 (ja)
JPS6020771B2 (ja) マイクロ診断方式
JPS6116111B2 (ja)
JPH02113363A (ja) マルチプロセッサシステムにおけるタイムスライス制御方式
JPS6266357A (ja) フアイル制御装置
JPS6292030A (ja) 並列処理制御方式
JPS5953902A (ja) 制御装置
JPS58225440A (ja) メモリ制御装置
JPS6116114B2 (ja)
JPS61229123A (ja) デ−タ処理装置
JPH01154236A (ja) 時分割タスク実行装置
JPH02211575A (ja) マルチプロセッサ形情報処理装置
JPS6117033B2 (ja)
JPS582952A (ja) 割込み優先度決定方式
JPH04362741A (ja) 割込み制御方法
JPH04335434A (ja) ファジィ推論と制御処理が可能な制御方法および装置
JPS62196739A (ja) 通信制御装置におけるマイクロプログラム実行軌跡スタツク制御方式
JPS6330938A (ja) マイクロプログラム制御装置
JPH02183330A (ja) データ処理装置
JPH0769823B2 (ja) 情報処理装置