JPS61292678A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPS61292678A
JPS61292678A JP60134006A JP13400685A JPS61292678A JP S61292678 A JPS61292678 A JP S61292678A JP 60134006 A JP60134006 A JP 60134006A JP 13400685 A JP13400685 A JP 13400685A JP S61292678 A JPS61292678 A JP S61292678A
Authority
JP
Japan
Prior art keywords
pattern
image memory
crt controller
display
ram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60134006A
Other languages
English (en)
Other versions
JPH087569B2 (ja
Inventor
博 武田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP60134006A priority Critical patent/JPH087569B2/ja
Priority to KR1019860004912A priority patent/KR940001670B1/ko
Priority to EP86108420A priority patent/EP0209736B1/en
Priority to DE3650073T priority patent/DE3650073T2/de
Publication of JPS61292678A publication Critical patent/JPS61292678A/ja
Priority to US07/281,966 priority patent/US4906986A/en
Priority to US07/448,831 priority patent/US5043717A/en
Priority to US07/727,421 priority patent/US5262767A/en
Publication of JPH087569B2 publication Critical patent/JPH087569B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] この発明は、表示制御技術さらにはCRT表示装置のよ
うな表示装置に対する制御方式に適用して特に有効な技
術に関し、例えばパーソナル・コンピュータのようなグ
ラフィック表示システムを構成するCRTコントローラ
における表示制御方式に利用して有効な技術に関する。
[背景技術] 従来、CRT表示装置を備え、グラフィック画像処理機
能を有するようにされたパーソナル・コンピュータのよ
うなグラフィック表示システムを構成するためのLSI
として、MPUに代わってCRT表示装置を制御するC
RTコントローラが種々提案されている。
そのうち、例えばc株]日立製作所製CRTコントロー
ラ HD63484は、内部に16×16ビツトのよう
なグラフィック・パターンRAM(ランダム・アクセス
・メモリ)を有し、このRAMに描画されたパターンを
用いて、CRT表示装置の表示画面上の所望の領域にそ
のパターンを繰り返し表示させて塗潰し作業を行なうい
わゆるタイリングと呼ばれる機能を実現できるようにさ
れている。([株]日立製作所が昭和59年6月に発行
したrHD63484ACRTCユーザーズマニュアル
」参照) 上記のようなRAM (以下パターンRAMと称する)
を有するようにされたCRTコントローラは、任意のパ
ターン(模様)を用いた塗潰しを高速で行なうことがで
きるという利点である。しかしながら、CRTコントロ
ーラ内に内蔵できるパターンRAMの容量は、チップサ
イズの制限から、それほど大きくすることはできない。
そのため、パターンRAM内にあまり複雑な模様を書き
込んでおくことはできない。また、′1”または′0″
の2値で色情報を扱っているため、1度に使用できる色
が2色に限定されてしまい、模様が単調になる。さらに
、模様を変える度に、MPU等が外部から内部のパター
ンRAMに所望の模様を描画してやる必要があり、MP
Uの負担が大きいという不都合があった。
[発明の目的] この発明の目的は、CR7表示装置の表示画面上の任意
の閉領域を複雑な模様で塗り潰すことができるようにし
て、CRTコントローラのような表示制御装置における
グラフィック表示機能を、外部のMPU等に対する負担
を増加させることなく拡張できるようにすることにある
この発明の他の目的は、グラフィック表示システムにお
ける描画処理の高速化を図ることにある。
この発明の前記ならびにそのほかの目的と新規な特徴に
ついては、本明細書の記述および添附図面から明かにな
るであろう。
[発明の概要] 本願において開示される発明のうち代表的なものの概要
を説明すれば、下記のとおりである。
すなわち、この発明は、表示画面上の一定の領域のタイ
リング処理等に使用すべく、CRTコントローラ内に設
けられるパターンRAMの代わりに、フレーム・バッフ
ァのような外部のメモリをパターンRAMとして使用す
るようにして、比較的複雑かつ大きな参照パターン(模
様)を使ってタイリング処理を行なえるようにして、M
PUの負担を増加させることなくCRTコントローラの
ような表示制御装置のグラフィック表示機能を拡張する
という上記目的を達成するものである。
以下この発明を実施例とともに詳細に説明する。
[実施例1] 第1図には1本発明をパーソナル・コンピュータのよう
なグラフィック表示システムに適用した場合の第1の実
施例が示されている。
マイクロプロセッサ1と、システムプログラムが格納さ
れたシステムROM2およびデータ格納用RAM3.C
RTコントローラ4等は、システム・バス5によって互
いに有機的に結合されている。また1図示しないが、上
記システム・バス5には、入出力装置(I 10)を介
してキー人力装置やフロッピーディスク装置、さらには
フロッピーディスク装置と表示画像データを記憶する画
像メモリとの間で直接データの転送を行なわせるDMA
コントローラ等が接続されることもある。
そして、上記CRTコントローラ4には、バス6を介し
て、フレーム・バッファ等と呼ばれる画像メモリ7が接
続され、CRTコントローラ4の制御下に画像メモリ7
が置かれるようにされている。
CRTコントローラ4は、マイクロプロセッサ1からの
コマンドに基づいて画像メモリ7に表示データを書き込
み、また、画像メモリ7から内部の表示データを読み出
す。画像メモリ7から読み出された表示データは、並−
直列変換回路8へ供給されてシリアル・データに変換さ
れてCRT表示装置9に供給され、その画面上に表示デ
ータが表示される。
CRTコントローラ4の制御下にある画像メモリ7は、
CRT表示装置9の表示画面上のドツトに対応して、す
なわちビットマツプ方式で表示データを保持するように
される。この画像メモリ7は、各ドツトごとに色情報を
指定できるようにするため、複数のメモリ・プレーンか
ら構成されることもある。
また、この実施例に使用されるCRTコントローラ4は
、少なくとも次のような機能を有している。
すなわち、CRTコントローラ4は、マイクロプロセッ
サ1から供給される描画コマンドを解読して内部の種々
のレジスタやALU (演算論理ユニット)を制御して
画像メモリ7に対する表示データの書き込みを行なうた
め1例えば、マイクロプログラム制御方式の描画制御部
2oを有している。
上記描画制御部20内には、マイクロプロセッサ1から
供給される各種描画コマンドを保持するコマンド・レジ
スタ21と、画像メモリ7上の描画位置(座標X、Yで
示される論理アドレス)を指定するためのポインタ・レ
ジスタ22とが設けられている。また、描画制御部2o
内には、上記画像メモリ7内の任意の領域を、参照パタ
ーンとして定義する参照領域指定レジスタ23および特
に制限されないが、これによって指定された参照領域内
の参照開始点を指定する参照開始ポインタ24が設けら
れている。
さらに、この実施例のCRTコントローラ4内には、内
部で形成される水平、垂直同期信号のような制御信号に
同期して画像メモリ7に対する表示アドレスを形成し出
力する表示制御部30が設けられている。
上記のような機能を有するCRTコントローラ4は、例
えば[株]日立製作所製A CRT C−HD6348
4のようなLSIにおいて、内部に設けられているパタ
ーンRAMの代わりに、外部のフレームバッファ(画像
メモリ7)の一部の領域を参照領域として使用できるよ
うにハードウェアを少し変更することによって実現する
ことができる。
従って1本実施例のCRTコントローラ4による表示画
面への面描画は、パターンRAMを有する上記コントロ
ーラと同じような手順に従って実行することができる。
次に、上記実施例のCRTコントローラによる画描画の
一例を、表示画面上の任意の閉領域の塗潰し処理を行な
う場合を例にとって第5図を参照しながら説明する。
画像メモリ7上に、第5図(A)に示すような表示デー
タが書き込まれており、そのうち連続した境界点りで構
成された閉領域内を適当なパターン(模様)で塗り潰す
場合を考える。ここでは、画像メモリ7内の他の領域(
図中左上隅)に書き込まれているパターンrABJを使
って塗り潰すものとする。
その場合、先ずマイクロプロセッサ1から供給されるコ
マンドとパラメータとによって、CRTコントローラ4
の描画制御部20内の参照領域指定レジスタ23に、X
、Y座標で示すパターン・スタート位置SX、SYと、
パターン・エンド位置EX、EYを指定する。これによ
って、第5図(B)に破線RPで示すような矩形状の参
照領域が指定される。また、描画制御部20内のポイン
タ・レジスタ22には、塗潰しを行なおうとする閉領域
(境界点りの内側)内のアドレスを設定するとともに、
パターン・ポインタ24には、上記参照領域RP内の参
照開始点を設定する。
それから、上記閉領域の塗潰し描画が開始される。CR
Tコントローラ4は、先ずポインタレジスタ21が示す
画像メモリ7上の描画位置のデータと、パターン・ポイ
ンタ24の示す参照領域RP内の参照開始点のデータと
を読み出して、所定の描画演算を行なって新たなデータ
を形成し、それを元の位置に書き込む(1ドツトの描画
)。描画点は、ラスタ方向(水平方向)に沿って1ドツ
トずつ移動され、境界点りにぶつかると、次のラスタに
移行する。また、描画点の移動に伴なって、パターン・
ポインタ24の内容すなわち参照領域RP内の参照点も
同じ方向に移動される。
このとき、参照領域RPの幅よりも塗潰し領域の幅の方
が大きいと、参照点がパターン・エンド位置に達すると
、同一ラスタ上のパターン・スタート位置に戻って再び
ラスタ方向に移動する。そして、塗潰し領域内の描画点
のラスタが変わると、これに伴なって参照領域RP内の
参照点のラスタも同じように変化される。このようにし
て、1ドツトごとに参照領域を参照しながら閉領域内の
描画を行なって行くことにより、第5図(B)に示すよ
うに、任意の閉領域内に同一画像メモリ7上の参照領域
RP内のパターンrABJが繰り返しはめ込ま九で、塗
潰しくタイリング)が行なわれる。
画像メモリ7上のパターンは、通常色情報を含み多階調
で表現されることが多いので、そのような場合には、参
照パターンを使った閉領域内も、容易に多階調の色模様
で塗り潰すことができる。
さらに、この実施例に従うと、CRTコントローラを用
いた従来のグラフィック表示システムにメモリを新たに
追加したり、システムの構成を変更したりすることな〈
実施することができる。しかも、画像メモリ7内に既に
描画されているパターンを参照パターンとして用いるよ
うにすれば、参照パターンを描画する手間が全くいらな
くなるという利点がある。
[実施例2] 第2図には、本発明の第2の実施例が示されている。
この実施例は、バス6を介してCRTコントローラ4に
接続された画像メモリ(フレーム・バッファ)7の他に
、パターンRAMとしてのワーク用RAMIIがバス1
0を介してCRTコントローラ4に接続されている。C
RTコントローラ4は、このワーク用RAMII内に予
め描画しておいたパターンを適当に切り出して来て、画
像メモリ7内の所望の閉領域内に順にはめ込んで行くこ
とにより塗潰しを実行することができる。
この実施例によれば、パターンRAMとしてのワーク用
RAMIIが、LSI内でなく外部にあるため、ワーク
用RAMの容量を従来CRTコントローラ内のパターン
RAMに比べて容易に大きくすることができる。そのた
め、多階調の色模様等複雑で、しかも大きなパターンを
ワーク用RAM1l内に描画しておいて、これを使って
タイリング処理を行なうことができる。
しかも、第1図に示した第1の実施例では、同一の画像
メモリ7上に描画対象となる領域と参照パターンとがあ
るため、画像メモリ7上の参照パターンをいろいろ読み
出しながら塗潰し等を行なわなければならず、その分C
RTコントローラの描画処理速度が遅いという不都合が
ある。これに対し、この第2実施例に従うと、CRTコ
ントローラ4が画像メモリ7への表示データの書込みを
行なっている間、並行してワーク用RAMLIをアクセ
スして参照パターンの読み書きを行なうことができる。
そのため、第2の実施例は、第1の実施例に比べて参照
パターンを用いた描画処理速度が高速化されるという利
点がある。
なお、第2の実施例において、CRTコントローラ4に
ワーク用RAMIIを接続させるバス10のデータバス
長を16ビツトとし、アドレス/データ・マルチプレッ
クスバス方式を採用すると、ワーク用RAMIIとして
最大128にバイトの容量を持たせることができる。そ
の場合、1画素当たり4ビツトで色指定を行なうように
すると。
512X512画素の参照領域をワーク用RAM11内
に構成することができる。
[実施例3] 次に、第3図には、本発明の第3の実施例が示されてい
る。
この実施例は、パターンRAMとなるワーク用RAMI
Iがシステム・バス5に接続され、マイクロプロセッサ
1とCRTコントローラ4の両方の制御下にワーク用R
AMIIが置かれている。
この実施例では、CRTコントローラ4がマイクロプロ
セッサ1からバス使用権を受は取って、システム・バス
5を用いてワーク用RAMIIとの間で参照パターン・
データの読出し、書込みを行なうようになっている。た
だし、ワーク用RAM1lは、独立に設ける必要はなく
、従来マイクロプロセッサの制御下にあったプログラム
/データ格納用メモリ3′をパターンRAMとして共用
するようにしてもよい。
この実施例をグラフィック表示システムに適用する場合
、システムにバスマスタとなる制御回路と、その信号線
を追加する。また、システム・バス5もアドレス/デー
タ・マルチプレックスバス方式に対応できるように変更
する必要がある。
第2図に示した第2の実施例では、ワーク用RAMII
を画像メモリ7側にこれとは別個に接続するようになっ
ているため、CRTコントローラ4のピン数をバス10
の゛ビット数分だけ増加させる必要がある。これに対し
、この第3の実施例では、ワーク用RAMIIをマイク
ロプロセッサ側のシステム・バス5に接続して、システ
ム・バス5を介してアクセスするようになっている。そ
のため、第2の実施例に比べてピン数の増加を抑えるこ
とができ、しかも、第2の実施例と同様1画像メモリ7
への表示データの書込を行なっている間、並行してワー
ク用RAMIIをアクセスして参照パターンの読み書き
を行なうことができる。
さらに、この実施例では、マイクロプロセッサ1が直接
ワーク用RAMIIをアクセスして、内部の参照パター
ンを修正することができる。
[実施例4コ 第4図には、本発明の第4の実施例が示されている、 この実施例は、ワーク用RAMIIをシステろ・バス5
側に接続する点では、第3の実施例と同じであるが、こ
の実施例では、ワーク用RAMIIをCRTコントロー
ラ4に接続するためのバス10が、バスバッファ12を
介してシステム・バス5に接続されるようになっている
。つまり、このパスバッファ12によって、CRTコン
トローラ4およびワーク用RAMIIからなる表示制御
部がマイクロプロセッサ1を含むシステム本体側から分
離可能にされている。
これによって、バス10をシステム・バス5がら切り離
した状態でCRTコントローラ4がワーク用RAMII
のアクセスを行なうことができるようになる。
第3の実施例では、CRTコントローラ4がシステム・
バス5を使用してワーク用RAMIIをアクセスしてい
る間、マイクロプロセッサ1が動けなくなって、システ
ムのスループットが低下するという不都合がある。こ熟
に対し、この第4の実施例に従うと、CRTコントロー
ラ4がワーク用RAMIIをアクセスしている間も、マ
イクロプロセッサlに対するシステム・バス8の使用権
が留保される。そのため、システムのスループットが低
下するおそれがない。
なお、この実施例を適用する場合、上記パスバッファ1
2の制御は、1CRTコントローラ4から出力される適
当な制御信号によって行ない、マイクロプロセッサ1が
この制御信号をチェックすることにより、CRTコント
ローラ4に対してマイクロプロセッサがアクセスできる
状態にあるか否か認知し得ようにすることができる。
この実施例においても、第3の実施例と同様。
マイクロプロセッサ1が直接ワーク用RAMIIをアク
セスして内部の参照パターンを修正することができる。
なお、第2〜第4の実施例は、第1の実施例と異なり、
画像メモリ7とは独立にパターンRAMとしてのワーク
用RAMIIを持っている。そのため、予めワーク用R
AMIIに参照パターンを書き込んでおく必要がある。
しかし、その場合、表示データの転送コマンドを用いて
画像メモリ7内の表示データもしくはシステム側のRA
M3内のデータを、高速にワーク用RAMIIに転送さ
せることで、参照パターンの描画処理時間の短縮を図る
ことが可能である。
[効果] 表示画面上の一定の領域のタイリング処理等に使用すべ
く、CRTコントローラ内に設けられるパターンRAM
の代わりに、フレーム・バッファのような外部のメモリ
をパターンRAMとして使用するようにしたので、外部
のメモリは内蔵のメモリに比べて大きな容量を持たせる
ことができるという作用により、比較的複雑かつ大きな
参照パターン(模様)を使ってタイリング処理を行なえ
るようになり、これによって、MPUの負担を増加させ
ることなくCRTコン1〜ローラのような表示制御装置
のグラフィック表示機能を拡張することができるという
効果がある。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、本発明は上記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもない。例えば、上記実施例では
、CRTコントローラの制御下に画像メモリ(フレーム
・バッファ)のみが配置されているが、それ以外にも従
来システムと同じようにCRTコントローラの制御下に
キャラクタ・ジェネレータおよびリフレッシュ・メモリ
を設けるようにしてもよい。
[利用分野] 以上の説明では主として本発明者によってなされた発明
をその背景となった利用分野であるパーソナル・コンピ
ュータに適用したものについて説明したが、それに限定
されるものでなく、ワーク・ステーションやCAD (
コンピュータ・エイディラド・デザイン)システム等、
表示装置を有するシステム一般に利用することができる
【図面の簡単な説明】
第1図は、本発明に係る表糸制御装置を適用したグラフ
ィック表示システムの第1の実施例を示すブロック図、 第2図は、本発明の第2の実施例を示すブロック図、 第3図は、本発明の第3の実施例を示すブロック図、 第4図は、本発明の第4の実施例を示すブロック図。 第5図は、本発明の第1の実施例における参照パターン
を用いた閉領域の塗潰し処理の一例を示すもので、同図
(A)は処理前の状態を、また同図(B)は処理後の状
態を示す説明図である。 ■・・・・マイクロプロセッサ、2・・・・システムR
OM、3・・・・RAM、7・・・・画像メモリ(フレ
ーム、バッファ)、4・・・・CRTコントローラ、5
・・・・システム・バス、6,10・・・・バス、8、
・・・・並−直列変換器、9・・・・表示装置(CRT
表示装置)、11・・・・ワーク用RAM、12・・・
・バスバッファ、20・・・・描画制御部、21・・・
・コマンド・レジスタ、22・・・・ポインタ・レジス
タ、23・・・・参照領域指定レジスタ、24・・・・
参照開始ポインタ、30・・・・表示制御部。 第  1  図 第  2  図 第  3  図 第  4  図 第  5  図 (A) 第  5  図 <8)

Claims (1)

  1. 【特許請求の範囲】 1、2次元表示画面を有する表示装置の表示画面に対応
    した表示データを格納する画像メモリ内の任意の領域を
    指定するためのレジスタを備え、その領域に格納された
    参照パターンを読み出して、上記画像メモリ内の任意の
    領域に描画できるようにされてなることを特徴とする表
    示制御装置。 2、上記参照パターンは、上記画像メモリとは別個のメ
    モリに格納されるようにされ、上記レジスタはこの参照
    パターン格納用メモリ内の任意の領域を指定するための
    レジスタであることを特徴とする特許請求の範囲第1項
    記載の表示制御装置。
JP60134006A 1985-06-21 1985-06-21 表示制御装置 Expired - Fee Related JPH087569B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP60134006A JPH087569B2 (ja) 1985-06-21 1985-06-21 表示制御装置
KR1019860004912A KR940001670B1 (ko) 1985-06-21 1986-06-20 표시 제어장치
EP86108420A EP0209736B1 (en) 1985-06-21 1986-06-20 Display control device
DE3650073T DE3650073T2 (de) 1985-06-21 1986-06-20 Anzeigesteuereinheit.
US07/281,966 US4906986A (en) 1985-06-21 1988-11-30 Display control device
US07/448,831 US5043717A (en) 1985-06-21 1989-12-12 Display control device
US07/727,421 US5262767A (en) 1985-06-21 1991-07-09 Display control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60134006A JPH087569B2 (ja) 1985-06-21 1985-06-21 表示制御装置

Publications (2)

Publication Number Publication Date
JPS61292678A true JPS61292678A (ja) 1986-12-23
JPH087569B2 JPH087569B2 (ja) 1996-01-29

Family

ID=15118173

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60134006A Expired - Fee Related JPH087569B2 (ja) 1985-06-21 1985-06-21 表示制御装置

Country Status (5)

Country Link
US (2) US4906986A (ja)
EP (1) EP0209736B1 (ja)
JP (1) JPH087569B2 (ja)
KR (1) KR940001670B1 (ja)
DE (1) DE3650073T2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02130689A (ja) * 1988-11-11 1990-05-18 Canon Inc 図形処理装置

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5262767A (en) * 1985-06-21 1993-11-16 Hitachi, Ltd. Display control device
JPH087569B2 (ja) * 1985-06-21 1996-01-29 株式会社日立製作所 表示制御装置
JPH0746308B2 (ja) * 1985-07-24 1995-05-17 株式会社日立製作所 表示制御装置およびマイクロコンピュータ・システム
JPH0736105B2 (ja) * 1986-04-11 1995-04-19 三菱電機株式会社 表示制御装置
US5053989A (en) * 1986-08-27 1991-10-01 Minolta Camera Kabushiki Kaisha Digital image processing apparatus having a microprogram controller for reading microinstructions during a vacant period of the image processing circuit
JP3219403B2 (ja) * 1989-05-10 2001-10-15 キヤノン株式会社 画像記憶装置
US5231695A (en) * 1990-08-29 1993-07-27 Xerox Corporation Generalized clipping in an extended frame buffer
US5266941A (en) * 1991-02-15 1993-11-30 Silicon Graphics, Inc. Apparatus and method for controlling storage of display information in a computer system
US5815168A (en) * 1995-06-23 1998-09-29 Cirrus Logic, Inc. Tiled memory addressing with programmable tile dimensions
US6031550A (en) * 1997-11-12 2000-02-29 Cirrus Logic, Inc. Pixel data X striping in a graphics processor
US5999199A (en) * 1997-11-12 1999-12-07 Cirrus Logic, Inc. Non-sequential fetch and store of XY pixel data in a graphics processor
JP2008501126A (ja) * 2004-05-25 2008-01-17 新世代株式会社 データ処理装置、描画装置及びピクセルパッカ

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58102289A (ja) * 1981-12-14 1983-06-17 富士通株式会社 イメ−ジ編集システム
JPS58115676A (ja) * 1981-12-28 1983-07-09 Fujitsu Ltd デ−タ書込み方式
JPS6074682A (ja) * 1983-09-30 1985-04-26 Toshiba Corp 半導体装置の製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4225861A (en) * 1978-12-18 1980-09-30 International Business Machines Corporation Method and means for texture display in raster scanned color graphic
US4398890A (en) * 1981-03-16 1983-08-16 Knowlton Kenneth C Representation of designs
US4439761A (en) * 1981-05-19 1984-03-27 Bell Telephone Laboratories, Incorporated Terminal generation of dynamically redefinable character sets
NL8300872A (nl) * 1983-03-10 1984-10-01 Philips Nv Multiprocessor-rekenmachinesysteem voor het tot een gekleurde afbeelding verwerken van in een hierarchische datastruktuur gedefinieerde objekt-elementen.
JPS5979293A (ja) * 1982-10-29 1984-05-08 株式会社東芝 表示装置
US4656468A (en) * 1983-02-04 1987-04-07 Nippon Telegraph And Telephone Corporation Pattern data processing apparatus
US4646076A (en) * 1983-04-27 1987-02-24 Sperry Corporation Method and apparatus for high speed graphics fill
US4658247A (en) * 1984-07-30 1987-04-14 Cornell Research Foundation, Inc. Pipelined, line buffered real-time color graphics display system
US4646078A (en) * 1984-09-06 1987-02-24 Tektronix, Inc. Graphics display rapid pattern fill using undisplayed frame buffer memory
US4755810A (en) * 1985-04-05 1988-07-05 Tektronix, Inc. Frame buffer memory
SE454224B (sv) * 1985-04-10 1988-04-11 Lundstrom Jan Erik Bildskermsenhet for presentation av grafisk information
JPS61249175A (ja) * 1985-04-24 1986-11-06 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 図形処理装置
JPH087569B2 (ja) * 1985-06-21 1996-01-29 株式会社日立製作所 表示制御装置
US4769636A (en) * 1985-08-14 1988-09-06 Hitachi, Ltd. Display control method for multi-window system
US4806921A (en) * 1985-10-04 1989-02-21 Ateq Corporation Rasterizer for pattern generator

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58102289A (ja) * 1981-12-14 1983-06-17 富士通株式会社 イメ−ジ編集システム
JPS58115676A (ja) * 1981-12-28 1983-07-09 Fujitsu Ltd デ−タ書込み方式
JPS6074682A (ja) * 1983-09-30 1985-04-26 Toshiba Corp 半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02130689A (ja) * 1988-11-11 1990-05-18 Canon Inc 図形処理装置

Also Published As

Publication number Publication date
EP0209736A2 (en) 1987-01-28
US4906986A (en) 1990-03-06
KR940001670B1 (ko) 1994-02-28
KR870000638A (ko) 1987-02-19
US5043717A (en) 1991-08-27
EP0209736A3 (en) 1990-05-02
DE3650073D1 (de) 1994-10-27
JPH087569B2 (ja) 1996-01-29
EP0209736B1 (en) 1994-09-21
DE3650073T2 (de) 1995-01-19

Similar Documents

Publication Publication Date Title
US5299309A (en) Fast graphics control system capable of simultaneously storing and executing graphics commands
JPH09245179A (ja) コンピュータグラフィックス装置
JPS61292678A (ja) 表示制御装置
JPH07181941A (ja) 高速コピー手段を備えたフレームバッファー装置及びこの装置を用いた二重バッファー化動画の実行方法
JPH08129647A (ja) グラフィック装置
JPH0746308B2 (ja) 表示制御装置およびマイクロコンピュータ・システム
US5262767A (en) Display control device
US4988985A (en) Method and apparatus for a self-clearing copy mode in a frame-buffer memory
JPH10105154A (ja) グラフィックス表示装置およびグラフィックスプロセッサ
JP2954589B2 (ja) 情報処理装置
JPH0233645A (ja) コンピュータ
JP2897209B2 (ja) ぬりつぶし処理装置
JPS61219083A (ja) 表示制御システム
JPH0553548A (ja) デイスプレイ制御装置
JPH01314391A (ja) グラフィックコントローラ
JPH1069428A (ja) ビデオ表示装置
JPS6029837A (ja) 情報処理装置
JPH04294418A (ja) フォントパターン転送lsi
JPH0290274A (ja) ラスタ・オペレーション装置
JPH1011047A (ja) 画像表示制御装置
JPH03158962A (ja) 文書処理装置
JPH0264777A (ja) 画像表示装置
JPS61228582A (ja) 画像処理装置
JPH0528398B2 (ja)
JPS60233688A (ja) ラスタスキヤンcrtグラフイツク表示装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees