JPH0233645A - コンピュータ - Google Patents

コンピュータ

Info

Publication number
JPH0233645A
JPH0233645A JP18402988A JP18402988A JPH0233645A JP H0233645 A JPH0233645 A JP H0233645A JP 18402988 A JP18402988 A JP 18402988A JP 18402988 A JP18402988 A JP 18402988A JP H0233645 A JPH0233645 A JP H0233645A
Authority
JP
Japan
Prior art keywords
bus
data
cpu
control
transferred
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18402988A
Other languages
English (en)
Inventor
Takahiko Yamamuro
孝彦 山室
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP18402988A priority Critical patent/JPH0233645A/ja
Priority to DE19893923759 priority patent/DE3923759C2/de
Priority to GB8916773A priority patent/GB2221777A/en
Publication of JPH0233645A publication Critical patent/JPH0233645A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Facsimiles In General (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、l)?lAコントローラを備えたコンピュー
タに関する。
〔従来の技術〕
第2図は、従来のパーソナルコンピュータの構成を示す
ブロック図であって、図中1はコンピュータ本体である
。コンピュータ本体1は、記憶装置Y I 1と、記憶
装置11及び入出力装置の間のデータ転送を制御するC
PU 12と、CPII 12の負荷軽減またはデータ
の高速転送を目的とし、CPU12に代わって記↑a装
置11及び入出力装置の間のデータ転送を制御するDM
Aコントローラ13とからなる。これら各部はデータバ
ス及びアドレスバスからなる内部バス14にそれぞれ接
続され、内部バス14を介してデータが各部へ転送され
る。さらに、内部バスI4には、キーボード21.デイ
スプレィモニタ22を代表とするマン・マシンインター
フェイス2と、画1象を読み取るイメージスキャナ3と
、イメージスキャナ3が読み取った画像を表示する表示
装置4とが接続され、CPU 12またはDMAコント
ローラ13によって記↑、α装置11との間のデータ転
送が制御される。
次に動作について説明する。コンピュータ本体Iは、オ
ペレータがキーボード21.デイスプレィモニタ22に
代表されるマン・マシンインターフェイス2を操作し、
CPU 12の制御に従って記憶装置11との間にてデ
ータが転送されることにより動作する。
一方、例えば、イメージスキャナ3が読み取った画像を
表示装置4に表示する場合、または表示装置4に表示し
た画像を記憶装置11に記憶する場合は、CPU 12
をホール半状態にしておき、CPU 12に代わり、H
Aコントローラ13の制御に従ってイメージスキャナ3
が読み取った画像データを内部バス14を介し、表示装
置4へ転送して画像を表示し、また表示した画像データ
を、内部バス14を介し、表示装置4から記憶装置11
へ転送して記(+!する。
〔発明が解決しようとする課題〕
以上のような構成のパーソナルコンピュータは、D、′
IAコントローラの制御に従って転送するデータが大9
となった場合、データを転送する間はC,PUをホール
ド状態にしておかなければならないため、その間、キー
ボード1デイスプレイモニタといったマン・マシンイン
タフェイスからのデータ入力が無すJとなり、パーソナ
ルコンピュータの操作性が低いという問題があった。
本発明はこのような問題を解決するためになされたもの
であって、DMAコントローラの制御に従ってデータを
転送している間も、オペレータがデータを入力できるコ
ンピュータの提供を目的とする。
〔課題を解決するための手段〕
本発明のコンピュータは、CPUの制御に従ってデータ
を転送するバスと、DMAコントローラの制御に従って
データを転送するバスと、両バスを接続するバッファと
を備えたことを特徴とする。
〔作用〕
本発明のコンピュータは、例えばDMAコントローラの
制御に従ってデータ転送中であっても、データ転送がC
PUの制御に従うべきデータの入力が可能であり、また
、バッファを介して一方のバスから他方のバスへアクセ
スし、他方のバスに接続された装置へデータを転送する
〔実施例〕
以下、本発明をその実施例を示す図面に基づき詳述する
。第1図は、本発明に係るパーソナルコンピュータの構
成を示すブロック図であって、図中1はコンピュータ本
体である。コンピュータ本体lは、記↑、つ装置11と
、記憶装置11及び入出力装置の間のデータ転送を制御
するCPIJ 12と、CPU 12の負荷軽減または
データの高速転送を目的とし、C1”U 12に代わっ
て記憶装置11及び入出力装置の間のデータ転送を制御
するDMAコントローラ13からなり、内部バスとして
は、それぞれがアドレスバス及びデータバスを育し、C
PU 12またはDMAコントローラ13の制御に従っ
てそれぞれのデータを転送するCPUバス15及び0旧
パスI6を分離して設け、CPt1ハ゛ス15とDMA
バス16とはバッファ17を介して接続されている。C
PUバス15には、キーボード21デイスプレイモニタ
22に代表されるマン・マシンインターフェイス2が接
続され、またDMAバス16には記憶装置11が接続さ
れる。さらに、DMAバス16には、画像を読み取るイ
メージスキャナ3と、イメージスキャナ3が読み取った
画像を表示する表示装置4とが接続される。
次に、動作につき説明する。例えば、イメージスキャナ
3が読み戦った画像を表示装置4に表示する場合、また
は、表示した画像データを記憶装置11に記憶する場合
、DMAコントローラ13の制御に1足い、読み取った
画(象テ゛−夕を[1MAバス16を介して表示装置4
へ転送し、または、表示した画像データを表示装置4か
らnq^バス16を介して記憶装置11へ転送する。即
ち、画像データ転送にCPUバス15を使用しないため
、C1”U12をホールド状態にする必要がなく、DM
Aコントローラ13の制御に従ってDMAバス16を使
用し、データを他の入出力装置と記す、2装置との間で
転送している間であっても、オペレータは、キーボード
21またはデイスプレィモニタ22を操作してデータを
入力できる。
一方、DMAバス16を使用していないときは、CPU
バス15からバッファ17を経てDMAバス16へデー
タを転送し、DMAバス16に接続されている記憶装置
11及び他の入出力装置にアクセスすることも可能であ
る。
また、DMAコントローラ13がCPUバス16を使用
する場合は、CPU 12をホールド状態にしておき、
DMAパス]6からバッファ17を介してCPUバス1
5へデータを転送する。
なお、本実施例では、マン・マシンインターフェイスと
してキーボード及びデイスプレィモニタを用いる構成と
したが、これに限らず、マウス各種ネットワークインタ
ーフェイスボード等を接続しても同様の効果が得られる
また、本実施例では、DMAバスにイメージスキャナ、
表示装置を接続する構成としたが、これに限らず、プリ
ンタ、音声合成ボード、拡張メモリ等を接続しても同様
のすJ果が得られる。
〔発明の効果〕
本発明のコンピュータは、内部バスを、CPIJの;t
ri御に従ってデータを転送するCPUバスと、DMA
コントローラの制御に従ってデータを転送するDMAバ
スとに分離したため、DMAコントローラの制御に従い
、DMAバスを介して大量データを転送中であっても、
データ転送がCPUに制御されるキーボード等、マン・
マシンインターフェイスに関連するデータが入力できる
。また、両バスをバッファによって接続し、一方のバス
がデータ転送中に他方のバスへ出力されたデータを、一
方のバスの転送終了後に転送し、一方のバスに接続され
ている装置へアクセスできるため、コンピュータの操作
性が向上するという優れた効果を奏する。
【図面の簡単な説明】
第1図は本発明に係るパーソナルコンピュータの構成を
示すブロック図、第2図は従来のパーソナルコンピュー
タの構成を示すブロック図である。 1・・・コンピュータ本体 2・・・マン・マシンイン
ターフェイス 3・・・イメージスキャナ 4・・・表
示装置 11・・・記憶装置 12・・・CPU13・
・・叶へコントローラ15・・・CPUバス 16・・
・DMAバス17・・・バッファ 21・・・キーボー
ド 22・・・デイスプレィモニタ なお、図中、同一符号は同一、又は相当部分を示す。

Claims (1)

  1. 【特許請求の範囲】 1、DMAコントローラを備えたコンピュータにおいて
    、 CPUの制御に従ってデータを転送するバ スと、 DMAコントローラの制御に従ってデータ を転送するバスと、 両バスを接続するバッファと を備えたことを特徴とするコンピュータ。
JP18402988A 1988-07-22 1988-07-22 コンピュータ Pending JPH0233645A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP18402988A JPH0233645A (ja) 1988-07-22 1988-07-22 コンピュータ
DE19893923759 DE3923759C2 (de) 1988-07-22 1989-07-18 Prozessor
GB8916773A GB2221777A (en) 1988-07-22 1989-07-21 Data processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18402988A JPH0233645A (ja) 1988-07-22 1988-07-22 コンピュータ

Publications (1)

Publication Number Publication Date
JPH0233645A true JPH0233645A (ja) 1990-02-02

Family

ID=16146107

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18402988A Pending JPH0233645A (ja) 1988-07-22 1988-07-22 コンピュータ

Country Status (3)

Country Link
JP (1) JPH0233645A (ja)
DE (1) DE3923759C2 (ja)
GB (1) GB2221777A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE9103450L (sv) * 1991-11-21 1993-02-08 Icl Data Ab Anordning foer oeverfoering av data mellan datasaendande och datamottagande enheter anslutna till en gemensam databuss.
GB2308902B (en) * 1996-01-04 2000-03-29 Motorola Inc Peripheral module and microprocessor system
AU2002328037A1 (en) * 2002-09-23 2004-04-08 Telefonaktiebolaget Lm Ericsson (Publ) Computer system and method for accessing external peripheral devices in a computer system

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2171541A (en) * 1984-12-28 1986-08-28 Infoquest Corp Image storage and retrieval
US4847750A (en) * 1986-02-13 1989-07-11 Intelligent Instrumentation, Inc. Peripheral DMA controller for data acquisition system

Also Published As

Publication number Publication date
GB8916773D0 (en) 1989-09-06
DE3923759A1 (de) 1990-02-01
GB2221777A (en) 1990-02-14
DE3923759C2 (de) 1995-04-20

Similar Documents

Publication Publication Date Title
KR100226088B1 (ko) 어드레스 변환 가능한 도형 처리장치 및 그것을 사용한 데이터 처리장치 및 도형 묘화 방법
JPS61292678A (ja) 表示制御装置
JPH0233645A (ja) コンピュータ
JPH05128078A (ja) 並列処理装置
JPH0639370Y2 (ja) データ処理装置
JP2834073B2 (ja) グラフィックシステム
JP2563671B2 (ja) データモニタ装置
JP3245032B2 (ja) 画像オーバーレイ装置及び方法
JPS60251431A (ja) メモリ表示装置
JPH1195975A (ja) 表示装置
JPS6370386A (ja) グラフイツクス表示制御方式
JP2514334B2 (ja) 制御装置
JP2004110501A (ja) 表示制御装置
JPH08328994A (ja) 情報処理装置
JPH1069428A (ja) ビデオ表示装置
JP2636834B2 (ja) 画像処理装置
JPH0612368A (ja) 高精細画像処理装置
JPH03233780A (ja) バスアクセス方式
JPH03158962A (ja) 文書処理装置
JPS6035074B2 (ja) Crt表示装置
JPS63226722A (ja) マルチウインドウ表示制御方式
JPS62272370A (ja) 画像情報の退避方法
JPS6029837A (ja) 情報処理装置
JPH02301826A (ja) グラフイツク表示処理装置
JPS63156263A (ja) アダプタのメインテナンス方式