JPS6370386A - グラフイツクス表示制御方式 - Google Patents

グラフイツクス表示制御方式

Info

Publication number
JPS6370386A
JPS6370386A JP21476186A JP21476186A JPS6370386A JP S6370386 A JPS6370386 A JP S6370386A JP 21476186 A JP21476186 A JP 21476186A JP 21476186 A JP21476186 A JP 21476186A JP S6370386 A JPS6370386 A JP S6370386A
Authority
JP
Japan
Prior art keywords
graphics
command
cpu
instruction
main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21476186A
Other languages
English (en)
Inventor
Mitsuo Tatsuno
龍野 光男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP21476186A priority Critical patent/JPS6370386A/ja
Publication of JPS6370386A publication Critical patent/JPS6370386A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Generation (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明はグラフィックス表示f、II tll方式に関
し、特にグラフィックスやイメージなどの描画表示を制
御するためのグラフィックス表示制御方式に関する。
従来技術 従来、この種のグラフィックス表示方式では、メインプ
ロセッサがグラフィックス制御ハードウェアを用いて、
各種図形を描画していた。
一般にグラフィックス描画のためには、種々の前処理、
たとえばベクトル描画のための座標計りなどが必要であ
り、このグラフィックス描画時には、グラフィックス制
御ハードウェアに多くの指令および動作状態のチェック
を行わなければならない。このため、メインプロセッサ
の処理能力のほとんどがこの描画処理に費やされ、他に
並行して処理しなければならない通信回線あるいはファ
イル制御などを十分に制御することができないので、装
置全体としては、グラフィックス擢両速αを遅クシて動
作させる場合が多々あった。
また、単独でグラフィックス描画を行う場合でも、応用
ソフトウェア、たとえばCAD (コンピュータエイデ
ツドデザイン)ソフトウェアの実行と、グラフィックス
描画のためのハードウェア制御を1つのメインプロセッ
サのみで行うには、現行のマイクロプロセッサ〔16ビ
ツトCPtJ (中央処理装置)〕にとり負荷が大きず
ぎ、必ずしも満足のゆく性能(ショートベクトルでs、
ooo本/秒程度)が発揮されていない。
高性能のグラフィックス専用表示装置は描画速度は十分
に速いが、しかし、価格も非常に高く、かつ装置も特定
用途に専用化されており、必ずしもパーソナルコンピュ
ータあるいは〇へワークステーションで実現されうる汎
用普及品として利用出来るものではない。
このような従来のグラフィックス表示制御方式では、パ
ーツブールコンピュータあるいはOAワークステーショ
ンなどの汎用普及礪の場合には、グラフィックス描画性
能が本格的なグラフィックス情報を使いやすい速度(a
速)で表示するためには不十分であるという欠点がある
。また、グラフィックス専用表示装置の場合には、高価
でかつ利用用途が制限され、汎用的に広く使いことがで
きないという欠点がある。
発明の目的 本発明は上記のような従来のものの欠点を除去すべくな
されたもので、本格的なグラフィックス情報を高速で表
示することができ、低コストで、利用用途を広くするこ
とができるグラフィックス表示vItE方式の提供を目
的とする。
発明の構成 本発明によるグラフィックス表示制御方式は、メインプ
ロセッサを有する情報処理装置のグラフィックス表示制
御方式であって、グラフィックス描画動作を制御する描
画プロセッサと、前記グラフィックス描画動作のための
コマンドとデータとを一時格納する格納手段とを設け、
前記メインプロセッサからの前記グラフィックス描画動
作のためのコマンドが前記メインプロセッサと非同期に
処理することができる非同期処理コマンドであるとき、
前記格納手段に前記非同期処理コマンドとデータとを一
時格納し、前記格納手段に格納された前記非同191処
理コマンドとデータとを用いて前記描画プロセッサに前
記メインプロセッサと非同期に前記グラフィックス描画
動作の制御を行わせるようにしたことを特徴とする。
実施例 次に、本発明の一実施例について図面を参照して説明す
る。
第1図は本発明の一実施例を示すブロック図である。図
において、本発明の一実施例のメイン制御部は、データ
を入力するキーボード3と、制御ソフトウェアおよび各
種データを記憶する外部記憶装置4と、装置全体を制御
するメインGPU2と、その手順およびデータを記憶す
るメインメモリ1とから構成される。
また、本発明の一実施例の描画制御部は、メインCPU
2からグラフィックス描画コマンド(以下描画コマンド
とする)を受信するコマンド応答制御部5と、描画コマ
ンドとそのデータとを一時格納するキャッシュメモリ6
と、描画コマンドの詳細な処理手順を格納するローカル
メモリ7と。
描画コマンドにより描画処理をl1ll制御するグラフ
ィックCPU8と、グラフィックCPU8によりグラフ
ィックス図形が書込まれる映像メモリ9と、映伝メモリ
9からのグラフィックス図形の表示を制御する画面表示
制御部10と、画面11とから構成される。
第2図はコマンド応答制御部5の詳細なブロック図であ
る。図において、コマンド応答i、11御部5は、デコ
ーダ50と、描画コマンドを格納するコマンドコード制
御テーブル51と、メインCPU2ヘコマンド終了応答
を通知する応答制御部52と、キャッシュメモリ6に描
画コマンドとデータとを書込む書込制御部53とから構
成されている。
第3図はコマンド応答制御部5のコマンドコード制御テ
ーブル51を示す構成図である。図において、コマンド
コードlli制御テーブル51は、描画コマンドのコマ
ンドコードを格納する2桁のコマンドコード部Aと、各
描画コマンドが同191 ’:lマントか、非同期コマ
ンドかを表わす1桁の同期非同期表示部Bとから構成さ
れている。コマンドコード制御テーブル51は固定的な
ものではなく、描画コマンドの増設変更などに対応でき
るように、メインCPU2からシステム立上げ時にロー
ドすることができる。
第1図〜第3図を用いて本発明の一実論例の動作につい
て説明する。
メインCPU2がメインメモリ1に格納されたソフトウ
ェアを実行中にグラフィックス描画手順を検出すると、
コマンド応答制御部5へ描画コマンドを発行する。
メインCPU2からの描画コマンドは、コマンド応答制
御部5内のデコーダ50によりどの描画コマンドか判定
し、コマンドコード制御テーブル51を参照して、直ち
にメインCPU2へコマンド終了応答を返してもよい非
同期コマンドか、あるいはグラフィックCPU8からの
処理終了の通知を受けてからコマンド終了応答を返す同
期コマンドかが識別され、この識31結果を応答制御部
52へ伝える。
応答制御部52は非同期コマンドであれば、直ちにメイ
ンCP tJ 2へコマンド終了応答を通知し、同期コ
マンドであればグラフィックCPU8の処理終了の通知
を持ってからメインCI) U 2へコマンド終了応答
を通知する。
また、この描画コマンドは書込制御部53へも通知され
る。書込制御部53はキャッシュメモリ6の空領域に必
要な描画コマンドとデータとを書込んだ後、グラフィッ
クcpusへ描画コマンドが格納されていることを通知
する。
グラフィックCPLI8は直ちにキャッシュメモリ6よ
り一連の描画コマンドおよびデータを取出し、各描画コ
マンドの処理手順をローカルメモリ7に格納された描画
コマンドの詳lIAな処理手順に従いながら映像メモリ
9に描画する。映像メモリ9に書込まれたグラフィック
ス図形は、画面表示制御部10により制御されて画面1
1に表示される。
メインCPU 2から発行された描画コマンドが、利用
者に画面表示完了後に特定位置を指定させるのを待つよ
うな入力勧誘コマンドなどの場合は、コマンド応答制御
部5が、内部のコマンドコード制御テーブル51を参照
し、メインCPU2とグラフィックCPU8とが同期を
とって動作する同期コマンドと判定する。この場合、コ
マンド応答制御部5はメインCPU 2へコマンド終了
応答を返さずに、キャッシュメモリ6へ描画コマンドお
よびデータを書込み、かつグラフィックCPU8へ描画
コマンドがキャッシュメモリ6に格納されているのを通
知する。
この後、グラフィックcpusから、該当描画コマンド
の処理終了が通知されたならば、コマンドUF)答制御
部5はメインCPU2へコマンド終了応答を返す。
このように、パーソナルコンピュータあるいはオフィス
ワークステーションなどに、メインCPU2と独立して
非同期に動作するグラフィックCPU8と付加ハードウ
ェアを追加することにより、11Δ画コマンドがグラフ
ィックcpusとメインCPU2とで非同期処理が可能
なものであれば、描画コマンドとデータとをキャッシュ
メモリ6に占込むと直ちに次のコマンドを受けつけると
ともに、グラフィックCPU5側では、キャッシュメモ
リ6から描画コマンドとデータとを取出して、メインC
PU2側での処理と並行して非同期にグラフィックス描
画を実行することにより、グラフィックス描画処理の負
荷分散をはかり、一定時間に複数の描画処理を実行する
ことにより高速描画を達成することができるので、メイ
ンCPU 2の負荷を軽くし、グラフィックスの高速描
画を実現することができる。
また、描画コマンドが利用者が画面表示完了後に特定位
置を指定させるのを待つ入力勧誘コマンドなどのような
メインCP U、 2とグラフィックCPU8とが同期
を取りながら動作するものの場合、コマンド応3ルリ御
部5はメインCPU2からの描画コマンドをキャッシュ
メモリ6を介してグラフィックcpusに伝えるととも
に、グラフィックCPtJS側での該当描画コマンドの
処y1終了を検出した後に、メインCPU2側にコマン
ド終了応答を通知することにより、同期処理を実現する
ことができる。
このようなグラフィックス描画関係以外は、グラフィッ
クCPU8が無い場合と全く同じ互換性を保ったソフト
ウェアインタフェースを持つ高級オフィスワークステー
ションへグレードアップすることが可能となり、利用用
途を広くすることができる。また、グラフィックCPU
8関連の付加ハードウェアは、近年の半導体技術の進歩
により十分に低いコストで実現可能である。
発明の詳細 な説明したように本発明によれば、グラフィックス描i
i!ii 171作を制御する描画プロセッサと、この
グラフィックス描画動作のためのコマンドとデータとを
一時格納する手段とを設け、メインプロセッサからのコ
マンドがメインプロセッサと非同期に処理することがで
きるコマンドのときに、このメインプロセッサと非同期
に描画プロセッサが一時格納されたコマンドとデータと
を用いてグラフィックス描画動作を制御するようにする
ことによって、本格的なグラフィックス情報を高速で表
示することができ、メインプロセッサの負荷を軽くして
、利用用途を広くすることができ、低コストで実現する
ことができるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
第1図のコマンド応答制御部の詳細なブロック図、第3
図は第2図のコマンドコード制御テーブルを示す構成図
である。 主要部分の符号の説明 5・・・・・・コマンド応答制御部 6・・・・・・キャッシュメモリ 7・・・・・・ローカルメモリ 8・・・・・・グラフィックCPU 9・・・・・・映像メモリ 10・・・・・・画面表示制御部 11・・・・・・画面 51・・・・・・コマンドコード制御テーブル52・・
・・・・応答制御部

Claims (1)

    【特許請求の範囲】
  1. メインプロセッサを有する情報処理装置のグラフィック
    ス表示制御方式であって、グラフィックス描画動作を制
    御する描画プロセッサと、前記グラフィックス描画動作
    のためのコマンドとデータとを一時格納する格納手段と
    を設け、前記メインプロセッサからの前記グラフィック
    ス描画動作のためのコマンドが前記メインプロセッサと
    非同期に処理することができる非同期処理コマンドであ
    るとき、前記格納手段に前記非同期処理コマンドとデー
    タとを一時格納し、前記格納手段に格納された前記非同
    期処理コマンドとデータとを用いて前記描画プロセッサ
    に前記メインプロセッサと非同期に前記グラフィックス
    描画動作の制御を行わせるようにしたことを特徴とする
    グラフィックス表示制御方式。
JP21476186A 1986-09-11 1986-09-11 グラフイツクス表示制御方式 Pending JPS6370386A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21476186A JPS6370386A (ja) 1986-09-11 1986-09-11 グラフイツクス表示制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21476186A JPS6370386A (ja) 1986-09-11 1986-09-11 グラフイツクス表示制御方式

Publications (1)

Publication Number Publication Date
JPS6370386A true JPS6370386A (ja) 1988-03-30

Family

ID=16661105

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21476186A Pending JPS6370386A (ja) 1986-09-11 1986-09-11 グラフイツクス表示制御方式

Country Status (1)

Country Link
JP (1) JPS6370386A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8155459B2 (en) 2003-05-19 2012-04-10 Trident Microsystems (Far East) Ltd. Video processing device with low memory bandwidth requirements
WO2019077827A1 (ja) 2017-10-20 2019-04-25 Necプラットフォームズ株式会社 モジュール、サーバ
CN111341361A (zh) * 2020-02-20 2020-06-26 佛山科学技术学院 一种快速响应的中控屏显示方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS572085A (en) * 1980-06-04 1982-01-07 Hitachi Ltd Microprogrammable graphic generator

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS572085A (en) * 1980-06-04 1982-01-07 Hitachi Ltd Microprogrammable graphic generator

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8155459B2 (en) 2003-05-19 2012-04-10 Trident Microsystems (Far East) Ltd. Video processing device with low memory bandwidth requirements
WO2019077827A1 (ja) 2017-10-20 2019-04-25 Necプラットフォームズ株式会社 モジュール、サーバ
CN111341361A (zh) * 2020-02-20 2020-06-26 佛山科学技术学院 一种快速响应的中控屏显示方法及装置

Similar Documents

Publication Publication Date Title
US5428779A (en) System and method for supporting context switching within a multiprocessor system having functional blocks that generate state programs with coded register load instructions
US5329615A (en) Concurrent general purpose and DMA processing in a graphics rendering processor
US5757381A (en) Methods for fast scrolling of images
JPS62192867A (ja) イメ−ジデ−タを扱うワ−クステ−シヨン
JPH03206552A (ja) 表示処理システム
EP0523758B1 (en) A method and apparatus for coordinating execution of an instruction by a coprocessor
US5446840A (en) System and methods for optimized screen writing
JPS6370386A (ja) グラフイツクス表示制御方式
JPH0150950B2 (ja)
JPH02297594A (ja) データ処理装置、データ処理システム及びアウトラインフォントデータ発生方法
WO1996031819A2 (en) Data processing device and scrolling method
JP2564518B2 (ja) イメ−ジプロセツサによる文字表示方式
JPH04205386A (ja) イメージデータ編集制御方法
JPH0233645A (ja) コンピュータ
JP2829051B2 (ja) 文字表示方式
JP2002342301A (ja) コプロセッサを備えたマイクロコンピュータ
JPH01158527A (ja) メモリ管理方式
JPH02281328A (ja) 画面制御装置
JPH04114238A (ja) 情報処理装置
JP4846097B2 (ja) グラフィクスサブシステムのレジスタセットのための方法及び装置
Katsura et al. VLSI for high-performance graphic control utilizing multiprocessor architecture
JPH0198073A (ja) ワークステーション・プロセッサ構造
JPS63204295A (ja) デ−タ表示装置
JPH06214749A (ja) 描画制御装置
JPH0743582B2 (ja) 多重画面表示用計算システム