JPS6125311A - 圧縮回路 - Google Patents

圧縮回路

Info

Publication number
JPS6125311A
JPS6125311A JP14658684A JP14658684A JPS6125311A JP S6125311 A JPS6125311 A JP S6125311A JP 14658684 A JP14658684 A JP 14658684A JP 14658684 A JP14658684 A JP 14658684A JP S6125311 A JPS6125311 A JP S6125311A
Authority
JP
Japan
Prior art keywords
current
transistor
signal voltage
voltage
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14658684A
Other languages
English (en)
Inventor
Teruaki Murai
村井 輝秋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP14658684A priority Critical patent/JPS6125311A/ja
Publication of JPS6125311A publication Critical patent/JPS6125311A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は圧縮回路に関する。
〈従来技術〉 入力信号のレベルが広範囲に変化し、そのままでは処理
が困難である場合に、圧縮回路により信号を圧縮する。
この圧縮回路としては、ダイオードまたはトランジスタ
を用いた対数圧縮回路が一般的である。トランジスタを
用いた対数圧縮回路では、トランジスタのベース・エミ
ッタ間電圧がコレクタ電流の対数になっている特性を利
用する。
対数圧縮回路の一例を第5図に示す。
しかるに、従来の対数圧縮回路においては、広範囲に変
化する入力に対して圧縮特性が良い反面、i)ダイオー
ドもしくはトランジスタに流れる電流が少ないとき(低
入力時)にインピーダンスが高くなる ii)オフセット電圧が存在する iii )温度補償回路が必要で、構成が複雑になる、
などの欠点があった。
〈発明の目的〉 本発明は上記事情に鑑みてなされたものであり、その目
的は、対数圧縮を要するほどには変化範囲が広くない信
号に対して、簡単な構成で圧縮が行なえるようにした圧
縮回路を提供することである。
〈発明の構成〉 本発明においては、入力信号電圧に応じた第1の電流が
電源端子を介して供給される第1のトランジスタと、基
準信号電圧に応した第2の電流が上記電源端子を介して
供給される第2のトランジスタと、上記第2の電流とほ
ぼ等しい第3の電流が上記入力信号にもとづいて供給さ
れる第3のトランジスタとを備え、上記入力信号電圧と
この第3の電流に応じた電圧との差を出力信号電圧とし
たことを特徴とする。
〈実施例〉 以下、本発明の一実施例を説明する。
第1図は圧縮回路を示す。
トランジスタ1とトランジスタ2のエミッタが点Pで互
に接続され、この点Pがトランス3を介して電源端子4
に接続される。トランジスタlのベースが入力端子5に
接続され、トランジスタ1のコレクタが接地される。
出力端子6は、抵抗7を介してトランジスタ1のベース
に接続されるとともに、トランジスタ8のコレクタに接
続される。トランジスタ8のエミッタは接地され、トラ
ンジスタ8のベースはトランジスタ9のベースと接続さ
れる。
トランジスタ2のベースは基準入力端子10に接続され
、トランジスタ2のコレクタはトランジスタ9のコレク
タとベースに接続される。トランジスタ9のエミツタは
接地される。
トランジスタ1とトランジスタ2及びトランジスタ8と
トランジスタ9は、それぞれ特性が揃ったツイントラン
ジスタを形成する。
次に作用を説明する。
トランジスタ1には、入力端子5の入力信号電圧■工に
応じた電流■1が電源端子4からトランス3を介して供
給され、トランジスタ2には、基準入力端子10の基準
信号電圧■1 に応じた電流I2が電源端子4からトラ
ンス3を介して供給される。そして、トランス3を流れ
る電流をIcとすると、 11+r2=Ic    −(11 トランジスタ1及び2の熱電圧を■ア、トランジスタ1
及び2の逆方向飽和電流をlsとすると、トランジスタ
1とトランジスタ2のエミッタの電位が等しいことから
、 なお、VT = kT / qであり、kはボルツマン
定数、Tはトランジスタ1及び2のジャンクション温度
、qは電子の電荷である。
さらに、トランジスタ2のコレクタを流れる電流を■8
、トランジスタ8のコレクタを流れる電流を10とする
と、トランジスタ8とトランジスタ9のベース電位が等
しいことから、12 # I。
ζ10である。そして、信号端子6の出力信号電圧をV
o、抵抗7の抵抗値をROとすると、式(1)及び式(
2)より、 ■ア Vo =VY −1o R。
1  +eXp となる。すなわち、出力信号電圧VDは、入力信号電圧
■1を式(4)の第2項に相当する量だけ圧縮したもの
になる。式(3)の関係を第2図のグラフに示し、式(
4)の関係を第3図のグラフに示す、なお、V、>>V
Tとする。
第4図は他の実施例を示しており、トランジスタ1のエ
ミッタとトランジスタ2のエミッタが抵抗11と抵抗1
2を介して接続され、抵抗11と抵抗12との接続点が
抵抗13を介して電源端子4に接続されること以外は、
第1図の回路と同様である。また、動作原理も上述の第
1図の実施例と同様である。
〈発明の効果〉 以上説明したように、本発明においては、第1のトラン
ジスタに入力信号電圧に応じた第1の電流を供給し、第
2のトランジスタに基準信号電圧に応じた第2の電流を
供給し、第3のトランジスタに第2の電流とほぼ等しい
第3の電流を入力信号電圧にもとづいて供給し、入力信
号電圧と第3の電流に応じた電圧との差を出力信号電圧
とじたから、対数圧縮を要するほどには変化範囲が広く
ない入力信号電圧に対して、簡単な構成で信号の圧縮が
行なえる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図は電流
l、、、と電圧V工との関係を示すグラフ、第3図は電
圧VOと電圧■1  との関係を示すグラフ、第4図は
本発明の他の実施例を示す回路図、第5図は圧縮回路の
従来例を示す回路図である。 1.2.8.!l−)ランジスタ 4 電源端子

Claims (1)

    【特許請求の範囲】
  1. (1)入力信号電圧に応じた第1の電流が電源端子を介
    して供給される第1のトランジスタと、基準信号電圧に
    応じた第2の電流が上記電源端子を介して供給される第
    2のトランジスタと、上記第2の電流とほぼ等しい第3
    の電流が上記入力信号にもとづいて供給される第3のト
    ランジスタとを備え、上記入力信号電圧とこの第3の電
    流に応じた電圧との差を出力信号電圧としたことを特徴
    とする圧縮回路。
JP14658684A 1984-07-13 1984-07-13 圧縮回路 Pending JPS6125311A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14658684A JPS6125311A (ja) 1984-07-13 1984-07-13 圧縮回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14658684A JPS6125311A (ja) 1984-07-13 1984-07-13 圧縮回路

Publications (1)

Publication Number Publication Date
JPS6125311A true JPS6125311A (ja) 1986-02-04

Family

ID=15411058

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14658684A Pending JPS6125311A (ja) 1984-07-13 1984-07-13 圧縮回路

Country Status (1)

Country Link
JP (1) JPS6125311A (ja)

Similar Documents

Publication Publication Date Title
JPS614310A (ja) レベルシフト回路
EP0181017A1 (en) Simulated transistor/diode
JPS6213843B2 (ja)
US4352057A (en) Constant current source
US4251778A (en) Circuit with electrically controlled gain
JPS6125311A (ja) 圧縮回路
US4613776A (en) Voltage to current conversion circuit
JPH0226815B2 (ja)
JPS6258009B2 (ja)
JPS6343923B2 (ja)
JPS5855455Y2 (ja) 定電流回路
JP3103104B2 (ja) バッファ回路
JPH04262606A (ja) トランジスタバイアス回路
JPS61295701A (ja) 差動増幅回路型検波器
JPH0433162B2 (ja)
JPS5855454Y2 (ja) 定電流回路
JPS59171413U (ja) 温度補償信号発生回路
JPH0330828B2 (ja)
JPH066607Y2 (ja) 利得制御回路
JPH0610443Y2 (ja) 対数変換回路
JP3016152B2 (ja) クリップ回路
JPS61230505A (ja) 広帯域増幅回路
JPH0348174A (ja) ピーク検波回路
JPS58108814A (ja) ピ−ククリツプ回路
JPS5845850B2 (ja) クケイハノハコウチセイゲンカイロ