JPS61193245A - 記憶制御方式 - Google Patents
記憶制御方式Info
- Publication number
- JPS61193245A JPS61193245A JP60033448A JP3344885A JPS61193245A JP S61193245 A JPS61193245 A JP S61193245A JP 60033448 A JP60033448 A JP 60033448A JP 3344885 A JP3344885 A JP 3344885A JP S61193245 A JPS61193245 A JP S61193245A
- Authority
- JP
- Japan
- Prior art keywords
- storage device
- data
- access request
- control circuit
- store
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60033448A JPS61193245A (ja) | 1985-02-21 | 1985-02-21 | 記憶制御方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60033448A JPS61193245A (ja) | 1985-02-21 | 1985-02-21 | 記憶制御方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS61193245A true JPS61193245A (ja) | 1986-08-27 |
| JPH0414373B2 JPH0414373B2 (en, 2012) | 1992-03-12 |
Family
ID=12386814
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60033448A Granted JPS61193245A (ja) | 1985-02-21 | 1985-02-21 | 記憶制御方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS61193245A (en, 2012) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01142846A (ja) * | 1987-11-28 | 1989-06-05 | Nippon Telegr & Teleph Corp <Ntt> | 情報処理装置のキャッシュメモリ制御方式 |
| JP2008267589A (ja) * | 2007-04-18 | 2008-11-06 | Koji Morishige | スチールベルト |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6020254A (ja) * | 1983-07-15 | 1985-02-01 | Nec Corp | デ−タ処理装置 |
-
1985
- 1985-02-21 JP JP60033448A patent/JPS61193245A/ja active Granted
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6020254A (ja) * | 1983-07-15 | 1985-02-01 | Nec Corp | デ−タ処理装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01142846A (ja) * | 1987-11-28 | 1989-06-05 | Nippon Telegr & Teleph Corp <Ntt> | 情報処理装置のキャッシュメモリ制御方式 |
| JP2008267589A (ja) * | 2007-04-18 | 2008-11-06 | Koji Morishige | スチールベルト |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0414373B2 (en, 2012) | 1992-03-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0248747A (ja) | マイクロプロセツサ | |
| JPH02234242A (ja) | 部分書込み制御装置 | |
| JP2716350B2 (ja) | 電子データ記憶システム | |
| JPS61193245A (ja) | 記憶制御方式 | |
| JPS592058B2 (ja) | 記憶装置 | |
| JPS6331806B2 (en, 2012) | ||
| JPS6055911B2 (ja) | 主記憶装置 | |
| JPH11184761A (ja) | リードモディファイライト制御システム | |
| JPH04195563A (ja) | メモリシステムの制御装置 | |
| JP2645477B2 (ja) | マイクロプロセッサ及びそのキャッシュメモリ | |
| JP2502406B2 (ja) | 記憶制御方式およびデ―タ処理装置 | |
| JPS59135684A (ja) | バツフアメモリ間のデ−タバイパス方式 | |
| JPS62184560A (ja) | 入出力バツフア制御装置 | |
| JP3164848B2 (ja) | メモリアクセス回路 | |
| JP2870285B2 (ja) | レジスタ | |
| JPS63259746A (ja) | バンクメモリ間のデ−タ転送方式 | |
| JPH01279342A (ja) | キャッシュ制御方式 | |
| JPH0865497A (ja) | 画像処理システム | |
| JPS62290949A (ja) | 主記憶制御方式 | |
| JPH05282107A (ja) | 外部記憶装置 | |
| JPH0727490B2 (ja) | キャッシュメモリ | |
| JPH04291642A (ja) | キャッシュ制御方式 | |
| JPH03204049A (ja) | メモリ制御装置 | |
| JPH077357B2 (ja) | バッファ制御方式 | |
| JPS61237158A (ja) | 共有メモリ装置 |