JPS61134166A - カラ−画像読取装置 - Google Patents

カラ−画像読取装置

Info

Publication number
JPS61134166A
JPS61134166A JP59256753A JP25675384A JPS61134166A JP S61134166 A JPS61134166 A JP S61134166A JP 59256753 A JP59256753 A JP 59256753A JP 25675384 A JP25675384 A JP 25675384A JP S61134166 A JPS61134166 A JP S61134166A
Authority
JP
Japan
Prior art keywords
color
signal
image
ccd
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59256753A
Other languages
English (en)
Inventor
Shizuo Hasegawa
長谷川 静男
Nobuo Matsuoka
松岡 伸夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59256753A priority Critical patent/JPS61134166A/ja
Publication of JPS61134166A publication Critical patent/JPS61134166A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Scanning Arrangements (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はデジタル複写機、ファクシミリ、電子ファイル
等の画像情報を電気的に取扱う装置において、カラー画
像データの入力に用いられるカラー画像読取装置に関す
るものである。
例えば、カラーデジタル複写機においては、複写すべき
カラー原稿を色フィルタ等により色分解して読取り、こ
の読取った各色情報に色変換処理等の所定の処理を行い
、プリンタ動作に必要なカラー信号を得る。
カラー原稿の読取りにラインセンナを用いた場合には、
ラインセンサを固定し、原稿を移動する方法と、原稿を
固定し、ラインセンサを移動して読取る方法がある。し
かしながら、装置の小型化や制御構成の面から後者のラ
インセンナを移動する方法が好ましい。
この場合には、移動するラインセンサからの色信号を装
置の処理部に伝送するためには、少なくとも移動距離分
の信号ラインを装置内に設けねばならない、しかしなが
ら装置内には移動用のモータや高圧トランス等数々のノ
イズ発生要素があり、これが前述の信号ラインを伝送さ
れる色信号に影響を及ぼし、色信号に乱れを生じること
もある。これによると、色変換処理等が正確になされず
、カラー画像の複写が良好に実行されなくなる。
本発明は以上の点に鑑みてなされたもので、装置の小型
化及び制御構成の簡略化を達成するとともに、外部ノイ
ズの影響に左右されない良好な画像処理を達成すること
を目的とする。
即ち、カラー原稿を走査するための移動体と、上記移動
体に設けられたカラー原稿を色分解して読取るラインセ
ンナとを有し、更に、上記ラインセンサの出力に所定の
処理を行いカラー画像信号を出力する色処理回路を上記
移動体に設けたカラー画像読取装置を提供するものであ
り、更に、色処理回路からのカラー画像信号をデジタル
信号に変換する変換回路を上記移動体に設けたカラー画
像読取装置を提供するものである。
次にこの発明の実施例を図面に従って説明する0 本実施例においては、原稿の読み取りにカラー密着セン
ナを用いている。第1図(a)、  (b)にこのカラ
ー密着センナを用いた読取9部の構成を示す。第1図(
a)に示されるように複数のCCDチップを搭載したセ
ンナユニット11とこのセンナユニット11上に配置さ
れた集束性ロッドレンズアレイ12と集束性ロッドレン
ズアレイ12の側面付近に設けられた線状の光源13と
が一体構造を成している。ただし、第1図(a)では、
線状の光源が1本しか示されていないが、実際にはロッ
ドレンズアレイ12を挾む様に更に1本設けられる。こ
の構成により集束性ロッドレンズアレイ12が光源13
により照射された原稿からの反射光を同等縮少させるこ
となく、1対1の関係で、複数のCCDチップ上に結合
させる。
また、センナユニット11 、集束性ロッドレンズアレ
イ12)光源13は81図(b)に示されるごとく、信
号処理基板16.センナユニット11と信号処理基板1
6を接続するフレキシブル電線15とともに移動体14
に搭載されており、更に、移動体(原稿走査ユニット)
14と本体との接続のために7レキシプル電線17を用
いている。
以上のようにしてセンナユニット11のCCDチップ上
に結倫された光学偉はCCDの光電変換能力によシミ荷
に変換される。
この電荷はCODの電荷転送能力により順次転送され画
像信号となる。
各部を詳細に説明する。密着型カラー〇CDセンナユニ
ット11は、第2図に示されるようK、千鳥状に並べら
れた5個のCCDチップ21〜25が設けられたセラミ
ック基板26と、このセラミック基板26をおおうカバ
ー27、接続用のフレキシブル電線283〜28fから
成る。CCDチップ21〜25は、受光部がp−nフォ
トダイオードから成シ、受光部の大きさは62.5μm
 X 15.5μmであシ、感光画素は第4図に示す様
に感光画素と接続されていない12ビツトの空送シ画素
D1〜DI2AMの7−ルドをほどこされた24ビツト
の光シールド1面素DI3〜D36.36ビツトのダミ
ー画素D37〜D72.3072ビツトの有効信号画素
81−83072.24ピツトの後端ダミー画素D73
〜D76の合計3168ビツトの受光部から構成されて
いる。
また、以上のようなCCDチップ21〜25を第2図に
示されるように千鳥状に2列に配列している。この場合
、隣り合ったCCDチップ、例えばCCDチッ?°22
及び23は第3図に示されるように、副走査方向に受光
部の中心距離lをもって設けられている。又、これらの
CCDチップ21〜25は配列方向(主走査方向)に沿
って互いに重なシを許して配列されている。
本実施例では中心距離eを411ji素分の距離として
いる。
CCDチップ21〜25の受光部は、前述のとおり、左
端から空送り領域D1〜D12)光シールド領域D43
〜D36、ダミー領域D37〜D72)有効画素領域S
1〜83072)後為ダミー領域D73〜D96とから
なっており、こめ内の3072ビツトの有効画素領域S
1〜83072を除いた領域を用いて互いに重なりを許
して配列される。これにより、読取有効領域はA3判の
短手の幅297+m++より若干長い320瓢となる。
CCDチップ21〜25の受光部(フォトダイオード)
上には、カラー信号を受るために色フィルタを配置する
必要がある。この方法として、色フィルタとフォトダイ
オードであるSi素子を接着剤で貼)合わせる方法と、
Si素子上に直接色フィルタを積層する方法とがある。
前者は、色フィルタをガラス基板上に製作すればよいが
、Si素子との組合せの際に接着という余分な工程が必
要とな)、位置合せ誤差を生じゃすい。この接着誤差を
数μm以下におさえること・はかな)難しく、色再現性
、シェーディング特性の劣化を来す可能性がある。一方
、後者は単に色フィルタをSi素子の画素に合わせて製
作すればカラー素子が完成するため、工程は極めて単純
で、位置合せ精度を大幅に向上させることができる。よ
って本実施例に用いたCCDチップの色フィルタは後者
のものを用いている。
次に具体的なフィルタ配列について説明する。
本実施例では、第5図の如くイエロ(Ye)、グリーン
(G)、シアン(Cy )の3色フィルタをこの順に繰
返して配列し、g、b合った3ビツトで読取時の1画素
を構成している。フィルタの外はMによりシールドされ
ている。
これら各色のフィルタの分光特性を第6図に示す。第6
図から明らかな様に、Yeのフィルタの透過率は曲線6
1で示される様に5 Q Q nm付近から急増してい
る。Cyのフィルタの透過率は曲線62で示される様に
5QQnm付近でピークを示している。Gのフィルタは
、本実施例ではCyフィルタとYeフィルタの重ね合せ
によって得ているため透過率は曲線63で示される様に
5QQnm付近にピークを示している。これらのフィル
タの分光特性において重要な点は、人間の視感度領域外
の7QQnm程度の波長に対しても透過率が零にならな
い点である。
ここで、色フィルタとCCDチップ21〜25とは、忠
実な色再現を達成するために人間の目と同様な機能を果
たさなければならない。CCDチップ21〜25の受光
部の分光特性は、第7図に示されるように55Qnm程
度の波長で最大となり、11000n以上まで有限な相
対感度を有している。
つまり、本実施例での色フィルタを付けられたCCDチ
ップの受光部は7QQnm以上の波長の光に対しても応
答が存在することになる。これに対し、人間の目の視感
度は7QQnm以上の波長に対しては零である。従って
、単にCCDチップとCy、G、Yeの色フィルタとの
組合せだけでは人間の目と同一機能を果たすことはでき
ない。よって本実施例では後述する様に光源を特定して
いる。
次に集束性ロッドレンズアレイ12について説明する。
本実施例での集束性ロッドレンズアレイ12は第8図に
示す如く光の入射側の焦点距離に原稿面81があり、出
射側の焦点距離に2列のCCDチップ列82が存在する
。このように設定することによシ、原稿面81とCCD
チップ列82が結像関係となる。すなわち原稿面81上
の画像が1対1の正立像としてCCDチップ列82上に
結像される。しかしながら、CCDチップは前述の様に
千鳥配列であり、また集束性ロッドレンズアレイ21は
1本なので、本実施例においてCCDチップ列82の隣
9ありたチップ上に結像される正立像は、原稿面81上
において、4ライン分間隔をへだてた画像と −なって
しまう。これを解決し、1ラインの連続した画像信号を
得るために、本実施例では後述するように、専用のメモ
リを用いている。
次に光源13について説明する。本実施例では光源13
は螢光灯を用いている。前述した様に、カラー読取装置
としての密着型センチに要求される機能は人間の目と同
じ様に色を読取る機能である。
第9図はThomson −Wr ightの基本曲線
である。
この曲線は色に応じた人間の目の視感度特性、つまり色
光に対する明るさ感覚と光の波長との関係を示している
。Pl、Pl、P3の曲線から明らかなように人間の目
は700mm以上の長波長の光には感じない。
一方、CCDチップ21〜25の受光部と色フィルタの
分光特性は前述した通’)、700mm以上の長波長の
光に対しても有限な感度値を有しており、このような色
フィルタCODチップ21〜25の受光部に対して白色
光を入射させると700mm以上の長波長の光にでも感
じてしまう。
そこで、本実施例では7QQnm以上の長波長領域にほ
とんど分光特性を有しない昼光色の蛍光灯を用いている
。第10図に上述の蛍光灯の分光特性を示す。また蛍光
灯は一種の線状光源でるるか、フィラメントの影響によ
シ管長方向に輝度の不均一が生じるので、A3版短手方
向にわたって一様な照度を得るため【管長を第11図に
示す様に長くとり(例えば390mとする)A3版短手
方向内(297m )で照度の不均一性が±5%以内に
なる様に設定している。さらに、蛍光灯には、光量を上
げるために、内部に反射膜を付け、外壁に30°の開口
をもうけている。
さて、第12図は前述の密着型カラー〇CDセンナを用
いたカラーデジタル複写装置の構成図である。複写装置
120はカラー画像読取装置121とカラー画儂プリン
ト装置122とか 。
ら構成されている。14は第1図示の原稿走査ユニット
であって、原稿台上の原稿123の画像を読取るべく矢
印Aの方向に移動走査(副走査)する。この移動走査中
原稿走査ユニット14内の露光う/プ13を点灯し、原
稿からの反射光ヲ集束性ロツドレ/ズアレイ12によっ
て前述した密着型カラー〇CDセッサユニット11のC
ODチップ上に集光する。
密着型カラー〇C’Dセンサユニット11には。
前述の通り62.5μm(1/16mm)を1画素とし
て1024画素(3072ビツト)の有効信号画素を有
したCODチップが千鳥状に5チップ配列されており、
各画素は15.5μmX、62.5μmに3分割され、
各々にCy、G4Yeの色フィルタが貼りつけられてい
る。
次にカラーCCD七/サユニット11の動作に係わる電
気系統について説明する。電気系統はCCDを動作させ
るイメージセンナドライブ回路とCCDの出力信号を画
像情報に適した形に変換するアナログ処理回路からなる
アナログ処理部、アナログ処理部からの信号を記録形態
に適した信号に変換するデジタル処理回路とから成る。
また、アナログ処理回路とデジタル処理回路をまとめて
センナ信号処理部と呼ぶ。
まずイメージセンナドライブ回路から説明する。ただし
以下の説明ではCCDチップ21の駆動回路を例とする
。どの駆動回路は第14図に示す様にCCDチップ21
の駆動用の2相クロツクダ1. O2)走査同期信号S
H,リセット信号R8及びCCD21の出力信号O8を
扱う。
クロック信号l!1.の入力端子にはインバータ141
が接続され、インバータ141の出力には抵抗142及
びスピードアップ用コンデンサ143とが並列に接続さ
れ、さらにMOSのクロックトライバ144の入力端子
に接続される。
このMOSクロックトライバ144の出力端子はCCD
チップ21のダ1端子に接続される。クロック信号ダ2
についてもクロック信号yIlと同様である。また、走
査同期端子SH及びリセット信号R,Sにもクロック信
号ダ1,1112と同様にインバータ141、抵抗14
2)コンデンサ143、MOSクロックトライバ144
が接続されている。
出力信号O8端子にはnpn )ランジスタ145とコ
レクタ抵抗146エミツク抵抗147からなるエミツク
フオロワが接続されている。また、CCDチップ21の
電源電圧+Vはコンデンサ148.149を経てCCD
チップ21のOD端子に供給される。
2相クロック01.ダ2は、CCDチップ21の各ビッ
トに生じた電荷をビットシリアルニ転送するのに必要な
信号である。
走査同期信号S)(は、CCDチップ21の電荷の転送
上1走査の区別をつける信号であり、リセット信号R,
Sは各画素の電荷が転送された後のビット(電荷)を消
去する信号である。また、信号O8は2相クロツク*l
l 12に同期して出力されるCCDチップ21からの
出力信号であり、前述した第4図の通シ、1チツプ当シ
有効(8号(3072ビツト)とダミー信号と空送り信
号及び光シールド画素による基準黒レベル信号とを出力
する。これらの信号はビット位置が正確に規定されてお
り、基準黒レベル信号は受光部の暗信号で、色に応じた
真の出力を得るために用いるものである。
次にセンナ信号処理部を第13図に示す。このセンナ信
号処理部は各CCDチップ21〜25ごとに独立に設け
られている。ここでは代表としてCCD21に対する回
路について説明することにする。
第13図に示されるようにCCDチップ21からの出力
信号O8は・くツファ回路部131を介してこの信号を
シアン(CY)%グリーン(G)、イエロ (Ye)、
ブラック(BK)の各色ごとに分離スるマルチプレクサ
132に入力される。
そして、ダークレベル除去部133においてマルチプレ
クサ132a、b、cからの各色の出力信号(Cy、G
、Ye)と?ルナプレクサ132dからの基準黒レベル
信号(BK)との差をとり、光に応じた真の出力を得て
、さらに次段の色変 。
換部134に入力するだめの電圧に増幅する。
色変換部134ではダークレベル除去部133からの各
色の出力(Cy、G、Ye)から、ブルー(B)、グリ
ーン(G)、レッド(fL)の原色信号を出力し、かつ
A/D変換部135の入力信号レベルに、この原色信号
(R,G、B)を増幅して出力する。AD変換部135
は色変換部134からの信号をディジタル信号に変換し
、この人/D変換部135からの信号はメモリ部139
に記憶される。
マルチプレクサ132は前述の様にバッファ回路部13
1からの出力信号を色毎に分離する4個ノサンプルホー
ルド(S/H)回路132a〜132dから成る。また
、ダークレベル除去部13’3は3個の差動増幅器13
3a〜133cから成る。色変換部134は信号Cy、
G、YeをG信号を基準に信号B、G、Rに変換するだ
めの3個の差動増幅器134a〜134Cから成る。A
/D変換部135は色ごとに増幅された信号をデジタル
信号に変換する3個のA/D変換器135a〜135C
と、そのデジタル出力をラッチする3個のラッチ回路1
36a〜136Cとから成る。本実施例では原稿走査ユ
ニット14の信号処理基板16上には密着型カラーCC
Dセンサユニット11とともにA/D変換器135a〜
135Cまでのアナログ処理回路系が搭載されており、
また、ラッチ回路136a〜136Cからメモリ部13
9及び後述のデジタル信号処理部等を備えた本体基板1
24と、フレキシブル電線17によって接続されている
。この様に、走査ユニット14から本体基板124へは
雑音等の影響を受けにくいデジタル形態の信号が伝送さ
れ、これにより、良好な画像再現を可能とする。
メモリ部139はR,G、 Bごとに設けられた記憶領
域139a〜139Cとから成る。
以上がCCDチップ21に対応して設けられたセンサ信
号処理部の主な構成であるが、これらの要素に加えて、
いくつかの制御要素が設けられている。これらについて
は、以下の詳細な図面をもって回路動作と共に説明する
第15図(a)は原稿走査ユニット14上の信号処理基
板16の詳細な回路構成を示す。第15図(a)におい
て、17−1は移動部分であるイメージセンサ、照明ラ
ンプ、センサ信号処理部のうちのアナログ処理回路、イ
メージセンサドライブ回路、光学レンズ系を含む原稿走
査ユニット14ヘイメージセンサ(CCD)及びセンサ
信号処理部を駆動する為の複数通りのクロックパルス、
そして電源を供給するフレキシブル電線である。一方、
17−2はセンサ信号処理部からのデジタル色信号を本
体に送出する為のフレキシブル電線である。
153はフレキシブル電線17−1によす送られてくる
複数通りのクロックパルスを各々受は取るクロックバッ
ファレシーバ、154はクロックバッファレシーバから
の信号をイメージセンサが動作できる電圧まで昇圧する
イメージセンサクロックドライバ、21は原稿台ガラス
上の原稿画像を読み取るイメージセンナ(CCD)、1
.56はイメージセンサ21が出力する画像信号VID
EO中のBK、C,G、Yの時系列カラー画素信号を取
部込み保持する為のサンプルホールド回路を各色に対応
したサンプルパルスSMPC,SMPG、SMPY及び
SMPKに従って駆動するサンプルホールドドライバ、
157はイメージセンサ21が出力するBK、  C,
G。
Yの時系列カラー画素信号を受は取る)くツファトラン
ジスタ、158はバッファトランジスタ157が出力す
るBK、C,G、Y時系列カラー画素信号を各色毎のサ
ンプルホールド回路に伝送する為のデマルチプレクサ・
バッファトランジスタである。
1509〜1512は、イメージセンサ21が出力する
C、G、Y、BK時系列カラー画素信号をそれぞれシア
ン、グリ−/、イエロ、ブラックレベルの4系総並列に
分離して取り込み保持する為のスイッチとして動作する
Cトランジスタスイッチ、Cトランジスタスイッチ、Y
トランジスタスイッチ、BK)ランシフタスイッチ、1
514〜1517は上記トランジスタスイッ 7チ15
09〜1512の出力電圧をそれぞれシアン信号電圧V
c′、グリーン信号電圧”G’ sイエロ信号電圧v7
及びブラックレベル信号電圧”BKに保持スるCホール
ドコンデンサ、Cホールドコンデンサ、Yホールドコン
デンサ、BKホールドコンデンサである。1518〜1
52oは上記V’C+ V’G e vY中に含まれて
いるv8に成分を除去し、かつ増幅するそれぞれC高入
力差動FET、C高入力差動FET、Y高入力差動FE
Tである。
1521〜1523は上記C,G、 Y缶高入力差動F
ET 1518〜15201CてVax成分を除去され
それぞれα、β、r倍に増幅された色画素信号すなわち
α■c、β”G e 7” vyに含まれる直流成分を
除去させるCレベルシフタトランジスタ、Gレベルシフ
トトランジスタ、Yレベルシックトランジスタ、152
4〜1526は上記レベルシフトトランジスタ1521
〜1523の出力を低出力抵抗【変換するそれぞれCエ
ミッタフォロワトランジスタ、Cエミッタフォロワトラ
ンジスタ、Yエミツタフオロワトランジδりである。
1527はCエミッタフォロワトランジスタ1524及
びCエミッタフォロワトランジスタ1525よシの出力
を受は両信号の差成分を取り出し、かつ1/I倍に増幅
、すなわちI/H・VBなる色差信号を作り出すB差動
アンプバッファ、1528はCエミッタフォロワトラン
ジスタ1525よシの出力を受け1/J倍に増幅、すな
わち1/J−VoとするG差動アンプバッファ、152
9はCエミッタフォロワトランジスタ1525よりの出
力及びYエミッタフォロワトランジスタ1526よシの
出力を受は両信号の差成分を取り出し、かつl/I倍に
増幅、すなわち1/I−vRなる色差信号を作り出すR
差差動アンプバッファである。1530はB差差動アン
プ1527が出力するアナログ画素信号をA/Dクロッ
クBに従ってデジタル画素信号に変換するBA/D変換
器、1531はG差動アンプバッファ1528が出力す
るアナログ画素信号をA/DクロックGに従ってデジタ
ル画素信号【変換するGA/D変換器、1532はR差
動アンプバッファ1529が出力するアナログ画素信号
をA/DクロックRに従ってデジタル画素信号に変換す
るR、A/D変換器である。
1533はA/D変換器1530〜1532が夫々出力
するブルー、グリーン及びレッドの各デジタル画素信号
を受け、フレキシブル電線17−2によって各色デジタ
ル画素信号を本体へ送出する為のライントライバ、また
、1534は各A/D変換器1530〜1532にデジ
タル変換の基準電圧を供給するボルテージリファレンス
である。
以下上述した第15図(a)、  (b)によりイメー
ジセンナドライブ回路、センナ信号処理部の動作を説明
する。木実施例センサユニット11は前述の通り5つの
CCDチッグ21〜25から構成されておシ、この5つ
のCODチップだ対してそれぞれ以下説明する回路が独
立に設けられ、並行に動作する。従って、■ラインの画
像処理の時間の短縮化がなされるとともに、A/D変換
器等の各素子もそれほど高速動作する必要がなくなる。
イメージセンサ21を動作させる為には第15図(b)
にて示される■SHパルス、■ダIパルス、■メスパル
ス、■RSパルスが必要である。
このパルスの役目は前述した通りであるが、イメージセ
ンサの性質上これら駆動パルスは本体側のパルス電圧と
比較して高いパルス電圧を必要とする。従って、本体側
に設けられる第13図のCCD用パルス発生器137に
よって発生させられた各センサホ動パルスはフレキシブ
ルtfH17−1kAリクロツクバソファレシーバ15
3にて波形整形され、更に、イメージセンサクロックト
ライバ154により、前述した高パルス電圧を形成した
後、イメージセンナ21〜25に与えられる。
イメージセ/すはこのパルス電圧を受は入力光に応じた
シアン、グリーン、イエロの色分離信号V’(+ ”G
 + V′Y及び前述されている光シールド画素信号■
BKを第15図(b)■に示すように時系列で出力する
上述イメージセンナドライブ回路により駆動されたイメ
ージセンナは、正5fi K ハVBK 、Vc 。
VC,、V′Y、V′c、V′G、v′Y、・・・・・
・の順で画素信号電圧をはき出してくるが、これらのア
ナログ画素信号を本体のデジタルデータ処理部へ送出す
るまでにりくつかのアナログ信号処理、及びアナログ量
のデジタル化を行わなければならない。このアナログ処
理のひとつが色変換である。これはセ/?が出力するシ
アン、グリーン及びイエロの色画素信号を、−画素毎に
それぞれの相互演算を行いブルー、グリーン及びレッド
に変換する。これはセンナの特性としては直接ブルー。
グリーン及びレッドの信号を出力するより、シアン、グ
リーン及びイエロの信号を出力した方が高い信号レベル
(高コントラストな信号)が得られること、一方デジタ
ルヵラー画像処理部の特性としてはブルー、グリーン及
びレッドの信号を受けた方が回路が簡単になること等の
相互の食い違いKより、センサが出力するシアン。
グリーン及びイエロ信号をわざわざブルー、グリーン及
びレッドに変換するのである。もう一つのアナログ処理
は、イメージセンサが出力するシアン、グリーン及びイ
エロの色分離信号中に一様に含まれている浮動電圧成分
を除去することである。この浮動電圧成分を以下VBK
と称するが、これはイメージセンサ内部のフォトダイオ
ードの暗電圧変動及びCODチャネルの電荷変動等に起
因するものでイメージセンナの出力電圧VC′、VG′
、VY′中に同一レベルで存在すると考えられる。よっ
て上記色変換を行う前にこのvBKなる浮動は三成分を
各色成分よりI除き純粋な色信号電圧成分を注出する。
また他のアナログ処理は色変換されたブルー、グリーン
及びレッドのアナログ量色信号をデジタル量に変換する
為にA/D変換器の入力レベルに合わせることである。
更に他のアナログ処理は上述色変換を行う為に、つまり
シア/→グリーン→イエロなる順で時系列に送られて来
る色画素信号間でVC−VG、あるいはVY−VGの減
算処理を行う為に時系列を並列に直す処理である。
センナ信号処理部の色変換処理に係わる動作を第15図
(a)、  (b)にて説明する。まずイメージセンナ
より出力される時系列色信号に、前述した浮動電圧成分
VBKが含まれていることを考慮し、この時系列色信号
を■。”” (VC+VBK ) 。
Vc’ ”(vG+VBK)−Vy’ =(VY+VB
K ) トt ル?ニー (!: ニする。バッファト
ランジスタ1570ベースに印加されたイメージセンナ
時系列カラー信号及び浮動電圧成分、VC’、 VC’
、 MY’、 v、には、さらだデマルチプレクサバッ
ファトランジスタ158に入力される。このトランジス
タ158のエミッタには各色毎にトランジスタスイッチ
1509〜1512が逆バイアス状態で接続される。そ
して、サンプルホールドドライブトランジスタ156か
らのサンプルパルスが来ない時には各々トランジスタス
イッチのエミッタとコレクタ間が高抵抗となりコレクタ
だ接続されているサンプルホールドコンデンサ1514
〜1517高入力及び差動FET1518〜1520は
デマルチプレクサバッファトランジスタ158のエミッ
タから切シ離された状態になる。これが信号ホールド動
作である。
一方、本体よシフレキシプル電線17−IKより送られ
て来る第15図(b)の■、■、■。
■に示す、ブラック6シアン、グリーン、イエロ各々の
サンプルパルスSMPK、 8MPC,SMPG。
SMPYが図示される適切なタイミングでサンプルホー
ルドドライブトランジスタ群156に与えられると、各
々のサンプルパルスが与エラれた順に、すなわち時系列
VB 、c 、 V(’ 、 VG/ 、 VY’なる
トランジスタ158のエミッタ1圧が1517゜151
4.1515.1516の順でサンプルホールドコンデ
ンサに移動してくる。ここにて時系列の各色信号電圧と
浮動成分電圧は並列なそれぞh(D VBK 、 Vc
’、Va’−Vy’IC分11、即ち、デーr /L/
 fプレクスされる。各々のテンプルパルスが通過して
行くと各トランジスタスイッチはただちに4 トノ高抵
抗状WMtlCfx リVBK 、 Vc’、Vc’、
 Vy’ナル電圧は夫々のサンプルホールドコンデンサ
1514〜1517に保持されたままになる。
+77’ルホールドコンデンサ1514〜1516の夫
々に一方の差動入力を接続し、各他方の入力を浮動電圧
成分用のホールドコンデンサ1517に接続した3つの
高入力差動FET1518〜1520のドレイン出力電
圧は差動増幅器の特性によシ以下の様な出力電圧を発生
する。
・ 差動FET出力1518 α(Vc’ −VDK)=(t (Vc+#ox−Vo
K)=(IVc ・”(1)ただしαはこのFET回路
の電圧利得 Q 差動F E T出力1519 βCVa’  Vox)−J’(Vc+VoKVoK)
=βVc −・・(2)ただしβはこのFET回路の電
圧利得 O差動F E ’r出力152゜ T (Vy’ −VDK )=rffY +VDK −
Vox)=γvy −・・(3)ただしrはこのFET
回路の電圧利得 上式(1)、 (2)、 (3)で示される様に各FE
T出力には浮動成分電圧VDKを除去され、かつ一定利
得倍された色画素信号αvc、βVG、rVYが現われ
る(第15図(b)[相]、■、@)。
ここで示したα、β、rなる利得係数は色変換に必要な
マトリクス定数となる。すなわちシアン、グリーン、イ
エロ信号からブルー及びレッドに対応する信号VB及び
v几を作成する為には以下なる演算を必要とするからで
ある。
H−VB ” (X 、 V() −/l VG  タ
LしHは定数曲面・(4)J、VG=β■G     
ただしJは定数・・・・・・・・・(5)■。■R=γ
、vY−β■o  ただし工は定数・・曲・・・(6)
各高大力差動FETI 518〜1520の出力はレベ
ルシフタトランジスタ1521〜1523に与えられ、
各α■c、β”G +γvYなる各色画素信号に重畳さ
れた直流オフセット電圧を並行して除去された後、エミ
ッタフォロワトランジスタ1524〜1526へ与えら
れる。エミッタフォロワトランジスタ1524〜152
6で低出力抵抗ドライブされ−たαV□ +βVG、γ
vY の各カラー画素信号は色差検出差動アンプバッフ
ァ1527〜1529に与えられる。
差動アンプバッファ1527はその入力に与えられたα
、■o、β・VGの各色信号電圧を差動増幅器の特性に
より(4)式で示される演算動作を行うことにより、か
つその増幅能力により(4)式のH項を除去することで
純粋なVBなる色変換出力を作り出す(第15図(bo
o)。また、差動アンプバッファ1529は同様に入力
に与えられたγ・vY、βvGの各色信号電圧を受け(
6)式で示される演算動作を行い、かつ増幅作用により
1項を除去した純粋なVRなる色変換出力を生み出す(
第15図(b)@)。更に、差動アンプバッファ152
8は通常のアンプバッファとして動作し、前段から送ら
れたβvGなる色信号を増幅しく5)式の5項を打ち消
すことで上述VB + ”Rrに対してそれぞれ1対1
となるVG色信号を出力する。以上の差動アンプバッフ
ァ1527〜1529の動作は同一タイミングで行なう
必要はなく、前段の位相差をもったままの各色信号によ
り実行される。
こうして色変換されVB、vG、VRとなった色画素信
号は各A/D変換器1530〜1532に与えられ本体
側のA/Dパルス発生器から出力されるA/D変換用ク
ロりクA/DCLKB、G、Rに従ってアナログデジタ
ル変換された後、ラインバッファ1533により駆動さ
れるフレキシブル′戒線17−2を通して本体デジタル
カラー処理部へと送出される。
ここでA/D変換器1530〜1532は画像信号に対
する濃度補正(γ補正)を考慮した一つの関数に基づい
たA/D変換動作を行う。
すなわち  D=−1agR D:光学的反射濃度 R:又射率 なる式で示される関数変換である。この変換動作のため
にA/D変換器1530〜1532には量子化に必要な
基準電圧を外部から供給する構成になっているが、この
複数の基準電圧設定端子間に印加される電圧を等分化せ
ず、非線形な電圧1534を供給し折れ線的関数近似と
するのである。
こうして対数A/D変換され極性を反転させられた反射
率データであるアナログ色画素信号VB + Vo r
 VRGt、A/D変換器1530〜1532を出た時
点で8ビツトのデジタル量”R+ DG +DBなる濃
度データとなって本体に送出されることになる。この様
に、A/D変換器1530〜1532により、入力する
アナログ色信号に対するA/D変換と同時に画像信号の
γ補正がなされる。
第24図は前述のA/D変換器1530〜15320入
出力特性である。図の如く3点の接点を有し、これらを
結ぶことにより指数関数に折れ線近似させている。尚、
この入出力特性は、フィルタを含むセンサやプリンタ等
の特性に適したものが設定されるものである。
以上の様にA/D変換器1530〜1532により8ビ
ツトの256階調のディジタル信号に変換されたB、G
、Rに対応する濃度データDB。
Do + DBは本体側に設けられ、A/Dパルス発生
器138より出力されるラッチクロック(CLK)にて
ラッチ動作するラッチ回路136a〜136Cにより位
相がそろえられる。
ここで、このディジタル信号の信号数を評価する。本実
施例では連続したCCDチップ21からの信号を前述の
如くマルチプレクサ132によって1ビツトずつ3色に
分離している。従って、ラッチ回路136に取込まれる
各色ごとの信号数は第17図の如く、CCDチップ21
からの信号数に対して1/3となっている。
例えば、CCDチップ21内の読取有効領域は3072
ビツトなのでR,、G、Bの1つの色に対応した出力信
号はその1/3の1024ビツトとなる。
以上の様な信号がメモリ部139にクロックCLKIに
従って記憶される。メモリ部139は各CCDチップ2
1〜25に対応し、かつ、各色(R,G、B)に応じて
記憶領域が設定されている。CCDチップ21に対して
はB、G及びRに記憶領域139a 、139b及び1
39Cが夫々設定されている。また、後述するが、この
記憶領域の容量はCODチップ21〜25の配量によっ
て異なる。つまり、前述した様に、本実施例においては
1本の集束性ロッドレンズアレイ12によって4ライン
の空間距離のあるCCDチップ21〜25上に画像を集
光しているので、第1列のCCDチップ21 、23 
、25と第2列のCCDチップ22.24が同一時間に
読取っている画像は常に4ラインずれた位置の画像を見
ていることになる。よって、この場合、この4ライン分
の画像ずれを補正し、同一ラインの連続信号の形成を上
記のメモリ部によって行なう。
ここで、メモリ部139a〜139CはスタティックR
A M (Random Access Memory
 )であり、1ライン分のメモリの容量は前述の様に1
画素当り8ビツトの信号なので1024X8ビツトであ
る。従って、アドレスは8ビット単位でO〜1023番
地までを設定している。
以下、このメモ’) 139 a〜139cへの情報の
書込み、読出しについて説明するが、特に留意するのは
、CCDチップ21〜25の配置と一集束性ロツドレン
ズアレイ12による主走査方向の信号の重なり除去と、
副走査方向の信号のつなぎである。
第16図に、前述のメモリ部139の制御を行なうメモ
リ制御部140とメモリ部139の内、ブルーの濃度デ
ータに対応したメモリ139aを示す。メモリ制御部1
40は、ライトアドレスカウンタ161、リードアドレ
スカウンタ162)メモリブロックセレクタ163、C
8制御部164.165,166、倍率セレクタ167
.171 R/W制御部168,169,170より成
る。
メモリ139aは、CCD21に対応したメモリブロッ
ク172とCCDチップ22に対応したメモリブロック
173、CCDチップ23に対応したメモリブロック1
74、CCDチップ24に対応した175、CCDチッ
プ25に対応したメモリブロック176からなる。また
、各メモリブロック172〜176は複数の小メモリブ
ロックから構成され、この小メモリブロックの各々は1
ライン分の色情報(8X 1024ビツト)を蓄積する
次にメモリ139aの各メモリブロック172〜176
の容量について説明する。第3図及び前述のとおりCC
Dチップ21.23.25とCCDチップ22.24は
4ラインの空間距離をもっている。通常、切換バッファ
として各CCDチップに対して2ラインの小メモリブロ
ックを持つことを考えると、小メモリブロックから出力
される各CCDチップの画像を主走査方向に接続したデ
ータは、CCDチップ21 、23 。
25とCCDチップ22.24の領域で4ラインずれた
画像データとなってしまう。そこで、本実施例では、副
走査において先行して画像を読取るCCDチップ22.
24の画像データを小メモリブロックに1ラインごと蓄
積しておき、後行するCCDチップ21.23.25が
、先行するCCDチップ22.24が同一ラインの画像
データを読取った時に同期して蓄積されていたCCDチ
ップ22.24の画像データをCCDチップ21.23
.25とともに読出す様にしている。この様にすること
により、常に各CCDチップ21〜25から同一ライン
のデータが出力されることになる。
ここで各メモリブロックを構成する小メモリブロックの
ブロック数について考えてみる。例えば、隣り合ったC
CDチップ21とCCDチップ22の関係から考えると
、等倍読取時、先行するCCDチップ22が現在走査し
ている位置と同一ラインをCCDチップ21が走査する
までに、4ライ、ン分の時間差があり、結局、先行する
CCDチップ22と後行するCCDチップ21の夫々の
有する小メモリブロック数の差は、4ラインとなる。そ
して、後行するCCD21に対してはリード、ライト用
に2ライン必要であるから、先行するCCD22に対し
ては合計6ラインの小メモリブロックが最低必要となる
次に、副走査の速度を可変して変倍読取を行なう場合を
考えて見る。尚、主走査方向の変倍は、画像信号の間引
き或いは水増しにより電気的に実行される。この場合も
、書込みと読出しのタイミングは前述のとおり、先行す
るCCDチップ22.24と後行するCCDチップ21
゜23.25が同一ラインを走査した時であるから、4
ラインの空間距離がある場合、変倍率は1/4の倍数に
現定されてしまう。以上のことを考慮して、各CCDの
各倍率時の必要メモリブロック数を求めると、以下のよ
うになる。
C0D21,23.25:C0D22.24×0.5倍
:24 Xo、75倍 ;25 ×  1  倍  二   2           
       6X1.25倍 :27 Xl、5倍:28 以上のことをまとめると、CCDのチップ間距離をNラ
イン、先汁させるCCDチップ数a1後行するCCDチ
ップ数すとすると、倍率単位B1最大倍率L1先行する
CCDチップの必要メモリライン数M1センサ全体のト
ータルライン数Aには次の様な関係がなり立つ。
B=l/N M=L−N+1 A = a (L−N+2)+2b 故に本実施例では、変倍の倍率はXo、75.Xi。
Xl、25の3種数としているので、メモリブロック1
72,174,176は2ライン、メモリブロック17
3,175は6ラインの小メモリブロックを持ち、全体
で1色当り、18ライン分の小メモリブロックを有する
次に、第18図に小メモリブロックの構成図を示す。小
メモリブロックの各々はスタティックR,AM182(
8X1024ビツト)と、スタティックRAM182の
ライトアドレス(W−ADDRESS)とリードアドレ
ス(R−ADDRESS)を切換えるデータセレクタ1
81、CCDチップからの画像データ信号の入出力を制
御するバスドライバ(BUSSドライバ) 183 。
184、及び、OR回路185、インバータ186から
成る。
ここで、以上の制御に関して第16図、第18図の回路
図及び、タイミングチャート第17図。
第19図、第20図、第21図により説明する。
尚、第17図は前述したセンサ信号処理部のタイミング
チャート、第19図はXo、75倍の変倍読取時におけ
る各小メモリブロックに対応したチップセレクト信号C
8とリードライト信号R/ ’Wのタイミングチャート
、第20図は×1倍の変倍読取時における各メモリブロ
ックに対応したチップセレクト信号C8とリードライト
信号R/Wのタイミングチャート、また、第21図は、
Xl、25倍の変倍読取時における各小メモリブロック
に応したチップセレクト信号C8とリードライト信号R
/Wのタイミングチャートである。
まず、上記3通りの倍率を代表して等倍(×1倍)時の
画像読取の制御について説明するが、ここでは、先行す
るCCDチップ22と後行のCCDチップ21をもって
、他のCCDチップ2:3,24.25の動作に代表さ
せることとする。
第16図において、各メモリブロックのスタティックR
,AMへのデータの書込みのアドレス制御をライトアド
レスカウンタ161がクロックCLKIをカウントする
ことにより行ない、リードアドレスカウンタ162は各
メモリブロックのスタチックRAMの読出しのアドレス
の制御をCLK2をカウントすることにより行なう。こ
の時、各小メモリブロックに書き込まれるデータ数は前
述のとお・す1024画素数分であり、これを読出す時
は、5つの小メモリブロックからA3版短手の長さ分の
データ(297X16=4752画素)を一度に読出さ
なければならない。従って、リードアドレスカウンタ1
62に印加されるクロックCLK2はライトアドレスカ
ウンタ161に印加されるクロックCLKIの4.5倍
であり、各CCDチップを駆動するクロックφ1.φ2
の1.5倍の周波数を必要とする。また、リードカウン
タ162は13ビツトのカウンタで、下位10ビツトが
リードアドレスとして出力され、上位3ビツトがメモリ
ブロックセレクタ163に出力される。
メモリブロックセレクタ163は上述のり−ドアドレス
カウンタの上位3ビツトのデータをデコードし、各メモ
リブロック172〜176のデータ巾を決定している。
つまり、各メモリブロックのデータを1ラインに接続し
た全データ量5120(1024X5)に対して出力の
必要なデータ量は4752であるので、その差368ピ
ットを除去する必要がある。そこで、リードアドレスカ
ウンタ162の出力するアドレスの初期値を指定するこ
とで、各CCDチップの前後のデータを削除することに
より、全データ量を4752としている。
164.165.166は前述の如<C8制御部であり
、デジタルデータ処理部からのプリンタのライン同期信
号H8とNCに同期したH8とNC2をカウントするラ
インカウンタ1(1641)とラインカウンタ1(16
41)からのLD信号により動作するラインカウンタ。
2(1−642)、ラインカウンタ1(1641)とラ
インカウンタ2(1642)および、メモリブロックセ
レクタ163の信号を合成するCSマトリックス回路1
643から構成されている。
このC8制御部164,165,166は変倍率の段数
に対応して設けられ、本実施例は、Xi 、Xo、75
.Xl、25の夫々に対応して3組有している。
168.169.170は前述の如くR/W制御部であ
り、各倍率に対応したC8制御部164.165.16
6のラインカウンタ14(1641)及び2(1642
)の出力を合成し、各メモリブロックのR/W信号を作
っている。また、R,/W制御部168,169,17
0もC8制御部164〜166同様、変倍率の段数分設
けられる。
上述のCS制御部164〜166及び、R/W制御部1
68〜170によって作られた、各倍率に対応したC8
.R,/W倍信号倍率セレクタ167.171により、
倍率に対応して選択され各メモリブロックのスタティッ
クRAMに入力される。
さて、第20図は×1倍の画像読取時におけるC S 
、 R,/W倍信号タイミングチャートである。C8及
びR/Wに付けた数字11.12は小メモリプo 7り
172a 、bに、21〜27は小メモリブロック17
3a〜173gに、31゜32は小メモリブロック17
4a、bに、41〜47は小メモリブロック175a−
gに、また、51.52は小メモリブロック176a。
bに各信号が対応することを示す。先行するCCDチッ
プ22が第1回目の走査をすると、CCDチップ22に
対応したメモリブロック173の小メモリブロック17
3aに対応したC821を“0″にし、R/W21を“
0″とする。この状態で第18図のデータセレクタ18
1の八つまり、ライトアドレスカウンタ161からのラ
イトアドレス(W−ADRES8 )が選択され、また
、バスドライバ183が動作状態となり、ハストライバ
183を介してCCDチップからのデータがスタティッ
クRAM182に入力される。同時にオア回路185に
より、R/Wが“0″′の時ライトパルスW−CLK(
第16図及び第18図)がスタティックR,AM182
のWE端子に入力される。以上の様にすることにより、
CCDチップ22の第1ライン目の走査のデータがメモ
リブロック173の小メモリブロック173aのスタテ
ィックRAM182に蓄積される。尚、同時にCCDチ
ップ24の第1ライン目の走査のデータがメモリブロッ
ク175の小メモリブロック175aに蓄積される。
同様にして、2ライン目の走査ではC822とR/W2
2が選択され、CCDチップ22に対応したメモリブロ
ック173の小メモリブロック173bのスタティック
R,AMに2ライン目のデータが記憶される。この様に
して、3゜4ラインの画像の記憶を行ない5ライン目の
走査になると、後行するCCDチップ21がCCDチッ
プ22が第1回目の走査を行なったのと同−ラインを走
査し、この走査によって得たデータがCCDチップ21
に対応したメモリブロック172の小メモリブロック1
72aに記憶される。ごこで、同一ラインのデータ、つ
まり、小メモリブロック172aのデータと小メモリブ
ロック173aのデータがそろったことになる。
次の$6ライン目の走査の時に、まず、C311が“O
”、R/Wllが“1″となり、データセレクタ181
のSが“1″でBが選択されリードアドレスカウンタ1
62からのリードアドレス(R−ADRB8S )がC
CDチップ21に対応したメモリブロック172の小メ
モリブロック172aのスタティックRAM 182に
入力され、また、WEが“1”、C8が“0′″。
バスドライバ184がインバータ186により“0゛に
なり選択されるので、リードアドレスに同期してスタテ
ィックRAMのデータがパスドライバ184を介して出
力される。つづいて−C811が“1″になるとC82
1が“0″になり、小メモリブロック173aのスタテ
ィックRAMのデータが小メモリブロック173aのデ
ータに連続して出力される。
以下、第20図のタイミングチャートに従い、各メモリ
ブロックのCS 、 R,/Wが順次選択され、データ
の入出力を行ない、1ラインにつながったデータを出力
する。これは、第17図に示すごと<、R,G、B3色
同時に行なわれる。
(A/D出力B、G、几) 第19図はX O,75倍、第21図はxl、25倍の
画像読取時のC8とR,/W倍信号タイミングチャート
であり、第20図の制御と同様の制御がタイミングチャ
ートに従って行なわれる。
以上の様にして、同一画素に対して位相のそろった8ビ
ツトの色分解画像データ信号DB r DG iDBは
メモリ139から読出され第22図以後の処理が施され
る。即ち、色補正回路221では通常マスキングと呼ば
れる以下(1)で示される処理を行ない、イエtz Y
 、マゼンタM、シアンC9信号を形成し、また、スミ
版生成、及び下色除去回路222では以下(2)で示さ
れる処理を行なう。
(L)  マスキング・・・・・・入力1画素データp
 n、 j DG rDBに対して、次式で示される行
列演算を施し、印刷トナーの不要色成分吸収を行ない、
Y pM、C信号を形成する。
ここで係数ai、bI、ci (+=1〜3)は適正値
に設定されるべきマスキング係数であ−る。
(2)  スミ版生成・下色除去・・・・・・Y、M、
(:’信号の最小値、即ち、MIN(Y、M、C)=に
とした時Y’=Y−4k 、M’=M−βに+ C’ 
” C−r kで印字すべきトナー量を示す各色信号Y
′。
M’、C’を決定し、更にBK=δkをスミ版として黒
印字に用いる。(α、β、γ、δは適正値に設定する) この様にして得られた各画像データY’ 、M’ 。
C’、BK(ブラック)は!終的にプリンタで印字され
るトナー画像の基礎データとなるわけであが後述する様
に、本システムにおけるカラープリンタはYe (イエ
ロー)のトナー画像2M(マゼンタ)のトナー画像、 
Cy (シアン)のトナー画像及1BK(クロ)のトナ
ー画像は同時にプリントアウトするのではなく各画像を
順次、転写紙に転写し、4色を順次重ね合わせることに
より、最終的なカラープリント画像を得る方式を採用し
ている。
よって、ここで得られた各色データY / 、 M /
C’、BKをカラープリンタの動作に対応して選択する
必要があり、セレクタ223により、スミ版生成及び下
色除去回路222の出力するY′。
M’ 、C’ 、BK (ブラック)より1色を選択す
る。従って、本システムでは1力ラー画像を読取り、プ
リントアウトするのに4回の原稿露光動作と4回のトナ
ー画像形成過程を必要とする。
さて、カラープリンタ122の動作に対応して選択され
た色分解画像は、画像領域分離回路224にて文字、記
号、ライン等の文字領域と写真等の中間調画像領域に分
離され、中間調画像に対しては多値化処理回路225の
多値化処理(通常ディザ処理と称する)を、文字領域に
対しては2値化処理回路226において単一閾値にて2
値化処理され、8ビツト256階調で転送された画像デ
ータを各画素毎に“1”、”O″′のドツトイメージに
変換する。
第12図122はプリンタの断面図であるが、本カラー
プリンタは電子写真方式のレーザビームカラープリンタ
であり、感光ドラム125を有する。また、第23図に
潜像形成部の詳細図を示す。作像過程を説明する。前述
のカラーリーダ121で読み込まれた色分解画像は第2
2図の各ブロックを経てドツトイメージに展開され、カ
ラー画像に対応したドツトデータは最終的に第23図の
半導体レーザ231を変調する。
画像に対応して変調されたレーザ光は高速回転するポリ
ゴンミラー126により、第23図A→Bの巾で高速走
査し、ミラー129に反射さ−れて、帯電器1211に
て一様帯電されている感光ドラム125表面に画像に対
応したドツト露光を行なう。
レーザ光の1水平走査は画像の1水平走査に対応し、本
実施例では1 / 16 m mの巾である。
−万感光ドラム125は矢印方向に定速回転しているの
で、主走査方向には、前述のレーザ光走査、副走査方向
には感光ドラム125の定速回転により、逐時、感光ド
ラム125上に平面画像が露光される。
この様なレーザ露光により感光ドラム125には静電潜
像が形成され、この潜像を現像スリーブ1218により
現像することより、感光ドラム125上に入力画像デー
タに対応したトナー像が形成される。例えば、カラーリ
ーダにおける第1回目の原稿露光走査に対応して考える
と、まず、感光ドラム125上に原稿のイより成分のド
ツトイメージがレーザ231によって露光され、イエロ
の現像器1221により現像される。次に、このイエロ
のイメージは転写ドラム1210上に巻き付いた紙葉体
232に感光ドラム125と転写ドラム1210との接
点に設けられた転写帯電器1221により転写形成され
る。これと同一過程をM(マゼンタ)。
Cy (シアン)、BK(ブラック)についてくり返し
、紙葉体232に重ね合わせることにより、4色トナー
によるカラー画像が形成される。
この様に、4色画像の転写の終了した紙葉体232は第
12図、はく離爪1222にて転写ドラム1210より
はく離され、搬送ベルト1223により、画像定着部1
224に導びかれ、熱圧力ローラ1225.1226に
てカラートナー画像が紙葉体に溶融定着されプリント画
像が得られる。
第12図1229.1230は紙葉体を収納するカセッ
ト、1231.1232は給紙ローラ、1233〜12
35は給紙、搬送のタイミングをとるタイミングローラ
であり、これらを経由して給紙・搬送された紙葉体は紙
ガイ ド1236に導びかれて、第23図に示されるご
とく、先端をグリッパ233に担持され転写ドラム12
10に巻き付き、像形成過程に移行する。一方、第12
図1240は前述のレーザ露光によって感光ドラム12
5の表面に形成された静電潜像を現像するための各色毎
の現像器工ニットであり、Pを中心に90度ずつ回転す
る。
1218Y、1218M、1218C,12188には
感光ドラム125と接して各色の直接現像を行なう現像
スリーブ、1220Y、1220M。
1220C,1220BKは予備トナーを保持しておく
トナーホッパ、1219は現像剤移送のためのスキリュ
ーである。
この様な構成において、例えば、M(マゼンタ)のトナ
ー画像を形成する時は現像器スニットが第12図のPを
中心に回転し、感光体125に接する位置にマゼンタ現
像器内の現像スリーブ1220Mが配置される。これに
より、感光ドラム125上に形成された静電潜像がマゼ
ンタトナーにより現像される。
尚、Cy(シアン)、BK(ブラック)の現像も同様に
動作される。
以上の様に、原稿画像を忠実に読取り、画像再現のため
の良好な画像データを形成することが可能となる。また
、原稿画像の変倍読取りやカラー原稿画像の読取りをも
実行可能な画像読取装置を提供できる。
【図面の簡単な説明】
第1図(al 、 (b)は読取り部の構成例を示す図
、第2図はカラーCCDセンサユニットの構成例を示す
図、第3図は隣り合ったCCDチップの配置の説明図、
第4図はCCDチップの各領域を示す図、第5図はCC
Dチップに設けられる色フィルタを示す図、第6図は各
色フィルタの分光特性を示す図、第7図は受光部の分光
特性を示す図、第8図は読取り部の一部分の構成を示す
図、第9図はThoms on −Wr i gh t
の基本曲線を示す図、第10図は螢光灯の分光特性を示
す図、第11図は螢光灯の相対輝度を示す図、第12図
はカラーデジタル複写機の構成例を示す図、第13図は
センサ信号処理部のプロ、ツク。 図、第14図はイメージセンサドライブ回路の構成図、
第15図(a)は信号処理基板の回路構成を示す図、第
15図(b)は第15図(alの信号処理回路の各部動
作を示すタイミングチャート図、第16図はメモリ部と
メモリ制御部の構成を示すブロック図、第17図は信号
処理部の各部動作を示すタイミングチャート図、第18
図は小メモリブロックの構成図、第19図、第20図及
び第21図はメモリのリード、ライト動作を示すタイミ
ングチャート図、第22図はデジタル色信号の処理回路
の構成を示すブロック図、ニット、12は集束性ロッド
レンズアレイ、13は光源、16は信号処理基板、17
は7レキシプル電線、21〜25はCCDチップ、13
2はマルチプレクサ、133はダークレベル除去部、1
34は色変換部、135はA/D変換部、139はメモ
リ部である。 第24図 輌1虻横器出力テタ −

Claims (2)

    【特許請求の範囲】
  1. (1)カラー原稿を走査するための移動体と、上記移動
    体に設けられたカラー原稿を色分解して読取るラインセ
    ンサとを有し、更に、上記ラインセンサの出力に所定の
    処理を行いカラー画像信号を出力する色処理回路を上記
    移動体に設けたこと特徴とするカラー画像読取装置。
  2. (2)特許請求の範囲第(1)項において、更に上記カ
    ラー画像信号をデジタル信号に変換する変換回路を上記
    移動体に設けたことを特徴とするカラー画像読取装置。
JP59256753A 1984-12-04 1984-12-04 カラ−画像読取装置 Pending JPS61134166A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59256753A JPS61134166A (ja) 1984-12-04 1984-12-04 カラ−画像読取装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59256753A JPS61134166A (ja) 1984-12-04 1984-12-04 カラ−画像読取装置

Publications (1)

Publication Number Publication Date
JPS61134166A true JPS61134166A (ja) 1986-06-21

Family

ID=17296964

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59256753A Pending JPS61134166A (ja) 1984-12-04 1984-12-04 カラ−画像読取装置

Country Status (1)

Country Link
JP (1) JPS61134166A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5733868A (en) * 1980-08-07 1982-02-24 Canon Inc Photoelectric converter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5733868A (en) * 1980-08-07 1982-02-24 Canon Inc Photoelectric converter

Similar Documents

Publication Publication Date Title
US4891690A (en) Color image reading apparatus with plural linear sensors which can read different lines of the image
JP2006121266A (ja) 画像処理装置、画像処理プログラム
JPS61134176A (ja) カラ−画像読取装置
JPS61134166A (ja) カラ−画像読取装置
JPS61134177A (ja) 画像読取装置
JPS61134167A (ja) カラー画像読取装置
JPS61134178A (ja) カラ−画像読取装置
US6459503B1 (en) Image forming apparatus
JPS61134169A (ja) カラ−画像読取装置
JPS61134168A (ja) カラー画像読取装置
JPS6318773A (ja) カラ−画像読取装置
US6462843B2 (en) Image processing apparatus, and processing method in the image processing apparatus
JPS62161255A (ja) 画像読取装置
JP3128872B2 (ja) 画像編集装置
JP3960413B2 (ja) 画像形成装置
JP3037368B2 (ja) デジタル複写装置
JPS63257771A (ja) 複写装置
JPH05347687A (ja) 画像読み取り装置
JP2004357144A (ja) 情報読取装置
JPH03121667A (ja) 画像形成装置
JPH02226955A (ja) 原稿読取装置
JPH04287482A (ja) 画像読取り装置
JPH0946489A (ja) 画像読み取り装置
JPH04196270A (ja) カラーイメージセンサ
JPS5850861A (ja) 画像読取再生方法