JPS61134167A - カラー画像読取装置 - Google Patents

カラー画像読取装置

Info

Publication number
JPS61134167A
JPS61134167A JP59256757A JP25675784A JPS61134167A JP S61134167 A JPS61134167 A JP S61134167A JP 59256757 A JP59256757 A JP 59256757A JP 25675784 A JP25675784 A JP 25675784A JP S61134167 A JPS61134167 A JP S61134167A
Authority
JP
Japan
Prior art keywords
color
image
signal
reading
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59256757A
Other languages
English (en)
Other versions
JPH0576824B2 (ja
Inventor
Shizuo Hasegawa
長谷川 静男
Nobuo Matsuoka
松岡 伸夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59256757A priority Critical patent/JPS61134167A/ja
Publication of JPS61134167A publication Critical patent/JPS61134167A/ja
Publication of JPH0576824B2 publication Critical patent/JPH0576824B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Facsimile Scanning Arrangements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はデジタル複写機、ファクシミリ、電子ファイル
等の画像情報を電気的に取扱う装置において、画像デー
タを入力するための画像読取装置に関するものである。
原稿画像゛の濃淡を光電的に読取るべく、複数の受光素
子を読取るべき原稿の巾方向に渡ってライン状に並べた
ラインセンサが知られている。今、A4サイズの原稿の
短手方向(約210mm)を16画素/lstmの解像
度で等倍読取りするとすると、約300Hの基板上に約
3500個の受光素 子を有した1本のラインセンサを
必要とする。ところが、同一基板上にこのような多数の
受光素子を欠落なく、且つ、感度を略均−に形成するの
は難しく、従って、歩留り等の改善がなされない限り、
コスト的にも実用的ではない。
そこで、約300個程度の受光素子からなるラインセン
サを複数本その走査方向に並べて、1ラインの画像を各
ラインセンサで分割して読取ることが考えられる。この
ようにすると、同一基板上に形成すべき受光素子の数が
それ程多くないので、歩留りの向上及びそれに伴う前述
したコスト的な問題がある程度解消できる。
しかしながら、ラインセンサの両端には画像読取に用い
ることのできない無効ビットが存在しており、従って、
複数のラインセンサを1ライン上に並べた場合には読取
不能領域が発生する。そこで、複数のラインセンサを隣
接したラインセンサの読取ラインが異なる様、例えば千
鳥状に配列することが考えられる。
複数のラインセンサを千鳥状に配列した場合、隣接した
ラインセンサは相異なる原稿面を読取走査方向に対して
垂直方向に相対移動することにより原稿面を読取る際、
原稿を先行して走査する第1列のラインセンサからの信
号とそれに続く第2列のラインセンサからの信号との間
には隣り合ったラインセンサ間の位置ずれに相当する時
間的なずれを生じる。
このずれは1厘層当り16画素等の高解像度を必要とす
る複写装置等においては、複写像にその読取におけるず
れの影響が現れてしまうことは好ましくない、また、カ
ラー画像の読取りにおいては、このずれがカラーバラン
スにも影響を与えるものであった。
また、この様に千鳥状に配列されたラインセンサを用い
、゛原稿画像を変倍読取りする場合には、同一ラインを
第1列のラインセンサが読取ってから第2列のラインセ
ンサが読取る迄の時間が変倍率により異なり、この時間
ずれを補正することは難しく、従って思い通りの変倍読
取りを実行せしめることができなかった。
本発明は以上の点に鑑みてなされたもので、千鳥状に配
列された複数のラインセンサにて画像読取を行なう際に
、変倍読取をも可能とした画像読 −取装置を提供する
ことを目的とする。
即ち、千鳥状に配列された複数のラインセンサと、上記
複数のラインセンサの出力を夫々デジタル信号に変換す
る手段と、隣接したラインセンサ間の読取位置のずれを
補正するために上記変換手段から出力される先行して画
像読取を行なうラインセンサに対応したデジタル信号を
読取位置のずれより大なる複数ライン分記憶する記憶手
段とを有する画像読取装置を提供するものである。
次にこの発明の実施例を1面に従って説明する0 本実施例においては、原稿の読み取り忙カラー密着セン
ナを用いている。第1図(a)、  (b)にこのカラ
ー密着センナを用いた読取り部の構成を示す。第1図(
a)に示されるように複数のCCDチップを搭載したセ
ンナユニット11とこのセンナユニット11上に配置さ
れた集束性ロッドレンズアレイ12と集束性ロッドレン
ズアレイ12の側面付近に設けられた線状の光源13と
が一体構造を成している。ただし、第1図(a)では、
線状の光源が1本しか示されていないが、実際にはロッ
ドレンズアレイ12を挾む様に更に1本設けられる。こ
の構成により集束性ロッドレンズアレイ12が光源13
により照射された原稿からの反射光を同等縮少させるこ
となく、1対1の関係で、複数のCCDチップ上に結合
させる。
マタ、センナユニット1、集束性ロッドレンズアレイ1
2)光源13は第1図(b)に示されるごとく、信号処
理基板16、センサユニット11と信号処理基板16を
接続するフレキシブル電線15とともに移動体14に搭
載されておシ、更に、移動体(原稿走査ユニット)14
と本体との接続のためにフレキシブル電線17を用いて
いる。
以上のようにしてセンサユニット11のCCDチップ上
に結倫された光学倫はCCDの光電変換能力によシミ荷
に変換される。
この電荷はCODの電荷転送能力により順次転送され画
像信号となる。
各部を詳細に説明する。密着型カラー〇CDセンナユニ
ット11は、第2図に示されるように、千鳥状に並べら
れた5個のCCDチップ21〜25が設けられたセラミ
ック基板26と、このセラミック基板26をおおうカバ
ー27、接続用の7レキシプル電線28a〜28fから
成る。CCDチップ21〜25は、受光部がp−nフォ
トダイオードから成り、受光部の大きさは62.5μm
X15.5μmであυ、感光画素は第4図に示す様に感
光画素と接続されていない12ピツトの空送多画素D1
〜D12Atのシールドをほどこされた24ビツトの光
シールド1画素DI3〜D36.36ビツトのダミー画
素D37〜D72.3072ビツトの有効信号画素S1
〜53072,24ビツトの後端ダミー画素D73〜D
76の合計3168ビツトの受光部から構成されている
また、以上のよりなCCDチップ21〜25を第2図に
示されるように千鳥状に2列に配列している。この場合
、隣り合ったCCDチップ、例えばCCDチップ22及
び23は第3図に示されるように、副走査方向に受光部
の中心距離lをもって設けられている。又、これらのC
CDチップ21〜25は配列方向(主走査方向)に沿っ
て互いに重なりを許して配列されている。
本実施例では中心距離lを4画素分の距離としている。
CCDチップ21〜25の受光部は、前述の−とおり、
左端から空送り領域D1〜D12)光シールド領域DI
3〜D36、ダミー領域D37〜D72)有効画素・領
域S1〜83072)後端ダミー領域D73〜D96と
からなっており、この内の3072ピツトの有効画素領
域S1〜83072を除いた領域を用いて互いに重なり
を許して配列される。これにより、読取有効領域はA3
判の短手の幅297mより若干長い320mとなる。
CCDチップ21〜25の受光部(フォトダイオード)
上には、カラー信号を受るために色フィルタを配置する
必要がある。この方法として、色フィルタとフォトダイ
オードであるSi素子を接着剤で貼り合わせる方法と、
St素子上に直接色フィルタを積層する方法とがある。
前者は、色フィルタをガラス基板上に製作すればよいが
、Si素子との組合せの際に接着という余分な工程が必
要となシ、位置合せ誤差を生じやすい。この接着誤差を
数μm以下におさえることはかな#)#lしく、色再現
性、シェーディング幹性の劣化を来す可能性がある。一
方、後者は単に色フィルタをSi素子の画素に合わせて
製作すればカラー素子が完成するため、工程は極めて単
純で、位置合せ精度を大幅に向上させることができる。
よって本実施例に用いたCCDチップの色フィルタは後
者のものを用いている。
次に具体的なフィルタ配列について説明する。
本実施例では、第5図の如くイエロ(Ye)、グリーン
(G) 、シアン(Cy)の3色フィルタをこの順に繰
返して配列し、隣シ合った3ピツトで読取時の1画素を
構成している。フィルタの外はMによりシールドされて
いる。
これら各色のフィルタの分光特性を第6図に示す。第6
図から明らかな様に、 Yeのフィルタの透過巡は曲線
61で示される様に5 Q Q nm付近から急増して
いる。Cyのフィルタの透過車は曲線62で示される様
に500nm付近でピークを示している。Gのフィルタ
は、本実施例で  −はCyフィルタとYeフィルタの
重ね合せによって得ているため透過藁は曲線63で示さ
れる様に500nm付近【ピークを示している。これら
のフィルタの分光特性において重要な点は、人間の視感
度領域外の700nm程度の波長に対しても透過本が零
にならない点である。
ここで、色フィルタとCCDチップ21〜25とは、忠
英な色再現を達成するために人間の目と同様な機能を果
たさなければならない。CCDチップ21〜25の受光
部の分光特性は、第7図に示されるように5501m程
度の波長で最大となり、10001m以上まで有限な相
対感度を有している。
つまり、本実施例での色フィルタを付けられたCCDチ
ップの受光部は7001m以上の波長の光に対しても応
答が存在することになる。これに対し、人間の目の視感
度は7QQnm以上の波長に対しては零である。従って
、単にCCDチップとCy、G、YeO色フィルタとの
組合せだけでは人間の1と同一機能を果たすことはでき
ない。よって本実施例では後述する様に光源を特定して
いる。
次に集束性ロッドレンズアレイ12について説明する。
本実施例での集束性ロッドレンズアレイ12は第8図に
示す如く光の入射側の焦点距離に原稿面81があり、出
射側の焦点距離に2列のCCDチップ列82が存在する
。このように設定することにより、原稿面81とCCD
チップ列82が結像関係となる。すなわち原稿面81上
の画像が1対1の正立像としてCCDチップ列82上に
結像される。しかしながら、CCDチップは前述の様に
千鳥配列であり、また集束性ロンドレ/ズアレイ21は
1本なので、本実施例においてCCDチップ列82の隣
シあったチ°ツブ上に結像される正立像は、原稿面81
上において、4ライン分間隔をへだてた画像となってし
まう。これを解決し、1ラインの連続した画像信号を得
るために、本実施例では後述するように、専用のメモリ
を用いている。
次に光源13について説明する。本実施例では光源13
は螢光灯を用いている。前述した様に、カラー読取装置
としての密着型センナに要。
求される機能は人間の目と同じ様に色を読取る機能であ
る。
第9図はThomson−W口ghtの基本曲線である
この曲線は色に応じた人間の目の視感度特性、つまシ色
光に対する明るさ感覚と光の波長との関係を示している
。P、 、 P2. P3の曲線から明らかなように人
間の目は700mm以上の長波長の光には感じない。
一方、CCDチップ21〜25の受光部と色フィルタの
分光特性は前述した通りs 700mm以上の長波長の
光に対しても有限な感度値を有しており、このような色
フイルタCCDチップ21〜25の受光部に対して白色
光を入射させると700mm以上の長波長の光にでも感
じてしまう。
そこで、本実施例では7QQnm以上の長波長領域にほ
とんど分光特性を有しない昼光色の螢光灯を用いている
。第10図に上述の螢光灯の分光特性を示す。また螢光
灯は一種の線状光源でるるが、フィラメントの影響によ
り管長方向に輝度の不均一が生じるので、A3版短手方
向にわたって一様な照度を得るために管長を第11図に
示す様に長くとシ(例えば390+amとする)A3版
短手方向内(297m)で照度の不均一性が士・5%以
内になる様に設定している。さらに、蛍光灯には、光量
を上げるために、内部に反射膜を付け、外壁に300の
開口をもうけている。
さて、第12図は前述の密着をカラーCCDセンサを用
いたカラーデジタル複写装置の構成図である。複写装置
120はカラー画像読取装置121とカラー画像プリン
ト装置122とから構成されている。14は第1図示の
原稿走査ユニットであって、原稿台上の原稿123の画
像を読取るべく矢印人の方向に移動走査(副走査)する
。この移動走査中原稿走査ユニット14内の露光ランプ
13を点灯し、原稿からの反射光を集束性ロツ、ドレン
ズアレイ12によって前述した密着型カラーCCDセン
チェニット11のCCDチップ上に集光する。
密着型カラーCCDセンサユニット11には、前述の通
り62.5 μm (1/16mm )を1画素として
1024画素(3072ピツト)の有効信号画素を有し
たCCDチップが千鳥状に5チップ配列されておシ、各
画素は15.5μmX62.5μmに3分割され、各々
にCy 、 G、 Yeの色フィルタが貼りつけられて
いる。
次にカラーCODセンナユニット11の動作に係わる電
気系統について説明する。電気系統はCCDを動作させ
るイメージセンサドライブ回路とCODの出力信号を画
像情報に適した形に変換するアナログ処理回路からなる
アナログ処理部、アナログ処理部からの信号を記録形態
に適した信号に変換するデジタル処理回路とから成る。
また、アナログ処理回路とデジタル処理回路をまとめて
センサ信号処理部と呼ぶ。
まずイメージセンナドライブ回路から説明する。ただし
以下の説明ではCCDチップ21の駆動回路を例とする
。°この駆動回路は第14図に示す様にCCDチップ2
1の駆動用の2相クロツクl’l e I2)走査同期
信号SH、リセット信号几S及びCCD21の出力信号
O8を扱う。
クロック信号01の入力端子にはインバータ141が接
続され、インバータ141の出力には抵抗142及びス
ピードアップ用コンデンサ143とが並列に接続され、
さらにMOSのクロックトライバ144の入力端子に接
続される。
このM OSクロックトライバ144の出力端子はCC
Dチップ21のy11端子に接続される。クロック信号
y12についてもクロック信号〆1と同様である。また
、走査同期端子8H及びリセット (信号R3Kもクロ
ック信号0、ダ2と同様忙インバータ1411抵抗14
2)コンデンサ143、MOSクロックトライバ144
が接続されている。
出力信号O8端子にはnpn )ランジスタ145とコ
レクタ抵抗146エミツク抵抗147からなるエミソク
フオロワが接続されている。また、CCDチップ21の
電源電圧十Vはコンデンサ148.149を経てCCD
チップ21のOD端子に供給される。
2相クロツクyIi 、 5Ii2は、CCDチップ2
1の各ビットに生じた電荷をビットシリアルに転送する
のに必要な信号である。
走査同期信号81(は、CCDチップ21の電荷の転送
上1走査の区別をつける信号であり、リセット信号R8
は各画素の電荷が転送された後のビット(電荷)を消去
する信号である。また、信号O8は2相クロツクダI 
W ”2に同期して出力されるCCDチップ21からの
出力信号であり、前述した第4図の通り、1チップ当り
有効信号(3072ビツト)とダミー信号と空送り信号
及び光シールド画素による基準黒レベル信号とを出力す
る。これらの信号はビット位置が正確に規定されており
、基準黒レベル信号は受光部の暗信号で、色に応じた真
の出力を得るために用いるものである。
次にセンナ信号処理部を第13図に示す。このセンナ信
号処理部は各CCDチップ21〜25ごとに独立に設け
られている。ここでは代表どしてC0D21に対する回
路について説明する  ゛ことにする。
第13図に示されるようにCCDチップ21からの出力
信号O8はバッファ回路部131を介してこの信号をシ
ア” (Cy) sグリーン(G)、イエロ (Ye)
、ブラック(BK)の各色ごとに分離するマルチプレク
サ132に入力される。
そして、ダークレベル除去部133においてマルチプレ
クサ132a、b、cからの各色の出力信号(Cy、G
、Ye)とマルチプンク?132dからの基準黒レベル
信号(BK)との差をとり、光に応じた真の出力を得て
、さらに次段の色変換部134に入力するための電圧に
増幅する。
色変換部134ではダークレベル除去部133からの各
色の出力(Cy、G、Ye)から、ブルー(B)、グリ
ーン(G)、レッド(几)の原色信号を出力し、かつA
/D変換部135の入力信号レベルに、この原色信号(
R,G、B)を増幅して出力する。AD変換部135は
色変換部134からの信号をディジタル信号に変換し、
この人/D変換部135からの信号はメモリ部139に
記憶される。
マルチプレクサ132は前述の様にバッファ回路部13
1からの出力信号を色毎に分離する4個のサンプルホー
ルドC8/H)回路132a〜132dから成る。また
、ダークレベル除去部133は3個の差動増幅器133
a〜133cから成る。色変換部134は信号Cy、G
、Yet−G信号を基準に信号B、G、Hに変換するた
めの3個の差動増幅器134a−134cから成る。A
/D変換部135は色ごとに増幅された信号をデジタル
信号に変換する3個のA/D変換器135a〜135C
と、そのデジタル出力をラッチする3個のラッチ回路1
36a−136cとから成る。本実施例では原稿走査ユ
ニット14の信号処理基板16上には密着型カラーCC
Dセンサユニット11とともにA/D変換器135a〜
135C4でのアナログ処理回路系が搭載されており、
また、ラッチ回路136a〜136Cからメモリ部13
9及び後述のデジタル信号処理部等を備えた本体基板1
24と、フレキシブル電m17によって接続されている
。この様に、走査、ユニット14から本体基板124へ
は雑音等の影響を受けにくいデジタル形態の信号が伝送
され、これにより、良好な画像再現を可能とする。
メモリ部139はR,G、Bごとに設けられた記憶領域
139a〜139Cとから成る。
以上がCCDチップ21に対応して設けられたセンナ信
号処理部の主な構成であるが、これらの要素に加えて、
いくつかの制御要素が設けられている。これらについて
は、以下の詳細な図面をもって回路動作と共に説明する
第15図(a)は原稿走査ユニット14上の信号処理基
板16の詳細な回路構成を示す。第15図(a)におい
て、17−1は移動部分であるイメージセンナ、照明ラ
ンプ、センナ信号処理部のうちのアナログ処理回路、イ
メージセンナドライブ回路、光学レンズ系を含む原稿走
査ユニット14ヘイメージセンサ(CCD )及びセ/
す信号処理部会駆動する為の複数連シのクロツ−クパル
ス、そして電源を供給するフレキシブル電線である。一
方、17−2はセンナ信号処理部からのデジタル色信号
を本体に送出する為のフレキシブル電線である。
153はフレキシブル電線17−1によす送られてくる
複数通りのクロックパルスを各々受は取るクロックバッ
ファレシーバ、154はクロックバッファレシーバから
の信号をイメージセンナが動作できる電圧まで昇圧する
イメージセンサクロックドライバ、21は原稿台ガラス
上の原稿画像を読み取るイメージセンナ(CCD)、1
56はイメージセンサ21が出力する画像信号VIDE
O中のBK、C,G、Yの時系列カラー画素信号を取り
込み保持する為のサンプルホールド回路を各色に対応し
たサンプルパルスSMPC,SMPG、SMPY及びS
MPKに従って駆動するサンプルホールドトライバ、1
57はイメージセンサ21が出力するBK、  C,G
Yの時系列カラー画素信号を受は取るバッファトランジ
スタ、158はバッファトランジスタ157が出力する
BK、C,G、Y時系列カラー画素信号を各色毎のサン
プルホールド回路に伝送スる為のデマルチプレクサ・バ
ッファトランジスタである。
1509〜1512は、イメージセンサ21が出力する
C、G、Y、BK時系列カラー画素信号をそれぞれシア
ン、グリーン、イエロ、ブラックレベルの4系総並列に
分離して取部込み保持する為のスイッチとして動作する
Cトランジスタスイッチ、Cトランジスタスイッチ、Y
)ランジスタスイツチ、BKトランジスタスイッチ、1
514〜1517は上記トランジスタスイッチ1509
’−1512の出力電圧をそれぞれシアン信号電圧■c
′、グリーン信号電圧VG’ 、イエロ信号電圧vテ及
びブラックレベル信号電圧vBKに保持するCホールド
コンデンサ、Cホールドコンデンサ、Yホールドコンデ
ンサ、BKホールドコンデンサである。1518〜15
20は上記v:c I VQ + N’;中に含まれて
いるVBK成分を除去し、かつ増幅するそれぞれC高入
力差動FET、C高入力差動FET、Y高入力差動FE
Tである。
1521〜1523は上記C,G、Y各高入力蓋高入力
差動518〜1520にてVBK成分を除去され ′そ
れぞれα、β、γ倍に増幅された色画素信号すなわちα
vc、β”G * r Vyに含まれる直流成分を除去
させるCレベルシックトランジスタ、Gレベルシフトト
ランジスタ、Yレベルシフタトランジスタ、1524〜
1526は上記レベルシフトトランジスタ1521〜1
523の出力を低出力抵抗に変換するそれぞれCエミッ
タ7オロワトランジスタ、Gエミッタフォロワトランジ
スタ、Yエミッタフォロワトランジスタである。
1527はCエミッタ7オロワトランジスタ1524及
びGエミッタフォロワトランジスタ1525よシの出力
を受は両信号の差成分を取り出し、かつ1/H倍に増幅
、すなわちI/H・VBなる色差信号を作シ出すB差動
アンプバッファ、1528はGエミッタフォロワトラン
ジスタ1525よシの出力を受け1/J倍に増幅、すな
わち1/J−VoとするG差動アンプバッファ、152
9はGエミツタ7オロワトランジスタ1525よりの出
力及びYエミッタフォロワトランジスタ1526よりの
出力を受は両信号の差成分を取り出し、かつ1/I倍に
増幅、すなわちl/I・vRなる色差信号を作り出すR
差差動アンプバッファである。1530はB差差動アン
プ1527が出力するアナログ画素信号をA/Dクロッ
クBに従ってデジタル画素信号に変換するBA/D変換
器、1531はG差動アンプバッファ1528が出力す
るアナログ画素信号をA/DクロックGに従ってデジタ
ル画素信号に変換するGA/D変換器、1532はR差
動アンプバッファ1529が出力するアナログ画素信号
をA/DクロックRに従ってデジタル画素信号に変換す
るRA/D変換器である。
1533はA/D変換器1530〜1532が夫々出力
するブルー、グリーン及びレッドの各デジタル画素信号
を受け、フレキシブル電線17−2によって各色デジタ
ル画素信号を本体へ送出する為のライントライバ、また
、1534は各A/D変換器1530〜1532にデジ
タル変換の基準電圧を供給するボルテージリファレンス
である。
以下上述した第15図(a)、  (b)によりイメー
ジセンナドライブ回路、センナ信号処理部の動作を説明
する。本実施例センサユニツ)11は前述の通り5つの
CODチップ21〜25から構成されており、この5つ
のCCDチップに対してそれぞれ以下説明する回路が独
立に設けられ、並行に動作する。従って、1ラインの画
偉処理の時間の短縮化がなされるとともに、A/D変換
器等の各素子もそれほど高速動作する ・必要かなくな
る。
イメージセンサ21を動作させる為には第15図(b)
にて示される■8にパルス、■ダ1パルス、■グ2パル
ス、■RSパルスが必要でアル。
このパルスの役目は前述した通りであるが、イメージセ
ンナの性質上これら駆動パルスは本体側のパルス電圧と
比較して高いパルス電圧を必要とする。従つ、て、本体
側に設けられる@13−図のCCD用パルス発生器13
7によって発生  ゛させられた各セ/す駆動パルスは
フレキシブルi巌17−1を通シクロツクバッファレシ
ーバ153にて波形整形され、更に、イメージセンサク
ロックドライバ154により、前述した高パルス電圧を
形成した後、イメージ七/す21〜25に与えられる。
イメージセンナはこのパルス電圧を受は入力光に応じた
シアン。グリーン、イエロの色分離信号v′cIVG、
Vy及び前述されている光シールド画素信号■BKを第
15図(b)■に示すように時系列で出力する。
上述イメージセンナドライブ回路により駆動されたイメ
ージセンナは、正確にはVBK * ”C@■G + 
”; + ”C* V’G + v、 I ”””の順
で画素信号電圧をはき出してくるが、これらのアナログ
画素信号を本体のデジタルデータ処理部へ送出するまで
だいくつかのアナログ信号処理、及びアナログ量のデジ
タル化を行わなければならない。このアナログ処理のひ
とつが色変換である。これはセンナが出力するシア/、
グリーン及びイエロの色画素信号を、−画素毎にそれぞ
れの相互演算を行いブルー、グリーン及びレッドに変換
する。これはセンナの特性としては直接ブルー。
グリーン及びレッドの信号を出力するより、シアン、グ
リーン及びイエロの信号を出力した方カ高い信号レベル
(高コントラストな信号)が得られること、一方デジタ
ルカラー画像処理部の特性としてはブルー、グリーン及
びレッドの信号を受けた方が回路が簡単になること等の
相互の食い違いにより、センナが出力するシアン。
グリーン及びイエロ信号をわざわざブルー、グリーン及
びレッドに変換するのである。もう一つのアナログ処理
は、イメージセンナが出力するシアン、グリーン及びイ
エロの色分離信号中に一様に含まれている浮動電圧成分
を除去することである。この浮動電圧成分を以下VBK
と称するが、これはイメージセンサ内部のフォトダイオ
ードの暗電圧変動及びCCDチャネルの電荷変動等に起
因するものでイメージセンサの出力電圧vc′、vG′
、VY′中に同一レベルで存在すると考えられる。よっ
て上記色変換を行う前にこのVBKなる浮動電圧成分を
各色成分よシ取り除き純粋な色信号電圧成分を注出する
。まだ他のアナログ処理は色変換されたブルー、グリー
ン及びレッドのアナログ量色信号をデジタル量に変換す
る為にA/D変換器の入力レベルに合わせることである
。更に他のアナログ処理は上述色変換を行う為に、つま
シンアン→グリーン→イエロなる順で時系列に送られて
来る色画素信号間でvc−VG、あるいは■Y−VGの
減算処理を行う為に時系列を並列に直す処理である。
センサ信号処理部の色変換処理に係わる動作を第15図
(a)、(りにて説明する。まずイメージセンナより出
力される時系列色信号に、前述した浮動電圧成分VBK
が含まれていることを考慮し、この時系列色信号をVC
’= (ll’c+VBK) −Va’ =(Vc+V
ax)−Vy’ =(VY+VBK ) (!: スル
コ(!: K:する。バッファトランジスタ157のベ
ースニ印加されたイメージセンナ時系列カラー信号及び
浮動IE圧酸成分vc’ 、 vG’、 vY’、 v
、には、サラニブマルチプレクサバッファトランジスタ
158に入力される。このトランジスタ158のエミッ
タには各色毎にトランジスタスイッチ1509〜151
2が逆バイアス状態で接続される。そして、サンプルホ
ールドドライブトランジスタ156からのサンプルパル
スが来ない時には各々トランジスタスイッチのエミッタ
とコレクタ間が高抵抗とな9コンクタに接続されている
サンプルホールドコンデンサ1514〜1517高入力
及び差動FBT1518〜1520はデマルチプレクチ
バッファトランジスタ158のエミッタから切シ離され
た状態になる。これが信号ホールド動作である。
一方、本体よりフレキシブル電線17−11Cよシ送ら
れて来る第15図(b)の■、■、■。
■に示す、ブラック、シアン、グリーン、イエロ各々の
サンプルパルスSMPK、 SMPC,SMPG。
SMPY が図示される適切なタイミングでサンプルホ
ールトド、ライブトランジスタ群156に−与えられる
と、各々のテンプルパルスが与エラレタ順く、t fx
 b チFtp系列VBK 、 VC’、VC’、 V
Y’ fxるトランジスタ158のエミッタ1圧が15
17゜1514.1515,1516の順でサンプルホ
ールドコンデンサに移動してくる。ここにて時系列の各
色信号電圧と浮動成分電圧は並列なそれぞh tD V
a K 、 Vc’ 、Va’ 、 V’y’ Ic分
割、即ち、デ? ルfプレクスされる。各々のサンプル
パルスが通過して行くと各トランジスタスイッチはだタ
チだ4 とO高抵抗状!l:fxすVBK 、 Vc’
 、 Vc’ 、 Vy’ ナル電圧は夫々のサンプル
ホールドコンデンサ1514〜1517に保持されたま
まになる。
サンプルホールドコンデンサ1514〜1516の夫々
に一方の差動入力を接続し、各他方の入力を浮動電圧成
分用のホールドコンデンサ1517に接続した3つの高
入力差動FET1518〜1520のドレイン出力電圧
は差動増幅器の特性により以下の様な出力電圧を発生す
る。
・ 差動FET出力1518 α(VC’  VDK)=α(VC+VDK−Vox)
=αVc −(1)ただしαはこのFET回路の電圧利
得 ・ 差動F B T出力1519 1 (Vc’  Vox )=β(Vc +VDK −
Vox)”βVc  −・(2)ただしβはこのFET
回路の電圧利得 ・ 差動F E ’I’出力1520 r(Vy’ −Vox)=r(Vy+Vox VoK)
=rVy −・・(3)ただしrはこのFET回路の電
圧利得 上式(1)、 (2)、 (3)で示される様に各FE
T出力尾は浮動成分電圧VDKを除去され、かつ一定利
得倍された色画素信号αvc、βvG、γvYが現われ
る(第15図(b)[相]、■、@)。
ここで示したα、β、γなる利得係数は色変換に必要な
マトリクス定数となる。すなわちシアン、グリーン、イ
エロ信号からブルー及びレッドに対応する信号VB及び
VBを作成する為には以下なる演算を必要とするからで
ある。
H0VB=α、Vc−βvG  ただしHは定数・・・
・・・・・・(4)J、VG=βvG     ただし
Jは定数・・・・・・・・・(5)■、va=γ、■Y
−βvG  ただしIは定数・・・・・・・・・(6)
各高大力差動FET1518〜1520の出力はレベル
シフタトランジスタ1521〜1523に与えられ、各
α■o、β■G、γVYなる各色画素信号に重畳された
直流オフセット電圧を並行して除去された後、エミッタ
フォロワトランジスタ1524〜1526へ与えられる
。エミッタ7オロワトランジスタ1524〜1526で
低出力抵抗ドライブされ−たαV□ p 八G、 γV
y の各カラー画素信号は色差検出差動アンプバッファ
1527〜1529に与えられる。
差動アンプバッファ1527はその入力に与えられたα
、■o、β・vGの各色信号電圧を差動増幅器の特性に
より(4)式で示される演算動作を行うことにより、か
つその増幅能力により(4)式のH項を除去することで
純粋なVBなる色変換出力を作り出す(第15図(bo
o)。また、差動アンプバッファ1529は同様に入力
に与えられたr、vY、β■Gの各色信号電圧を受け(
6)式で示される演算動作を行い、かつ増幅作用により
1項を除去した純粋な■几なる色変換出力を生み出す(
第15図(boo)。更に、差動アンプバッフ7152
8は通常のアンプバッファとして動作し、前段から送ら
れたβvGなる色信号を増幅しく5)式 ・の5項を打
ち消すことで上述VB、vR2に対してそれぞれ1対1
となるVG色信号を出力する。以上の差動アンプバッフ
ァ1527〜1529の動作は同一タイミングで行なう
必要はなく、前段の位相差をもったままの各色信号によ
り実行される。
こうして色変換されVB、■G、vRとなった色画素信
号は各A/D変換器1530〜1532に与えられ本体
側のA/Dパルス発生器から出力されるA/D変換用ク
ロりクA/D  CLKB、G、Rに従ってアナログデ
ジタル変換された後、ラインバッファ1533により駆
動される7レキシプルml!1l17−2を通して本体
デジタルカラー処理部へと送出される。
ここでA/D変換器1530〜1532は画像信号に対
する濃度補正(γ補正)を考慮した一つの関数に基づい
たA/D変換動作を行う。
すなわち  D”  logR D二光学的度射濃度 R:反射率 なる式で示される関数変換である。この変換動作のため
にA/D変換器1530〜1532には量子化に必要な
基準電圧を外部から供給する構成になっているが、この
複数の基準電圧設定端子間に印加される電圧を等分化せ
ず、非線形な電圧1534を供給し折れ線的関数近似と
するのである。
こうして対数A/D変換され極性を反転させられた反射
率データであるアナログ色画素信号Vn+Va+VRハ
、A/D変換器1530〜1532を出た時点で8ビツ
トのデジタル量り、 l DG’ +DBなる濃度デー
タとなって本体に送出されることになる。この様に、A
/D変換器1530〜1532により、入力するアナロ
グ色信号に対するA/D変換と同時に画像信号のγ補正
がなされる。
第24図は前述のA/D変換器1530〜15320入
出力特性である。図の如く3点の接点を有し、これらを
結ぶことにより指数関数に折れ線近似させている。尚、
この入出力特性−は、フィルタを含むセンサやプリンタ
等の特性に適したものが設定されるものである。
以上の様にA/D変換器1530〜1532により8ビ
ツトの256階調のディジタル信号ニ変換されたB、G
、Rに対応する濃度データDB。
DG + DRは本体側に設けられ、A/Dパルス発生
器138より出力されるラッチクロック(CLK)にて
ラッチ動作するラッチ回路136a〜136Cにより位
相がそろえられる。
ここで、このディジタル信号の信号数を評価する。本実
施例では連続したCCDチップ21からの信号を前述の
如くマルチプレクサ132によって1ビツトずつ3色に
分離している。従って、ラッチ回路136に取込まれる
各色ごとの信号数は第17図の如く、CCDチップ21
からの信号数に対して1/3となっている。
例えば、CCDチップ21内の読取有効領域は3072
ビツトなのでR,G、Bの1つの色に対応した出力信号
はその1/3の1024ビツトとなる。
以上の様な信号がメモリ部139にクロックCLKIに
従って記憶される。メモリ部139は各CCDチップ2
1〜25に対応し、かつ、各色(R,G、B)に応じて
記憶領域が設定されている。CCDチップ21に対して
はB、G及びRに記憶領域139a 、139b及び1
39cが夫々設定されている。また、後述するが、この
記憶領域の容量はCCDチップ21〜25の配置によっ
て異なる。つまり、前述した様に、本実施例においては
1本の集束性ロッドレンズアレイ12によって4ライン
の空間距離のあるCCDチップ21〜25上に画像を集
光しているので、第1列のCCDチップ21 、23 
、25と第2列のCCDチップ22.24が同一時間に
読取っている画像は常に4ラインずれた位置の画像を見
ていることになる。よって、この場合、この4ライン分
の画像ずれを補正し、同一ラインの連続信号の形成を上
記のメモリ部によって行なう。   ゛ ここで、メモリ部139a〜139Cはスタテイy り
RA M (Random Access Memor
y )であり、1ライン分のメモリの容量は前述の様に
1画素当り8ビツトの信号なので1024X8ビツトで
ある。従って、アドレスは8ビット単位でO〜1023
番地までを設定している。
以下、このメモ!J139aN139cへの情報の書込
み、読出しについて説明するが、特に留意するのは、C
CDチップ21〜25の配置と集束性ロッドレンズアレ
イ12による主走査方向の信号の重なり除去と、副走査
方向の信号のつなぎである。
第16図に、前述のメモリ部139の制御を行なうメモ
リ制御部140とメモリ部139の内、ブルーの濃度デ
ータに対応したメモ!j 139aを示す。メモリ制御
部140は、ライトアドレスカウンタ161、リードア
ドレスカウンタ162)メモリブロックセレクタ163
、C8制御1g164.165.166、倍率セレクタ
167.171 R/W制御部168,169,170
より成る。
メモリ139aは、CCD21に対応したメモリブロッ
ク172とCCDチップ22に対応したメモリブロック
173、CCDチップ23に対応したメモリブロック1
74、CCDチップ24に対応した175、CCDチッ
プ25に対応したメモリブロック176からなる。また
、各メモリブロック172〜176は複数の小メモリブ
ロックから構成され、この小メモリブロックの各々は1
ライン分の色情報(8X 1024ビツト)を蓄積する
次ニメモリ139aの各メモリプロルック172〜17
6の容量について説明する。第3図及び前述のとおりC
CDチップ2、23.25とCCDチップ22.24は
4ラインの空間距離をもっている。通常、切換バッファ
として各CCDチップに対して2ラインの小メモリブロ
ックを持つことを考えると、小メモリブロックから出力
される各CCDチップの画像を主走査方向に接続したデ
ータは、CCDチップ21 、23 。
25とCCDチップ22.24の領域セ4ラインずれた
画像データとなってしまう。そこで、本実施例では、副
走査において先行して画像を読取るCCDチップ22.
24の画像データを小メモリブロックに1ラインごと蓄
積しておき、後行するCCDチップ21,23,25が
、先行するCCDチップ22.24が同一ラインの画像
データを読取った時に同期して蓄積されていたCCDチ
ップ22.24の画像データをCCDチップ21,23
.25とともに読出す様にしている。この様にすること
により、常に各CCDチップ21〜25から同一ライン
のデータが出力されることになる。
ここで各メモリブロックを構成する小メモリブロックの
ブロック数について考えてみる。例えば、隣り合ったC
CDチップ21とCCDチップ22の関係から考えると
、等倍読取時、先行するCCDチップ22が現在走査し
ている位置と同一ラインをCCDチップ21が走査する
までに、4ライン分の時間差があり、結局、先行するC
CDチップ22と後行するCCDチップ21の夫々の有
する小メモリブロック数の差は、4ラインとなる。そし
て、後行するCCD21に対してはリード、ライト用に
2ライン必要であるから、先行するCCD22に対して
は合計6ラインの小メモリブロックが最低必要となる。
次に、副走査の速度を可変して変倍読取を行なう場合を
考えて見る。尚、主走査方向の変倍・は、画像信号の間
σ1き或いは水増しにより電気−的に実行される。この
場合も、書込みと読出しのタイミングは前述のとおり、
先行するCCDチップ22°、24と後行するCCDチ
ップ21゜23.25が同一ラインを走査した時である
から、4ラインの空間距離がある場合、変倍率は1/4
の倍数に現定されてしまう。以上のことを考慮して、各
CODの各倍率時の必要メモリブロック数を求めると、
以下のようになる。
CCD21,23,25:CCD22,24×0.5倍
:24 Xo、75倍 :25 ×1倍:26 Xl、25倍 :27 Xl、5倍:2,8 以上のことをまとめると、CCDのチップ間距離をNラ
イン、先行させるCCDチップ数a1後行するCCDチ
ップ数すとすると、倍率単位B1最大倍率L1先行する
CCDチップの必要メモリライン数M1センサ全体のト
ータルライン数Aには次の、様な関係がなり立つ。
B=1/N M = L −N+ 1 A= a(L−N+2)+2b 故に本実施例では、変倍の倍率はXo、75.XI。
Xl、25の3種数としているので、メモリブロック1
72,174,176は2ライン、メモリブロック17
3,175は6ラインの小メモリブロックを持ち、全体
で1色当り、18ライン分の小メモリブロックを有する
次に、第18図に小メモリブロックの構成図を示す。小
メモリブロックの各々はスタティックRAM182(8
X1024ビツト)と、スタティックRAMI 82の
ライトアドレス(W−ADDRESS)とり−ドアドレ
ス(R,−ADDR,ESS)を切換えるデータセレク
タ181、CCDチップからの画像データ信号の入出力
を制御するバスドライバ(BU8Sドライバ’) 18
3 。
184、及ヒ、OR回M 185、インバータ186か
ら成る。
ここで、以上の制御に関して第16図、第18図の回路
図及び、タイミングチャート第17図。
第19図、第20図、第21図により説明する。
尚、第17図は前述したセンサ信号処理部のタイミング
チャート、第19図はXo、75倍の変倍読取時におけ
る各小メモリブロックに対応シたチップセレクト信号C
8とリードライト信号R/Wのタイミングチャート、第
20図は×1倍の変倍読取時における各メモリブロック
に対応したチップセレクト信号C,Sとリードライト信
号R/Wのタイミングチャート、また、第21図は、X
l、25倍の変倍読取時における各小メモリブロックに
応したチップセレクト信号C8とリードライト信号R/
Wのタイミングチャートである。
まず、上記3通りの倍率を代表して等倍(×1倍)時の
画像読取の制御について説明するが、ここでは、先行す
るCCDチップ22と後行のCCDチップ21をもって
、他のCCDチップ23.24.25の動作に代表させ
ることとする。
第16図において、各メモリブロックのスタティックR
AMへのデータの書込みのアドレス制御をライトアドレ
スカウンタ161がクロックCLKIをカウントするこ
とにより行ない、リードアドレスカウンタ162は各メ
モリブロックのスタチックRAMの読出しのアドレスの
制御をCLK2をカウントすることにより行なう。この
時、各小メモリブロックに書き込まれるデータ数は前述
のとお・91024画素数分であり、これを読出す時は
、5つの小メモリブロックからA3版短手の長さ分のデ
ータ(297X16=4752画素)を一度に読出さな
ければならない。従って、リードアドレスカウンタ16
2に印加されるクロックCLK2はライトアドレスカウ
ンタ161に印加されるクロックCLKIの4.5倍で
あり、各CODチップを駆動するクロックφ、φ2の、
5倍の周波数を必要とする。また、リードカウンタ16
2は13ビツトのカウンタで、下位10ビツトが−リー
・ドアードレスとして出力され、上位3ビツトがメモリ
ブロックセレクタ163に出力される。
メモリブロックセレクタ163は上述のり−ドアドレス
カウンタの上位3ピツトのデータをデフードし、各メモ
リブロック172〜176のデータ巾を決定している。
つまり、各メモリブロックのデータを1ラインに接続し
た全データ量5120(1024X5)に対して出力の
必要なデータ量は4752であるので、その差368ビ
ットを除去する必要がある。そこで、リードアドレスカ
ウンタ162の出力するアドレスの初期値を指定するこ
とで、各CODチップの前後のデータを削除することに
より、全データ量を4752としている。
164.165,166は前述の如くC8制御部であり
、デジタルデータ処理部からのプリンタのライン同期信
号E(SとNCに同期したH8とNC2をカウントする
ラインカウンタ1(1641)とラインカウンタ1(1
641)からのLD信号により動作するラインカウンタ
2(1642)、ラインカウンタ1(1641)とライ
ンカウンタ2(1642)および、メモリブロックセレ
クタ163の信号を合成するCSマトリックス回路16
43から構成されている。
このC8制御部164,165,166は変倍率の段数
に対応して設けられ、本実施例は、Xi、Xo、75.
Xl、25の夫々に対応して3組有している。
168.169,170は前述の如< R/W制御部で
あり、各倍率に対応したC8制御部164.165,1
66のラインカウンタ1(1641)及び2(1642
)の出力を合成し、各メモリブロックのR/W信号を作
っている。また、R/W制御部168,169,170
もC8制御部164〜166同様、変倍率の段数分設け
られる。
上述のCS制御部164〜166及び、R/W制御部1
68〜170によって作られた、各倍率に対応した(:
 S 、R/W信号は倍率セレクタ167.171によ
り、倍率に対応して選択され各メモリブロックのスタテ
ィックRAMに入力される。
さて、第20図は×1倍の画像読取時におけるC S 
、 R/W信号のタイミングチャートである。C8及び
R,/Wに付けた数字1、12は小メモリプo7り17
2a、bに、21〜27は小メモリブロック173a〜
173gに、31゜32は小メモリブロック174a 
、bに、41 −〜47は小メモリブロック175a−
Hに、また、5、52は小メモリブロック176a。
bに各信号が対応することを示す。先行するCCDチッ
プ22)が第1回目の走査をすると、CCDチップ22
に対応したメモリブロック173の小メモリブロック1
73aに対応しりC821を“0″にし、R,/W21
を“0″′とする。この状態で第18図のデータセレク
タ181の八つまり、ライトアドレスカウンタ161か
らのライトアドレス(W−ADRESS)が選択され、
また、バスドライバ183が動作状態となり、バスドラ
イバ183を介してCODチップからのデータがスタテ
ィックRAM182に入力される。同時にオア回路18
5により、R/Wが“0″の時ライトパルスW−CLK
(116図及び第18図)がスタティックRAM182
のWE端子に入力される。以上の様にすることにより、
CCDチップ22の第1ライン目の走査のデータがメモ
リブロック173の小メモリブロック173aのスタテ
ィックRAM182に蓄積される。尚、同時にCCDチ
ップ24の第1ライン目の走査のデータがメモリブロッ
ク175の小メモリブロック175aに蓄積される。
同様にして、2ライン目の走査ではC522とR/W2
2が選択され、CCDチップ22に対応したメモリブロ
ック173の小メモリブロック173bのスタティック
RAMに2ライン目のデータか記憶される。この様にし
て、3゜4ラインの画像の記憶を行ない5ライン目の走
査になると、後行するCCDチップ21がCCDチップ
22が第1回目の走査を行なったのと同一ラインを走査
し、この走査によって得たデータがCCDチップ21に
対応したメモリブロック172の小メモリブロック17
2aに記憶される。ここで、同一ラインのデータ、つま
り、小メモリブロック172aのデータと小メモリブロ
ック173aのデータがそろったことになる。
次の第6ライン目の走査の時に、まず、C811が“O
″’ 、R/Wx lが1″となり、データセレクタ1
81のSが“1″でBが選択されリードアドレスカウン
タ162からのリードアドレス(FL−ADRESS)
がCCDチップ21に対応したメモリブロック172の
小メモリブロック172aのスタティックRAM 18
2に入力され、また、WEが“1“、C8が“0″。
バスドライバ184がインバータ186により“0′に
なり選択されるので、リードアドレスに同期してスタテ
ィックRAMのデータがバスドライバ184を介して出
力される。つづいてC3lIが“1″′になるとC82
1が“θ″になり、小メモリブロック173aのスタテ
ィックRAMのデータが小メモリブロック173aのデ
ータに連続して出力される。
以下、第20図のタイミングチャートに従い、各メモリ
ブロックのCS 、 R/Wが順次選゛択され、データ
の入出力を行ない、1ラインにつながったデータを出力
する。これは、第17図に示すごと<、R,G、B3色
同時に行なわれる。
(A/D出力B、G、R) 第19図はX 0.75倍、第21図はX 、25倍の
画像読取時のC8とR/W信号のタイミングチャートで
あり、第20図の制御と同様の制御がタイミングチャー
トに従って行なわれる。
以上の様にして、同一画素に対して位相のそろった8ビ
ツトの色分解画像データ信号DR2DG。
DBはメモリ139から読出され第22図以後の処理が
施される。即ち、色補正回路221では通常マスキング
と呼ばれる以下(1)で示される処理を行ない、イエロ
Y、マゼンタM、シアンC信号を形成し、また、スミ版
生成、及び下色除去回路222では以下(2)で示され
る処理を行なう。
(1)  マスキング・・・・・・入力2画素データ、
D□、Do。
D、に対して、次式で示される行列演算を施し、印刷ト
ナーの不要色成分吸収を行ない、Y。
M、C信号を形成する。
ここで係数ai +bi I cl  (+ =1〜3
 )は適正値に設定されるべきマスキング係数であ−る
(2)  スミ版生成・下色除去・・・・・・Y、M、
C信号の最小値、即ち、MIN(Y、M、C)=にとし
た時Y’=Y −ak 、 M’ =M−βに、C’:
=C−rkで印字すべきトナー量を示す各色信号Y′。
M’、C’を決定し、更にBK=δkをスミ版として黒
印字に用いる。(α、β、γ、δは適正値に設定する) この様にして得られた各画像データY’ 、M’ 。
C’ 、 BK (ブラック)は最終的にプリンタで印
字されるトナー画像の基礎データとなるわけであが後述
する様に、本システムにおけるカラープリンタはYe 
(イエロー)のトナー画像2M(マゼンタ)のトナー画
像、 Cy (シアン)のトナー画像及びBK(クロ)
のトナー画像は同時にプリントアウトするのではなく各
画像を順次、転写紙に転写し、4色を順次重ね合わせる
ことにより、最終的なカラープリント画像を得る方式を
採用している。
よって、ここで得られた各色データY ’ 、 M’ 
C’、BKをカラープリンタの動作に対応して選択する
必要があり、セレクタ223により、スミ版生成及び下
色除去回路222の出力するY′。
M’ 、 C’ 、 BK (ブラック)より1色を選
択する。従って、本システムでは1力ラー画像を読取り
、プリントアウトするのに4回の原稿露光動作と4回の
トナー画像形成過程を必要とする。
さて、カラープリンタ122の動作に対応して選択され
た色分解画像は、画像領域分離回路224にて文字、記
号、ライン等の文字領域と写真等の中間調画像領域に分
離され、中間調画像に対しては多値化処理回路225の
多値化処理(通常ディザ処理と称する)を、文字領域に
対しては2値化処理回路226において単一閾値にて2
値化処理され、8ビツト256階調で転送された画像デ
ータを各画素毎に“1”、”O″′のドツトイメージに
変換する。
第12図122はプリンタの断面図であるが、本カラー
プリンタは電子写真方式のレーザビームカラープリンタ
であり、感光ドラム125を有する。また、第23図に
潜像形成部の詳細図を示す。作像過程を説明する。前述
のカラーリーダ121で読み込まれた色分解画像は第2
2図の各ブロックを経てドツトイメージに展開され、カ
ラー画像に対応したドツトデータは最終的に第23図の
半導体レーザ231を変調する。
画像に対応して変調されたレーザ光は高速回転するポリ
ゴンミラー126により、第23図A→Bの巾で高速走
査し、ミラー129に反射されて、帯電器1211にて
一様帯電されている感光ドラム125表面に画像に対応
したドツト露光を行なう。
レーザ光の1水平走査は画像の1水平走査に対応し、本
実施例では1/16mmの巾である。
−力感光ドラム125は矢印方向に定速回転しているの
で、主走査方向には、前述のレーザ光走査、副走査方向
には感光ドラム125の定速回転により、逐時、感光ド
ラム125上に平面画像が露光される。
この様なレーザ露光により感光ドラム125には静電潜
像が形成され、この潜像を現像スリーブ1218により
現像することより、感光ドラム125上に人力画像デー
タに対応したトナー像が形成される。例えば、カラーリ
ーグにおける第1回目の原稿露光走査に対応して考える
と、まず、感光ドラム125上に原稿のイエロ成分のド
ツトイメージがレーザ231によって露光され、イエロ
の現像器1221により現像される。次に、このイエロ
のイメージは転写ドラム1210上に巻き付いた紙葉体
232に感光ドラム125と転写ドラム1210との接
点に設けられた転写帯電器1221により転写形成され
る。これと同一過程をM(マゼンタ)。
Cy (シアン)、BK(ブラック)についてくり返し
、紙葉体232に重ね合わせることにより、4色トナー
によるカラー画像が形成される。
この様に、4色画像の転写の終了した紙葉体232は第
12図、はく離爪1222にて転写ドラム1210より
はく離され、搬送ベルト1223により、画像定着部1
224に導びかれ、熱圧力ローラ1225,1226に
てカラートナー画像が紙葉体に溶融定着されプリント画
像が得られる。
第12図1229.1230は紙葉体を収納するカセッ
ト、123、1232は給紙ローラ、1233〜123
5は給紙、搬送のタイミングをとるタイミングローラで
あり、これらを経由して給紙・搬送された紙葉体は紙ガ
イ ド1236に導びかれて、第23図に示されるごと
く、先端をグリッパ233に担持され転写ドラム121
0に巻き付き、像形成過程に移行する。一方、第12図
1240は前述のレーザ露光によって感光ドラム125
の表面に形成された静電潜像を現像するための各色毎の
現像器ユニットであり、Pを中心に90度ずつ回転する
1218Y、1218M、1218C,12188には
感光ドラム125と接して各色の直接現像を行なう現像
スリーブ、1220Y、1220M。
1220C,1220BKは予備トナーを保持しておく
トナーホッパ、1219は現像剤移送のためのスキリュ
ーである。
この様な構成において、例えば、M(マゼンタ)のトナ
ー画像を形成する時は現像器スニットが第12図のPを
中心に回転し、感光体125に接する位置にマゼンタ現
像器内の現像スリーブ1220Mが配置される。これに
より、感光ド。
うA125上に形成された静を潜像がマゼンタトナーに
より現像される。
尚、Cy(シアン)、BK(ブラック)の現像も同様に
動作される。
以上の様に、原稿画像を忠実に読取り、画像再現のため
の良好な画像データを形成することが可能となる。また
、原稿画像の変倍読取りやカラー原稿画像の読取りをも
実行可能な画像読取装置を提供できる。
【図面の簡単な説明】
第1図(a) 、 (blは読取り部の構成例を示す図
、第2図はカラー〇CDセンサユニットの構成例を示す
図、第3図は隣り合ったCCDチップの配置の説明図、
第4図はCCDチップの各領域を示す図、第5図はCC
Dチップに設けられる色フィルタを示す図、第6図は各
色フィルタの分光特性を示す図、第7図は受光部の分光
特性を示す図、第8図は読取り部の一部分の構成を示す
図、第9図はThoms on −Wr i gh t
の基本曲線を示す図、第10図は螢光灯の分光特性を示
す図、第11図は螢光灯の相対輝度を示す図、第12図
はカラーデジタル複写機の構成例を示す図、第13医は
センサ信号処理部のブロック図、第14図はイメージセ
ンサドライブ回路の構成図、第15図(a)は信号処理
基板の回路構成を示す図、第15図(blは第15図(
a)の信号処理回路の各部動作を示すタイミングチャー
ト図、第16図はメモリ部とメモリ制御部の構成を示す
ブロック図、第17図は信号処理部の各部動作を示すタ
イミングチャート図、第18図は小メモリブロックの構
成図、第19図、第20図及び第21図はメモリのリー
ド、ライト動作を示すタイミングチャート図、第22図
はデジタル色信号の処理回路の構成を示すブロック図、
ニット、12は集束性ロッドレンズアレイ、13は光源
、16は信号処理基板、17は7レキシプル電線、21
〜25はCCDチップ、132はマルチプレクサ、13
3はダークレベル除去部、134は色変換部、135は
A/D変換部、139はメモリ部である。

Claims (2)

    【特許請求の範囲】
  1. (1)千鳥状に配列された複数のラインセンサと、上記
    複数のラインセンサの出力を夫々デジタル信号に変換す
    る手段と、隣接したラインセンサ間の読取位置のずれを
    補正するために上記変換手段から出力される先行して画
    像読取を行なうラインセンサに対応したデジタル信号を
    読取位置のずれより大なる複数ライン分記憶する記憶手
    段とを有することを特徴とする画像読取装置。
  2. (2)特許請求の範囲第(1)項において、ラインセン
    サが2n+1本(nは1以上の整数)の場合、先行して
    画像を読取るラインセンサをn+1本とすることを特徴
    とする画像読取装置。
JP59256757A 1984-12-04 1984-12-04 カラー画像読取装置 Granted JPS61134167A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59256757A JPS61134167A (ja) 1984-12-04 1984-12-04 カラー画像読取装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59256757A JPS61134167A (ja) 1984-12-04 1984-12-04 カラー画像読取装置

Publications (2)

Publication Number Publication Date
JPS61134167A true JPS61134167A (ja) 1986-06-21
JPH0576824B2 JPH0576824B2 (ja) 1993-10-25

Family

ID=17297019

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59256757A Granted JPS61134167A (ja) 1984-12-04 1984-12-04 カラー画像読取装置

Country Status (1)

Country Link
JP (1) JPS61134167A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6378658A (ja) * 1986-09-22 1988-04-08 Matsushita Electric Ind Co Ltd 画像読み取り装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5180110A (en) * 1975-01-08 1976-07-13 Nippon Electric Co ccd rainsensaano hoshiki
JPS59105762A (ja) * 1982-12-09 1984-06-19 Toshiba Corp 原稿読取装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5180110A (en) * 1975-01-08 1976-07-13 Nippon Electric Co ccd rainsensaano hoshiki
JPS59105762A (ja) * 1982-12-09 1984-06-19 Toshiba Corp 原稿読取装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6378658A (ja) * 1986-09-22 1988-04-08 Matsushita Electric Ind Co Ltd 画像読み取り装置
JPH0683337B2 (ja) * 1986-09-22 1994-10-19 松下電器産業株式会社 画像読み取り装置

Also Published As

Publication number Publication date
JPH0576824B2 (ja) 1993-10-25

Similar Documents

Publication Publication Date Title
US4891690A (en) Color image reading apparatus with plural linear sensors which can read different lines of the image
USRE42742E1 (en) Image inputting apparatus and image forming apparatus using four-line CCD sensor
JPS5979674A (ja) カラ−密着センサ
JPH07154727A (ja) 原画の複製方法
JPS61134176A (ja) カラ−画像読取装置
JP2000188417A (ja) 三色リニア画像センサ
EP0696869B1 (en) Image sensing device and image reading apparatus using the same
JPH11196334A (ja) リニアイメージセンサおよび画像読み取り装置および電荷転送方法
JPS61134167A (ja) カラー画像読取装置
EP1150498B1 (en) Photosensor array using multiple exposures to reduce thermal noise
JPS61134168A (ja) カラー画像読取装置
JP3555416B2 (ja) 画像読取装置および画像読取方法
JPS61134166A (ja) カラ−画像読取装置
JPS61134178A (ja) カラ−画像読取装置
US6765699B1 (en) Photosensor array with decreased scan time for decreased optical sampling rates
JPH0574981B2 (ja)
JPS61134177A (ja) 画像読取装置
JPS6318773A (ja) カラ−画像読取装置
JPS62161255A (ja) 画像読取装置
JPS60238823A (ja) 画像形成装置
JP3087330B2 (ja) 画像読取り装置
JPS63257771A (ja) 複写装置
JPH02266754A (ja) 画像読取り装置
JPH01129574A (ja) 画像読取装置
JPH07236041A (ja) 画像読み取り装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term