JPS61110246A - メモリ書き換え方式 - Google Patents

メモリ書き換え方式

Info

Publication number
JPS61110246A
JPS61110246A JP59230339A JP23033984A JPS61110246A JP S61110246 A JPS61110246 A JP S61110246A JP 59230339 A JP59230339 A JP 59230339A JP 23033984 A JP23033984 A JP 23033984A JP S61110246 A JPS61110246 A JP S61110246A
Authority
JP
Japan
Prior art keywords
memory
error
data
writing
operations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59230339A
Other languages
English (en)
Inventor
Junichi Kondo
順一 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP59230339A priority Critical patent/JPS61110246A/ja
Publication of JPS61110246A publication Critical patent/JPS61110246A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、メモリ書き換え方式に関するものであり、
特に、メモリ更り1機能を有するコンソール装置を備え
た電子計算機システムにおけるメモリ書き換え方式に関
するものである。
〔従来の技術〕
操作員がコンソール装置より指令を支えることによりメ
モリの記憶内容を更新するようにされた従来のメモリ書
き換え方式は、第2図のフローチャート図に示されてい
るような動作をするものであった。
この第2図において、(1)〜(7)は各1の処理ステ
ップを示すものであって、(1)は操f’1lijlk
Kよるメモリに対する所定の指令とアドレスとの入力処
理。
−)はメモリの読み出し処理、 (j))tそのエラー
・チェック処理、(例はコンソール装置に対する読み出
しデータの表示処理、(S)は操r「員による書き込み
データの入力処理、(6)はメモリに対する書き込み処
理、そして、(7)はエラー発生時の後処理を示すもの
である。
このような従来のメモリ書き換え方式は、以下のような
手順で実施されるものであった。
l)操作員が所定の指令と更新をしようとするメモリ・
アドレスを入力する。
2)入力さねたメモリ・アドレス忙対応するメモリの内
容を読み出す・ 3)正常終了かエラー終了かを判定する。
ダ)正常終了と判定されたとき、メモリから続み出した
データをコンソール装置に表示する。
よ)操作員が上記メモリ・アドレスに書き込むデータを
入力する。
6)入力された書き込みデータをメモリに書き込む・ このような従来のメモリ書ぎ換え方式においては、J)
でエラー終了と判定されたときには、それ以降のダ)な
いし6)の手順を踏むことな(、エラー発生時の後処理
(7)を行なってから終了していた。そして、このよう
な従来のメ毫り書き換え方式においては、所定のマイク
ロプログラムが用意されており、メモリへの書き込みに
先行する読み出し動作でエラーが発生した場合には、前
記マイクロプログラムによりコンソール装置にエラー発
生を表示し、以後の動作を中断するようにされていた。
沢 〔発明滅解決しようとする問題点〕 従来のメモリ書き換え方式は、上記された手順にしたが
って行われるものであるために、メモリへの書き込みに
先立つメモリ読み出し時にエラーが発生した場合には更
新処理を実行することができなくなる。一方、前記エラ
ーをな(すためには更新処理を施すことにより正しいチ
ェック・コードを生成させることが必要であり、このた
めに前区 記エラーをなくすこブができないという問題点があった
。言い換えれば、この従来の方式によると。
エラーが発生しているためにメモリへのデータの書き込
みができず、データの書き込みができないことから、エ
ラーが消えないものであった。
この発明は、上記された従来のメモリ書き換え方式にお
ける問題点を解決するためになされたものであって、メ
モリへのデータの書き込みに先立つメモリ読み出し時忙
エラーが発生した場合でも。
メモリの更新動作を中断することなしに続行することが
できるメモリ書き換え方式を提供することを目的とする
ものである。
〔問題点を解決するための手段〕
この発明によるメモリ書き換え方式は、メモリの更新動
作中に、メモリへのデータ書き込みに先行するメモリ読
み出しでエラーが生じても、その更新動作を中断するこ
となく続行させるための機能が付加されたものである。
〔作 用〕
この発明によれば、メモリの更新動作中に、メモリへの
データ書き込みに先行するメモリ読み出しでエラーが発
生しても、その更新動作が中断されることはない。
〔実施例〕
以下、この発明の実施例であるメモリ書き換え方式を第
1図について説明する。この第1図のフローチャート図
において、(1)ないしく6)はI!、2図における同
一符号のものと同一または相当部分を示すものである。
そして、(ざ)は読み出したデータにエラー識別情報を
付加してコンソール装置に表示する処理を示している。
この発明によるメモリ書き換え方式は次のようにして実
施されるが、メモリ読み出し処理が正常終了した場合に
は従来のこの種の方式と同じ手順がとられるため、この
点についての説明は省略する。ところが、メモリへのデ
ータの書き込みに先立つメモリ読出し時にエラーが発生
した場合には。
処理(ff1 において「読み出したデータにエラー識
別情報を付加してコンソール装置に表示する」処理を行
って操作員忙知らせる。その後、処理(61、(6)が
行われる。すなわち、操作員が入力した書き込・みデー
タを前記エラー発生アドレスに対して書き込む手順を続
行して、メモリの更新処理を完了させる。このような処
理は、この発明によって用意サレタマイクロプログラム
にしたがって実行される。
〔発明の効果〕
これまで説明されたように、この発明によれば。
メモリ書き換え時に、メモリへのデータの書き込みに先
立って読み出しエラーが発生した場合でも。
メモリの更新を中断することなく続行するようにされて
いるために、エラーが発生したアドレスに新らしいデー
タを書き込むことができ、このために、チェック−コー
ドを正しく生成させることによって前記エラーを排除す
ることができるという効果がある。
【図面の簡単な説明】
wc1図は、この発明の実施例であるメモリ書き換え方
式についてのフローチャート図、 wXA図は。 従来のこの徨の方式についてのフローチャート図である
。 (1)・・メモリに対する指令とアドレスの入力処理、
(2)・−メモリの読み出し処理、(J)・Oエラー・
チェック処理、(す@−読み出しデータの表示処理。 (5)・・書き込みデータの入力処理、(6)・・メモ
リ忙対する書き込み処理、(り)・・エラー発生時の後
処理、(t)・・読み出したデータにエラー識別情報を
付加しての表示処理。 なお、各図中、同一符号は同−又は相当部分を示す。 惠1図

Claims (2)

    【特許請求の範囲】
  1. (1)中央処理装置、この中央処理装置に接続されたメ
    モリおよびコンソールを有し、該コンソール装置は該中
    央処理装置に対し所定の指令を発して該メモリの内容を
    更新するようにされたメモリ書き換え方式において、該
    メモリへのデータの書き込みに先行する読み出し動作で
    エラーが発生しても、その更新動作を続行させることを
    特徴とするメモリ書き換え方式。
  2. (2)前記エラーが発生したときには、書き込みに先行
    して読み出したデータにエラー識別情報を付加し、コン
    ソール装置にこれを表示してから、前記更新動作を続行
    させることを特徴とする特許請求の範囲第1項記載のメ
    モリ書き換え方式。
JP59230339A 1984-11-02 1984-11-02 メモリ書き換え方式 Pending JPS61110246A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59230339A JPS61110246A (ja) 1984-11-02 1984-11-02 メモリ書き換え方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59230339A JPS61110246A (ja) 1984-11-02 1984-11-02 メモリ書き換え方式

Publications (1)

Publication Number Publication Date
JPS61110246A true JPS61110246A (ja) 1986-05-28

Family

ID=16906291

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59230339A Pending JPS61110246A (ja) 1984-11-02 1984-11-02 メモリ書き換え方式

Country Status (1)

Country Link
JP (1) JPS61110246A (ja)

Similar Documents

Publication Publication Date Title
US5251291A (en) Method of selectively transferring video displayed information
JPH02148235A (ja) データ退避方式
JPS61110246A (ja) メモリ書き換え方式
JP3129889B2 (ja) 数値制御装置
JPH08263111A (ja) プログラム作成装置
JPH0630051B2 (ja) 情報転送方法
JPH01108634A (ja) 外部記録媒体誤使用防止方式
JPS644211B2 (ja)
JPS60160466A (ja) 階層形シ−ケンス制御装置
JPS5922147A (ja) 再試行処理のチエツク方式
JPH0235664A (ja) 磁気ディスク制御装置の論理セクタ書込方式
JPH0421018A (ja) データ入力装置
JPS6026394A (ja) 表示制御方法
JPS62189544A (ja) 情報処理装置
JPH0550013B2 (ja)
JPS61128287A (ja) 文字表示制御方式
JPH03105611A (ja) 画面変更方式
JPH05257629A (ja) メッセージ表示方式
JPS6221151B2 (ja)
JPS59200337A (ja) ライトペンによる表示制御方式
JPS6349950A (ja) フアイル排他制御装置
JPS6225392A (ja) 情報記憶再利用方式
JPS63228237A (ja) プログラムデバツグ方式
JPS58205254A (ja) プログラム表示方式
JPS6130299B2 (ja)