JPS63228237A - プログラムデバツグ方式 - Google Patents

プログラムデバツグ方式

Info

Publication number
JPS63228237A
JPS63228237A JP62062072A JP6207287A JPS63228237A JP S63228237 A JPS63228237 A JP S63228237A JP 62062072 A JP62062072 A JP 62062072A JP 6207287 A JP6207287 A JP 6207287A JP S63228237 A JPS63228237 A JP S63228237A
Authority
JP
Japan
Prior art keywords
instruction
program
word
instruction word
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62062072A
Other languages
English (en)
Inventor
Kenichi Murakami
健一 村上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62062072A priority Critical patent/JPS63228237A/ja
Publication of JPS63228237A publication Critical patent/JPS63228237A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置のプログラムデバッグ方式に関し
、特にプログラム内の命令語の命令の実行を確認するプ
ログラムデバッグ方式に関する。
〔従来の技術〕
近年、プログラムの完全性を確認することの重要性がま
すます大きくなってきている。プログラムの完全性を確
認するための必要条件の1つとして、プログラムデバッ
グ時にプログラムの全命令の実行の確認が行われること
が必要となる。
しかし、−iにプログラムの全命令の実行を確認できる
プログラムデバッグ条件を事前に洗い上げ、かつそのプ
ログラムデバッグ条件で全命令の実行の確認が十分であ
ることを証明することば非常に困難である。
したがって、従来のプログラムデバッグ方式は、ハード
ウェアあるいはソフトウェアによる命令アドレスのトレ
ーサを用いて実行命令の命令アドレスを実行順に得るこ
とにより、プログラムデバッグ時の実行命令を確認し未
実行命令を検出して、その未実行命令を実行するプログ
ラムデバッグ時件を追加する方式となっていた。
〔発明が解決しようとする問題点〕
上述した従来のプログラムデバッグ方式では、実行命令
を実行順に命令アドレスとして示すのみであったので、
実行命令をプログラムの命令と対応させるためにはプロ
グラムデバッグ者がトレーサの出力データをプログラム
リストと比較照合するなどの人手による作業を行うか、
莫大なソフトウェアを開発してトレーサの出力データと
プログラムの命令との対応をとるツールを準備するかし
なければならず、プログラムのデバッグ効率が低下する
という欠点がある。
本発明の目的は、上述の点に鑑み、プログラムの実際の
運用時には命令実行時間に影響を与えず、プログラムデ
バッグ時にはプログラムの命令の実行確認を容易に行う
ことのできるプログラムデバッグ方式を提供することに
ある。
〔問題点を解決するための手段〕
本発明のプログラムデバッグ方式は、命令語の命令の実
行時の動作モードがプログラムデバッグモードであるか
否かを判定するプログラムデバッグモード判定手段と、
前記プログラムデバッグモードで前記命令語の命令が実
行されたときに前記命令語内に設定された命令実行表示
ビットをオンにする命令実行表示ビットオン手段と、前
記プログラムデバッグモードで前記命令語の命令が実行
されたときに前記命令語の命令が条件付き分岐命令でか
つ分岐条件が成立しているならば前記命令語内に設定さ
れた分岐条件成立表示ビットをオンにする分岐条件成立
表示ビットオン手段と、前記プログラムデバッグモード
で前記命令語の命令が実行されたときに前記命令語の命
令が条件付き分岐命令でかつ分岐条件が成立していない
ならば前記命令語内に設定された分岐条件不成立表示ビ
ットをオンにする分岐条件不成立表示ビットオン手段と
を有する。
[作用〕 本発明のプログラムデバッグ方式では、プログラムデバ
ッグモード判定手段が命令語の命令の実行時の動作モー
ドがプログラムデバッグモードであるか否かを判定し、
命令実行表示ピントオン手段が前記プログラムデバッグ
モードで前記命令語の命令が実行されたときに前記命令
語内に設定された命令実行表示ビットをオンし、分岐条
件成立表示ビットオン手段が前記プログラムデバッグモ
ードで前記命令語の命令が実行されたときに前記命令語
の命令が条件付き分岐命令でかつ分岐条件が成立してい
るならば前記命令語内に設定された分岐条件成立表示ビ
ットをオンにし、分岐条件不成立表示ビットオン手段が
前記プログラムデバッグモードで前記命令語の命令が実
行されたときに前記命令語の命令が条件付き分岐命令で
かつ分岐条件が成立していないならば前記命令語内に設
定された分岐条件不成立表示ビットをオンにする。
〔実施例〕
次に、本発明について図面を参照して詳細に説明する。
  “ 第1図は、本発明の一実施例のプログラムデバッグ方式
が適用された情報処理装置の構成を示すブロック図であ
る。この情報処理装置は、論理装置lと、主記憶装置2
と、表示回路3と、書込み回路4とから構成されている
論理装置1は、プログラムデバッグモード表示ビット(
図示せず)を存するモードレジスタ11と、命令語20
(第2図参照)の命令の実行アドレスを格納する命令ア
ドレスレジスタ12と、命令語20を格納する命令レジ
スタ13と、分岐条件成立か不成立かを判定するために
参照されるインジケータレジスタ14とを含んでいる。
主記憶装置2は、複数の命令語20を含むプログラムを
格納している。
表示回路3は、命令語20の命令実行表示ビット21(
第2図参照)をオンにするとともに、命令語20の命令
が条件付き分岐命令であるときには分岐条件成立表示ビ
ット22(第2図参照)または分岐条件不成立表示ビッ
ト23(第2図参照)をオンにし、命令語20の他のフ
ィールドは加工しない。
書込み回路4は、モードレジスタ11内のプログラムデ
バッグモード表示ビットがオンのときに表示回路3を起
動させるとともに、表示回路3の動作終了後に命令レジ
スタ13の命令語20を表示回路3を介して取り込んで
命令アドレスレジスタ12の示す主記憶装置2のアドレ
スに書き込む。
第2図は、第1図中の主記憶′A置1に格納される命令
語20のフォーマットの一例を示す図である。
本例の命令語20は、命令実行表示ビット21と、分岐
条件成立表示ビット22と、分岐条件不成立表示ビット
23と、命令コード24と、オペランド25とを含んで
構成されている。なお、分岐条件成立表示ビット22お
よび分岐条件不成立表示ビット23は、命令語20の命
令が条件付き分岐命令のときにのみ意味をもつ。
第3図を参照すると、表示回路3における処理は、命令
実行表示ビットオンステップ31と、条件付き分岐命令
判定ステップ32と、分岐条件成立判定ステップ33と
、分岐条件成立表示ビットオンステツブ34と、分岐条
件不成立表示ビットオンステップ35とからなる。
次に、このように構成された本実施例のプログラムデバ
ソグ方式の動作について説明する。
プログラムは、すべての命令語20の命令実行表示ビッ
ト213分岐条件成立表示ビット22および分岐条件不
成立表示ビット23がすべてオフの状態で主記憶装置2
にロードされる。
主記憶装置2にロードされたプログラムがプログラムデ
バソグモードで実行されるときには、論理装置1は、モ
ードレジスタ11内のプログラムデバッグモード表示ビ
ットをオンし、主記憶装置2に格納されたプログラムを
実行するために、プログラム内の1つの命令語20を命
令アドレスレジスタ12で示される主記憶装置2のアド
レスから命令レジスタ13に読み込む。
命令レジスタ13に読み込まれた命令語20の命令を実
行後、書込み回路4は、モードレジスタ11内のプログ
ラムデバッグモード表示ビットがオンであるかどうかを
判定し、モードレジスタ11内のプログラムデバッグモ
ード表示ビットがオンであれば、表示回路3を起動する
書込み回路4の指示によって起動された表示回路3は、
命令レジスタ13内にある命令語20の命令実行表示ピ
ント21をオンにしくステップ31)、命令語20の命
令コード24を調べて命令語20の命令が条件付き分岐
命令であるかどうかを判定して(ステップ32)、命令
語20の命令が条件付き分岐命令でないときには処理を
終了する。命令語20の命令が条件付き分岐命令である
ときには、表示回路3は、さらにインジケータレジスタ
14の状態が分岐条件を満足しているかどうかを判定し
くステップ33)、インジケータレジスタ14の状態が
分岐条件を満足しているときには命令レジスタ13内に
ある命令語20の分岐条件成立表示ビット22をオンに
して(ステップ34)、処理を終了する。インジケータ
レジスタ14の状態が分岐条件を満足していないときに
は、表示回路3は、命令レジスタ13内にある命令語2
0の分岐条件不成立表示ビット23をオンして(ステッ
プ35)、処理を終了する。
表示回路3の動作が終了すると、書込み回路4は、命令
レジスタ13の命令語20を表示回路3を介して取り込
み、命令アドレスレジスタ12で示される主記憶装置2
のアドレスに書き込む。
したがって、主記憶装置2の命令語20の命令実行表示
ビット21はオンとなり、さらに命令語20の命令が条
件付き分岐命令であれば分岐条件成立表示ビット22あ
るいは分岐条件不成立表示ビット23がオンとなる。た
だし、命令語20の他のフィールドは加工されていない
以上のような処理を繰り返してプログラムの実行が終了
すると、主記憶装置2のプログラムのうちの命令が実行
された命令語20の命令実行表示ビット21はすべてオ
ンになり、実行された命令語20の命令が条件付き分岐
命令であれば分岐条件成立表示ビット22および分岐条
件不成立表示ビット23のうちのどちらかがあるいはど
ちらもオンとなる。
したがって、ダンプルーチンやユーティリティプログラ
ム等を使って主記憶装置2のプログラム領域をみると、
命令実行表示ビット21がオフの命令語20の命令が未
実行であることを検出でき、しかも条件付き分岐命令に
対しては分岐条件成立表示ビット22と分岐条件不成立
表示ビット23とを参照することによってプログラムの
流れ具合を検出できる。
なお、モードレジスタ11内のプログラムデバッ々゛モ
ード表示ビットがオフのとき、すなわちプログラムがプ
ログラムデバッグモードで実行されていないときには、
書込み回路4は動作しない。したがって、実際の運用時
の命令実行時間に与える影響はほとんどない。
〔発明の効果〕
以上説明したように本発明は、命令語に命令実行表示ビ
ットと命令語の命令が条件付き分岐命令であるときに意
味がある分岐条件成立表示ビットおよび分岐条件不成立
表示ビットとを設けてプログラムをプログラムデバッグ
モードで実行したときに命令の実行確認を容易にするよ
うに構成したことにより、プログラムの実際の運用時に
はプログラムの実行時間に影響を与えず、かつプログラ
ムのデバッグ時にはプログラムの命令の実行確認の作業
の効率を向上させることができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例のプログラムデバッグ方式が
適用された情報処理装置の構成を示すブロック図、 第2図は第1図中の主記憶装置に格納される命令語のフ
ォーマントの一例を示す図、 第3図は第1図中の表示回路における処理を示す流れ図
である。 ■・・・論理装置、 2・・・主記憶装置、 3・・・表示回路、 4・・・書込み回路、 11・・・モードレジスタ、 12・・・命令アドレスレジスタ、 13・・・命令レジスタ、 14・・・インジケータレジスタ、 20・・・命令語、 21・・・命令実行表示ビット、 22・・・分岐条件成立表示ビット、 23・・・分岐条件不成立表示ビ・ノド、24・ ・ 
・命令コード、 25・・・オペランドである。

Claims (1)

  1. 【特許請求の範囲】 命令語の命令の実行時の動作モードがプログラムデバッ
    グモードであるか否かを判定するプログラムデバッグモ
    ード判定手段と、 前記プログラムデバッグモードで前記命令語の命令が実
    行されたときに前記命令語内に設定された命令実行表示
    ビットをオンにする命令実行表示ビットオン手段と、 前記プログラムデバッグモードで前記命令語の命令が実
    行されたときに前記命令語の命令が条件付き分岐命令で
    かつ分岐条件が成立しているならば前記命令語内に設定
    された分岐条件成立表示ビットをオンにする分岐条件成
    立表示ビットオン手段と、 前記プログラムデバッグモードで前記命令語の命令が実
    行されたときに前記命令語の命令が条件付き分岐命令で
    かつ分岐条件が成立していないならば前記命令語内に設
    定された分岐条件不成立表示ビットをオンにする分岐条
    件不成立表示ビットオン手段と、 を有することを特徴とするプログラムデバッグ方式。
JP62062072A 1987-03-17 1987-03-17 プログラムデバツグ方式 Pending JPS63228237A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62062072A JPS63228237A (ja) 1987-03-17 1987-03-17 プログラムデバツグ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62062072A JPS63228237A (ja) 1987-03-17 1987-03-17 プログラムデバツグ方式

Publications (1)

Publication Number Publication Date
JPS63228237A true JPS63228237A (ja) 1988-09-22

Family

ID=13189511

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62062072A Pending JPS63228237A (ja) 1987-03-17 1987-03-17 プログラムデバツグ方式

Country Status (1)

Country Link
JP (1) JPS63228237A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012138004A (ja) * 2010-12-27 2012-07-19 Internatl Business Mach Corp <Ibm> プログラム解析の方法、システムおよびプログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012138004A (ja) * 2010-12-27 2012-07-19 Internatl Business Mach Corp <Ibm> プログラム解析の方法、システムおよびプログラム

Similar Documents

Publication Publication Date Title
KR900002604B1 (ko) 제어기억장치를 갖는 정보처리장치내의 에러회복 장치 및 방법.
JPS63228237A (ja) プログラムデバツグ方式
JPS6170644A (ja) プログラムデバク方式
JPS60262251A (ja) マイクロプロセツサ開発支援装置
JPH0954694A (ja) パイプラインプロセッサおよびその処理方法
JPS59103158A (ja) デイジタル信号処理プログラムデバツグ方式
JP3428253B2 (ja) シーケンサ
JPH04328644A (ja) デバッグ支援装置
JPH05108404A (ja) デバツガシステム
JPH0367340A (ja) シミュレータ
JPS61123942A (ja) マイクロプロセツサ用デバツク装置
JPH03168845A (ja) 命令実行制御方式
JPH0287237A (ja) Execute命令制御方式
JPS5936853A (ja) 演算処理装置
JPS6249454A (ja) マイクロプログラムのデバツグ支援回路
JPH0535499A (ja) データ処理装置及びデータ処理方法
JP2002014844A (ja) デバッグ方法及び記録媒体
JPS6159696A (ja) 制御メモリ修復方式
JPH03271837A (ja) Mt系テストプログラム・テスト方式
JPH0148564B2 (ja)
JPH0433136A (ja) マイクロプロセッサ
JPH01231135A (ja) プログラムのトレース方式
JPH0444973B2 (ja)
JPS59218555A (ja) マイクロプログラム制御装置
JPH064333A (ja) ブレークポイント設定装置