JPS6110379A - スキユ−歪除去装置 - Google Patents

スキユ−歪除去装置

Info

Publication number
JPS6110379A
JPS6110379A JP59131700A JP13170084A JPS6110379A JP S6110379 A JPS6110379 A JP S6110379A JP 59131700 A JP59131700 A JP 59131700A JP 13170084 A JP13170084 A JP 13170084A JP S6110379 A JPS6110379 A JP S6110379A
Authority
JP
Japan
Prior art keywords
signal
circuit
output
oscillation
generation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59131700A
Other languages
English (en)
Other versions
JPH084336B2 (ja
Inventor
Hitoaki Owashi
仁朗 尾鷲
Takashi Furuhata
降旗 隆
Michio Hibi
日比 道雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP59131700A priority Critical patent/JPH084336B2/ja
Priority to KR1019850004302A priority patent/KR900001769B1/ko
Priority to EP85107852A priority patent/EP0166428A3/en
Priority to DE3588015T priority patent/DE3588015T2/de
Priority to EP90121106A priority patent/EP0421486B1/en
Priority to US06/748,906 priority patent/US4746996A/en
Publication of JPS6110379A publication Critical patent/JPS6110379A/ja
Publication of JPH084336B2 publication Critical patent/JPH084336B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/896Time-base error compensation using a digital memory with independent write-in and read-out clock generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/932Regeneration of analogue synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の利用分野) 本発明は複数の磁気ヘッドを有するヘリカルスキャン型
磁気記録再生装置に係り、特に一垂直走査期閣内の映像
信号を複数の磁気ヘッドで切換えて記録再生する場合に
好適なスキ為一歪除去装置に関する。
(発明の背景) 現行のテレビジ璽ン信号方式に比べて、より臨場感を高
める、および解像度を上げるなどの目的のために、新規
格のテレビジョン信号方式が検討されている。この方式
は画質および音質の高品位比を目的としているので高品
位テレビジョン方式と一般に呼ばれている。高品位テレ
ビジ1ン方式では水平および垂直方向の解像度を約2倍
にあげているため、伝送lこ要する周波数帯域は現行テ
レビジ1ン信号帯域の約4倍必要となる。
上記の高品位テレビジ璽ン信号を磁気記録再生する場合
、現行テレビジ曹ン信号用の磁気記録再生装置を用いた
のでは高品位テレビジ胃ン信号のヘリカルスキャン型磁
気記録再生装置ではヘッドシリンダの回転数を4倍にし
なければならない。
第3図は2ヘツドヘリ力ルスキヤン型磁気記録再生装置
を用いて映像信号を再生した場合の再生信号を示した図
である。この図において、1は現行テレビジ璽ン信号を
記録再生した場合、Cは高品位テレビジ冒ン信号をヘッ
ドシリンダの回転数を4倍にして記録再生した場合の再
生信号を示している。また、bは現行テレビジ胃ン信号
を通常のヘッドシリンダ回転数で記録再生した場合のヘ
ッド切換え信号を、dは高品位テレビジ璽ン信号を記録
再生するためにヘッドシリンダを4倍回転した場合のヘ
ッド切換え信号を示す。
ヘリカルスキャン型磁気記録再生装置では、テープテン
シロンの変動により記録されたトラック長が伸縮したり
、テープ自体が伸縮したり、あるいは互換再生時にはヘ
ッド取付は位置又はシリンダ径の微妙な違いなどにより
、ヘッド切換え部分でに1のヘッドで再生された信号と
第2のヘッドで再生された信号で時間ずれが生じる。
wc4図は第3図1及びCに示す再生信号の信号切換え
部付近を拡大して示した図である。eは第1のヘッドで
再生された信号を示し、fは第2のヘッドで再生された
信号を示す。なお実際に記録再生される映像信号はPM
変調されているが、時間不連続となる様子がわかるよう
に変調信号である映像信号を用いて示した。
gはヘッドの切換え信号を示す。また、hは第1のヘッ
ドで再生された信号から第2のヘッドで再生された信号
へ切換えられた後の一連の映像信号を示す。
前記したように、トラック長の伸縮などにより、第1の
ヘッドで再生された信号と第2のヘッドで再生された信
号間で時間ずれが生じている。このため、再生信号を切
換えると、第4図hのhl に示すように、切換えた位
置での映像信号が不連続になるとともに、水平同期信号
は同図H8に示すように位相不連続になってしまう。
第5図はヘッドシリンダの回転数を4倍iこして記録再
生した場合のテレビ画面上での再生画像を模式的に示し
た図である@ヘッドの切換え位置で、水平同期信号の位
相が不連続となっているため、画面上で示された垂直方
向の画像は不連続となり、またテレビ受像機の水平同期
人FC回路の時定数により引込み期間内ではスキニー歪
が生じる。
第3図a,bに示す通常回転数の場合には、スキエー歪
は一垂直走査期間内に1箇所しか現われないので、該ス
キ1−歪は垂直ブランキング期間及びテレビ画面のオー
バースキャン部内に納まるように調整されている。この
ため、テレビ画面上ではスキ1−歪はほとんど観測され
ない。
一方、第3図c、dに示す4倍回転の場合には、−垂直
走査期間内に4箇所のスキ1−歪が生じるので、第5図
に示すように少なくとも3箇所のスキュー歪が画面中に
現われてしまい。著しく画質を劣化させてしまうという
問題がある。
(発明の目的) 本発明の目的は、上記したヘッド切換え時のスキュー歪
を除去し、高品位な画質を記録再生可能な磁気記録再生
装置を提供することにある。
(発明の概1り 本発明の特徴は、入力映像信号に含まれる同期情報に瞬
時瞬時位相同期した一定周波数の発振出力を発振回路か
ら出力し、その出力をもって入力映像信号のサンプリン
グクロックとなし、このサンプリングクロックを計数し
所定値となった時に一水平走査期関内の映像情報信号の
サンプリング終了を示す信号を出力し、この信号により
ヘッド切換え信号をラッチし、ラッチされたヘッド切換
え信号を用いて再生映像信号を切換えるようにして映像
情報信号期間内でのヘッド切換えを防止することにより
スキ1−歪を除去するようにした点にある。
(発明の実施例) 以下に、本発明を実施例によって説明する。第1図は本
発明によるスキニー歪除去装置の一実施例のブロック図
を示しており、第2図はその各部波形を示す。なお、第
2図e〜gは第4図e〜gを再起したものである。
第1図において、10はFM復調された再生映像信号の
入力端子、20はスキ1−歪を除去された再生映像信号
の出力端子、11は低域通過ろ波器(以下LPFと記す
)、12はクランプ回路、13はAD変換器、14はラ
ンダムアクセスメモリ (以下RAMと記す)、15は
0人変換器、16は LPP、1フは加算回路である0
また、30は水平同期分離回路、31は遅延回路、32
は書込みクロック発生回路、33は書込みアドレス発生
回路、40は読取りクロツク発生回路、41は読取りア
ドレス発生回路、42は基準同期信号発生回路、43は
遅延回路、44は基準垂直同期信号の出力端子、50は
ヘッド切換え信号入力端子、51はD型フリップフロッ
プ、52はラッチされたヘッド切換え信号の出力端子で
ある。
なお、基準同期信号発生回路42としては、市販のIC
(fllえば、HD 4400)2)を用いることがで
きる。
端子10より入力された第2図りに示すFM復調された
再生映像信号りは、 LPPII、クランプ回路12を
介して入り変換器13に入力される0LPFIIでは人
り変換器13でのサンプリングによる折返し雑音が生じ
ないように、映像信号りのにし、クランプ回路12では
ペデスタルレベルを一部電位Iこ固定する。
再生映像信号り中、テレビ画面上に映し出されるのは第
2図りの波形中に示す人からBまでの映・像の内容を伝
送する期間(以下、この期間の信号を映像情報信号と呼
ぶ)である。Bから人′までの期間は水平ブランキング
期間であり、画面上には映出されない。
一方、映像信号りは水平同期分離回路30にも入力され
、水平走査に基づく同期情報が分離出力される。水平同
期分離回路30で分離出力された水平同期信号は、遅延
回路31を経て°書込みクロツク発生回路32に入力さ
れる。
遅延回路31はたとえばモノマルチバイブレータで構成
されており、第2図1に示すように水平同期信号を位置
入まで時間τ遅延する。
@2図jは第1図の書込みクロック発生回路32の出力
信号jを示しており、第2図iに示す遅延した水平同期
信号lの立下りエツジに位相同期して発振を開始し、信
号lが低レベル(以下1L″と記す)の期間は発振を継
続する0そして信号1が高レベル(以下“H#と記す)
になると発振を停止する。信号lは書込みクロックjの
発振開始点を制御するので以下スタートパルスと呼ぶ。
また、書込みクロック発生回路32の発振周波数は書込
みクロックjの周波数と後述する読取りクロックLの周
波数がほぼ一致するように設定する0書込みクロックj
は人り変換器13及び誉込みアドレス発生回路33に入
力される。
入り変換器13では書込みクロックjに従い、第2図り
に示す再生映像信号を位置入からBまでの期間入り変換
し、人り変換器13の出力信号はBλM14 に入力さ
れる。
書込みアドレス発生回路33はカウンタ回路より成り、
該カウンタ回路は書込みクロックjが停止している期間
にクリアされ、位置入からカウントを開始し所定値とな
る位置Bでカウントを停止するように構成されている。
このカウンタ回路の値はアドレス信号としてR入M14
に与えられ、λD変換された映像情報信号は核アドレス
信号に基づいてRλM14の所定位置に格納される。
また、上記したように書込みアドレス発生回路33のカ
ウンタ回路は位置Bまで畳込みクロックjをカウントす
ると所定値となり、映像情報信号のサンプリング終了を
示す信号k (第2図のk)分出力する。該信号にはD
型フリップフロッグ51Dクロツク入力端子CKに入力
される。
D型フリップフロ゛ツブ51のD入力端子には、端子5
0から入力されたヘッド切換え信号gが入力されており
、前記のサンプリング終了信号にでラッチされ、端子5
2にはラッチされたヘッド切換え信号g′が出力される
。端子52から出力されたヘッド切換え信号g′を用い
、一方のヘッドで再生された映像信号・と他方のヘッド
で再生された映像信号fを切換え制御することにより、
一連の映像信号りを得る。
信号g′は位置Bでのみ状態を反転するので、ヘッド切
換え時にも映像情報信号の不連続をなくすことができる
また、サンプリング終了直後にヘッドを切換えているの
で、次のラインの水平同期信号までの期間を長くとるこ
とができる。このため、スキューにより水平同期信号の
時間間隔が短縮された場合にも、次のラインの水平同期
信号を失うことなく確実に検出することができ、書込み
クロック発生回路32でヘッド切換え直後にも水平同期
信号に位相同期した書込みクロック信号jを作ることが
可能である。
次に読取りの方法について説明する。
読取りクロツク発生回路40はクリスタル等を用いた安
定な連続信号を発生する発振器より成り、その基準発振
出力は基準同期信号発生回路42に入力され、安定な基
準同期信号を生成する。
同期信号発生回路42で作られた基準水平同期信号RH
8は、遅延回路31の遅延時間τとほぼ同じ遅延時間を
有する遅延回路43を介して読取りクロツク発生回路4
0に入力される。読取りクロック発生回路40では遅延
回路43の出力信号をゲート信号となし、第2図tに示
すように、基準水平同期信号RHBから時間τの間クロ
ック信号を停止する読取りクロックtを生成し、読取り
アドレス発生回路41と0人変換器15に入力する。
読取りアドレス発生回路41は書込みアドレス発生回路
33と同様にカウンタ回路で構成されており、該カウン
タ回路は、読取りクロックtが停止している期間にクリ
アされる。また読取りクロックtが入力されるとカウン
トを開始する。該カウンタ回路の出力信号は読取りアド
レスとしてRAM 14に入力され、 凡人M14に格
納されていた映像情報信号が読取られる。読取られた映
像情報信号は、0人変換器15でアナログ信号に変換さ
れ、同期信号が除去されたアナログ映像信号m(第2図
参照)が復元される。
該アナログ映像信号mは読取りクロツク信号を装帯域を
除去された後、加算回路17に入力される。そして、該
アナログ映像信号mは、該加算回路17により、基準同
期信号発生回路42で作られた所定の時間間隔を有する
基準同期信号几CSを加算され、同期信号間隔の変rし
がない第2図nに示す映像信号nが作成される。この映
像信号nは端子20から出力される〇 なお、基準同期信号発生回路42から出力された基準垂
直同期信号RV8は、端子44を介して、図示しないサ
ーボ制御装置の基準信号として出力される。
このサーボ制御装置は、上記第1図の実施例に基づくス
キュー歪除去装置を適用する磁気記録再生装置などにお
いて、磁気ヘッドなどの信号検出媒体と磁気テープなど
の記録媒体との相対的な位相を制御して信号を正しく再
生するためのトラッキング制御系などで構成され、従来
から公知のものが用いられる。
このサーボ制御装置に上記端子44からの基準垂直同期
信号RV8が入力されることによって、端子10からの
入力映像信号りがこの基準垂直同期信号RV8に位相同
期するようにサーボ制御される。更に具体的には入力映
像信号りの垂直同期信号の位相に対して上記基準垂直同
期信号RV8の位相力場間的に遅れた状態で位相同期す
るようにサーボ制御される。
このサーボ制御により、RAM14への書込み動作が読
取り動作より時間先行するように制御される。このため
、 RAM14に書込まれた映倫情報は欠落なくそのす
べてが変動のない安定した時間軸で正しぐ読取られ、ま
たRAM 14への書込み時に削除されたブランキング
と同期情報は加算回路17にて読取りと同じ安定した時
間軸の基準同期信号RC8によって補われる。したがっ
て、端子20からは入力映像信号りのスキニー歪が除去
された安定な映像信号が正しく復元されて出力され、著
しい画質改善効果が得られる。
第1図に示した実施例ではメモリとしてRAMを用いた
場合について説明を行なったが、メモリとしては RA
Mの代りにシフトレジスタ、 COD遅延線などを用い
ても良く、本発明の主旨をはずれるものではない。
また、第1図に示した実施例における書込みクロックj
の周波数は、書込みクロック発生回路32の固有の発振
周波数によって定められるが、その発振周波数は電源電
圧変動や周囲温湿度変化、回路部品の経時変化などによ
って変動し、安定な読取りクロックtの周波数との偏差
が大きくなると画面上での横方向の伸縮が生ずる。
本発明はこうした問題をも解決し常に安定した一定周波
数の書込みクロックを生成できスキュー歪を除去できる
装置を提供するものであり、第1図の回路32の発振周
波数をPLL購成で回路40の発振周波数に一致させる
ものである。安定比した書込みクロック生成回路の一具
体例を第6図に示す。第7図はその動作説明用の波形図
である。
なお、第6図は、第1図の水平同期分離回路30、遅延
回路31および書込みクロック発生回路32にかわる一
具体回路例を示す〇 第6図において、60は映像信号の入力端子、61は同
期分離回路、62は水平同期分離回路、63は AND
回路、64はモノマルチバイブレータ、65は発振回路
、Toは書込みクロック出力端子である0また。81は
垂直同期分離回路、82はモノマルチバイブレータ、8
3はラッチ回路、84は@1図における読取りクロツク
発生回路40を構成する水晶発振回路、85は−の分周
回路、86は位相比較回路、87はゲート回路、88は
ループフィルタ回路、89は−の分周回路であるO 端子60からの映像信号a (第7図のa)より、それ
に含まれる同期情報(第7因島の81.82)が同期分
離回路61にて分離出力される。該同期分離回路61か
らの出力は、水平同期分離回路62および垂直同期分離
回路81により、それぞれ水平同期信号b (第7図の
b)および垂直同期信号C(第7図のC)が分離出力さ
れる。垂直同期分離回路81の出力Cによりモノマルチ
バイブレータ82がトリガされて、入力映像信号の垂直
ブランキング期間に基づく所定時間T0のパルス幅の出
力d (第7図のd)がモノマルチバイブレータ82よ
り得られる。
該モノマルチバイブレータ82からの出力dは、ラッチ
回路83にて水平同期分離回路62からの出力すの立下
りにより同期化される。このため、その出力・は、第7
図の・に示すように、所定時間T、の期間1L”の信号
となり、いわば入力映像信号の垂直ブランキング期間を
検知した信号となる0 水平同期分離回路62からの出力すは、このラッチ回路
83からの出力・により 入ND回路63でゲートされ
、その出力f (第7図のf)によりモノマルチバイブ
レータ64がトリガされる。その結果、モノマルチバイ
ブレータ64からの出力であるスタートパルスgは、第
7図のgに示すように上記のブランキング期間に対応す
るT、の期間以外では出力され、該T1の期間ではイン
ヒビットされて出力されない。
このモノマルチバイブレータ64からのスタートパルス
gは発振回路65のイネーブル端子Eに 。
入力される。この結果、先の第1図でも述べたように、
このスタートパルス[の立下りに同期化した発振出力(
第7図りの斜線部分が発振出力の得られる期間)が発振
回路65より得られる。発振回路65は電圧制御形の発
振回路であり、その具体例としてはテキサス・インスツ
ルメント社製のイネーブル端子(E)と電圧制御入力端
子(v)を有するIC(SN748124N) などが
用いられる。
発振回路65の出力りは、第7図のhに示すように上記
の垂直ブランキングT、の期間では、その直前のスター
トパルス(第7図gのX)によって同期発振された出力
となる。
本具体例は、この垂直ブランキング期間T1において、
いわゆるPLL回路により、その発振出力を第1図に示
した読取りクロック発振回路40の安定な発振源である
水晶発振回路84に位相同期させて、周波数偏差を生じ
ない安定した発振周波数を確保することを特徴とするも
のである。
すなわち、水晶発振回路84にて安定した周波数の基準
信号を得、回路85,86,87,88゜65.89に
より PLL回路を構成して、発振回路65からの発振
出力りを上記水晶発振回路84からの基準信号に位相同
期させるものである。
この動作を具体的に説明すると、水晶発振回路84から
の出力は、1/11分周回路85にて適宜−に分周され
、その出力は位相比較回路86の一方に供給される。該
位相比較回路86の他方には、発振回路65からの出力
りをμ分周回路89にて適宜−に分周した出力が供給さ
れる。
前記位相比較回路86にてこれらが位相比較され、両者
の位相差に応じた誤差信号が、該位相比較回路86より
出力される。ゲート回路87はうッチ回路83からの出
力・によって上記の垂直ブランキングT、の期間だけ位
相比較回路86からの出力をゲートしてループフィルタ
回路88に供給する。一方、それ以外の期間ではゲート
回路87はオフとなって、位相比較回路86からループ
フィルタ回路88への供給は遮断されるとともに、回路
87の出力インピーダンスは十分高くなる。
この結果、垂直ブランキングT、の期間でのみ位相比較
回路86からの位相誤差信号がゲート回路87を介して
ループフィルタ回路88に供給され、それ以外の期間で
はその位相誤差信号パ)レープフィルタ回路88に保持
される。
ループフィルタ回路88は積分回路などで構成され、こ
の回路88にて位相誤差信号は十分平滑され、また以上
の PLL回路の特注が十分安定するように特性補償さ
れる。このループフィルタ回路88の出力は発振回路6
5の電圧制御入力端子Vに入力される。
以上で構成される PLL負帰還制御により、発振回路
65の発振出力りは水晶発振回路84からの安定な基準
信号に位相同期結合され、その発振周波数f0は、上記
基準信号の周波数をf、とすると、次式で与えられる。
fo−一・ fI  −−−−−−−−−−−−−−−
(1)核発振周波数f0は、m、n、fIの値によりf
o  の値を任意に設定でき、その設定値に対して偏差
を生じることもない。また、基準信号が一定の定値制御
系であって、しかも基準信号と発振出力との位相距離を
小さくできること(すなわち、14分周回路89のmを
1に近ずけることができる)、また位相同期引込み時の
位相ずれの最大値 ・は高々発振出力の1周期であるこ
となどから、十分な応答速度を得ることができて発振出
力の位相変動も生じ難く、たとえ生じたとしてもそれは
ゎずかである。しかも、発振出力の位相は入力映倫信号
に含まれる同期情報に瞬時々qltられるから、前記位
相変動の影響は大幅に軽減される。
なお、以上の実施例では、映像信号の同期情報として、
従来からの水平走査単位の水平同期信号及び垂直走査単
位の垂直同期信号を用いた場合を図示したが、本発明は
これに限るものではない。
例えば高精細映像信号などで一部提案されているように
複数の(例えば2つの)水平走査につき1つの水平同期
情報を割り当てるような場合、あるいは輝度情報と色度
情報を1つの水平走査期間に1つの同期情報を割り当て
て時分割多重するような場合、あるいは1つの水平走査
期間に複数の同期情報(例えば輝度情報に対する同期情
報と色度情報に対する同期情報)を割り当てるような場
合にも適用できる。
更には、第2図及び第7図に示したような負極性の同期
情報に限らず正極性の同期情報の場合にも、また従来か
らの同期信号の代わりに例えば水平ブランキングの一部
に別途多重した同期情報を用いるような場合にも適用で
きるものであり、これらいずれの場合においても本発明
の主旨にそうものであって得られる効果は同じである。
(発明の効果) 本発明によれば、ヘッド切換え時に映像情報信号内で信
号の不連続をなくすことができ、水平同期信号を所定の
一定間隔にすることができるので、スキュー歪を完全に
除去することができる。
また、書込みクロックと読取りクロツクをPLL回路に
より同一周波数となるように制御しているため、サンプ
リング処理による横方向の図形歪を生ずることなく上記
スキュー歪除去ができ著しい画質改善効果が得られる。
さらに、本発明は高品位な画質を記録再生する装置に用
いると、有効画面内のスキュー歪を除去できるので、そ
の効果は一層大きくなる0
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
その各部波形図、第3図は2ヘツドヘリカルスキヤン型
磁気記録再生装置の再生波形図、第4図はその拡大図、
第5図はスキュー歪を持った映倫信号のテレビ画面上で
の模式図、第6図は本発明の一実施例における書込みク
ロック生成回路の一具体例を示すブロック図、第7図は
その波形図である。 13・・・人り変換器、14・・・ランダムアクセスメ
モリ、15・・・D入質換器、30・・・水平同期分離
回路、32・・・書込みクロック発生回路、33・・・
書込みアドレス発生回路、40・・・読取リークロック
発生回路、41・・・読取りアドレス発生回路、42・
・・基準同期信号発生回路、51・・・D型フリップフ
ロップ、65・・・発振回路、84・・・水晶発振回路
、86・・・位相比較回路、87・・・ゲート回路、8
8・・・ループフィルタ回路 代理人 弁理士  平 木 道 人 Φ     −he      、j      + 
   つ  μ  1員    eべ      臼 
     くΦ     ←     cy+r 25図 6rlA 圀

Claims (2)

    【特許請求の範囲】
  1. (1)一垂直走査期間内の信号を複数のヘツドを切換え
    て記録再生して得たスキュー歪を有する信号を入力信号
    とし、該入力信号に同期した書込みクロツクを発生する
    書込みクロツク発生回路と、前記書込みクロツクの周波
    数とほぼ一致した安定な周波数を有する読取りクロツク
    を発生する読取りクロツク発生回路と、前記書込みクロ
    ツクに従い順次サンプリングされた前記入力信号が書込
    まれ、その後前記読出しクロツクに従い前記書込まれた
    入力信号が順次読出されるメモリと、前記書込みクロツ
    クを計数し、該計数値が予定値となった時にサンプリン
    グ終了信号を出力するカウンタ手段と、前記複数のヘツ
    ドを切換えるタイミングを制御するヘツド切換え信号を
    前記サンプリング終了信号でラツチするラツチ手段とを
    具備し、該ラツチ手段の出力信号を用いて前記複数のヘ
    ツドを切換えるようにしたことを特徴とするスキュー歪
    除去装置。
  2. (2)前記書込みクロツク発生回路が、前記入力信号に
    含まれる水平同期情報を分離する手段と、該入力信号に
    含まれる垂直ブランキング期間の少くとも一部を検出す
    る検出手段と、前記水平同期情報により発振の開始、継
    続および停止を制御される発振回路と、該発振回路の発
    振周波数を電圧制御する電圧制御手段と、前記読取りク
    ロツク発生回路の基準信号を発生する基準信号発生回路
    からの出力又は該出力を分周した出力と、前記発振回路
    からの出力又は該出力を分周した出力とを位相比較し、
    前記検出手段からの出力に応じて前記垂直ブランキング
    期間における位相誤差信号を前記電圧制御手段に負帰還
    する手段とから構成されていることを特徴とする前記特
    許請求の範囲第1項記載のスキュー歪除去装置。
JP59131700A 1984-06-26 1984-06-26 スキユ−歪除去装置 Expired - Fee Related JPH084336B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP59131700A JPH084336B2 (ja) 1984-06-26 1984-06-26 スキユ−歪除去装置
KR1019850004302A KR900001769B1 (ko) 1984-06-26 1985-06-18 영상신호 재생장치의 스큐왜곡 보정회로
EP85107852A EP0166428A3 (en) 1984-06-26 1985-06-25 Time base error compensation device for video signal reproducing apparatus
DE3588015T DE3588015T2 (de) 1984-06-26 1985-06-25 Skewfehlerkorrekturschaltung für Videosignalwiedergabegerät.
EP90121106A EP0421486B1 (en) 1984-06-26 1985-06-25 Skew error correction circuit for video signal reproducing apparatus
US06/748,906 US4746996A (en) 1984-06-26 1985-06-26 Skew error correction circuit for video signal reproducing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59131700A JPH084336B2 (ja) 1984-06-26 1984-06-26 スキユ−歪除去装置

Publications (2)

Publication Number Publication Date
JPS6110379A true JPS6110379A (ja) 1986-01-17
JPH084336B2 JPH084336B2 (ja) 1996-01-17

Family

ID=15064155

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59131700A Expired - Fee Related JPH084336B2 (ja) 1984-06-26 1984-06-26 スキユ−歪除去装置

Country Status (2)

Country Link
US (1) US4746996A (ja)
JP (1) JPH084336B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5933248A (en) * 1997-03-11 1999-08-03 Minolta Co., Ltd. Position adjusting apparatus for image reader unit
JP2008214927A (ja) * 2007-03-02 2008-09-18 Inax Corp 浴室ユニット設置構造及び施工方法

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL192766C (nl) * 1986-10-28 1998-01-06 Mitsubishi Electric Corp Registratie- en reproductieapparaat voor gesegmenteerde videorastersignalen.
JPH0251983A (ja) * 1988-08-12 1990-02-21 Sharp Corp 静止画像記録装置
JPH02186781A (ja) * 1989-01-13 1990-07-23 Pioneer Electron Corp 情報読取装置
US5179477A (en) * 1989-01-21 1993-01-12 Mitsubishi Denki Kabushiki Video tape recorder
US5438436A (en) * 1989-05-02 1995-08-01 Harris; Scott C. Facsimile machine apparatus
JP2969682B2 (ja) * 1989-10-02 1999-11-02 ソニー株式会社 磁気記録再生装置
DE4303437C1 (de) * 1993-02-05 1994-04-28 Siemens Ag Vorrichtung und Verfahren zur Taktgewinnung und Zeitbasiskorrektur bei einem System zur bildspeichergestützten Wiedergabe von Videosignalen
EP0705034B1 (en) * 1994-09-28 2001-05-16 Matsushita Electric Industrial Co., Ltd. Digital signal processing suitable for a non-standard analogue video signal
KR100269169B1 (ko) * 1995-08-25 2000-10-16 윤종용 하드 디스크 드라이브에서의 스큐 최적화 방법
US6912680B1 (en) * 1997-02-11 2005-06-28 Micron Technology, Inc. Memory system with dynamic timing correction
US6173432B1 (en) * 1997-06-20 2001-01-09 Micron Technology, Inc. Method and apparatus for generating a sequence of clock signals
US6101197A (en) 1997-09-18 2000-08-08 Micron Technology, Inc. Method and apparatus for adjusting the timing of signals over fine and coarse ranges
US6269451B1 (en) 1998-02-27 2001-07-31 Micron Technology, Inc. Method and apparatus for adjusting data timing by delaying clock signal
US6349399B1 (en) * 1998-09-03 2002-02-19 Micron Technology, Inc. Method and apparatus for generating expect data from a captured bit pattern, and memory device using same
US6374360B1 (en) 1998-12-11 2002-04-16 Micron Technology, Inc. Method and apparatus for bit-to-bit timing correction of a high speed memory bus
US6470060B1 (en) 1999-03-01 2002-10-22 Micron Technology, Inc. Method and apparatus for generating a phase dependent control signal
KR100311477B1 (ko) * 1999-08-21 2001-10-18 구자홍 디지털 티브이(Digital TV)의 동기신호 발생장치
US6801989B2 (en) 2001-06-28 2004-10-05 Micron Technology, Inc. Method and system for adjusting the timing offset between a clock signal and respective digital signals transmitted along with that clock signal, and memory device and computer system using same
US7168027B2 (en) 2003-06-12 2007-01-23 Micron Technology, Inc. Dynamic synchronization of data capture on an optical or other high speed communications link
US7234070B2 (en) 2003-10-27 2007-06-19 Micron Technology, Inc. System and method for using a learning sequence to establish communications on a high-speed nonsynchronous interface in the absence of clock forwarding
JP5506180B2 (ja) * 2007-11-21 2014-05-28 富士通テン株式会社 映像信号処理装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53151418U (ja) * 1977-05-02 1978-11-29
JPS55105806A (en) * 1979-02-07 1980-08-13 Oki Electric Ind Co Ltd Data recorder/reproducer

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1515584A (en) * 1976-01-28 1978-06-28 Quantel Ltd Time base corrector
JPS5625254A (en) * 1979-08-04 1981-03-11 Nippon Shiyuuhenki Kk Skew correction system
US4389678A (en) * 1979-10-05 1983-06-21 Nippon Electric Co., Ltd. Digital time-base corrector for special motion reproduction by helical-scan VTR
JPS5687225A (en) * 1979-12-17 1981-07-15 Nec Corp Skew correcting circuit
US4368492A (en) * 1980-04-08 1983-01-11 Rca Corporation Vertical sync independent digital skew servo
US4353099A (en) * 1981-03-12 1982-10-05 Precision Data, Inc. Tape-recorded signal recovery method and apparatus
JPS57160286A (en) * 1981-03-28 1982-10-02 Sony Corp Time base correcting device
JPS594279A (ja) * 1982-06-29 1984-01-11 Sony Corp 磁気記録再生装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53151418U (ja) * 1977-05-02 1978-11-29
JPS55105806A (en) * 1979-02-07 1980-08-13 Oki Electric Ind Co Ltd Data recorder/reproducer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5933248A (en) * 1997-03-11 1999-08-03 Minolta Co., Ltd. Position adjusting apparatus for image reader unit
JP2008214927A (ja) * 2007-03-02 2008-09-18 Inax Corp 浴室ユニット設置構造及び施工方法

Also Published As

Publication number Publication date
JPH084336B2 (ja) 1996-01-17
US4746996A (en) 1988-05-24

Similar Documents

Publication Publication Date Title
JPS6110379A (ja) スキユ−歪除去装置
KR900001769B1 (ko) 영상신호 재생장치의 스큐왜곡 보정회로
JP2757505B2 (ja) 時間軸補正装置
JPH05130568A (ja) ビデオ信号処理装置
KR920002669B1 (ko) 정극성의 수평동기신호를 갖는 영상신호를 기록하는데 적합한 영상신호의 기록재생장치 및 방법
JPH09182029A (ja) ジッタ低減回路
US5065385A (en) Time base control system with coarse and fine correction for a spindle servo
US5502572A (en) Variable speed video signal reproducing apparatus
JPS598482A (ja) 映像信号の記録再生装置
JP3184051B2 (ja) 時間軸補正回路
JPH0666104B2 (ja) 時間軸補正装置
JP4011685B2 (ja) 信号処理装置
JPH0466150B2 (ja)
JPS5833379A (ja) 静止画記録装置
JPH07114485B2 (ja) 磁気記録再生装置
JPS61189081A (ja) 画像メモリ装置
JPS6343479A (ja) 磁気記録再生装置
JPH04263578A (ja) 水平同期信号補正回路
JPH084337B2 (ja) 時間軸エラ−補正装置
JPS62239684A (ja) 磁気記録再生装置
JPH0686230A (ja) 映像信号記録再生装置
JPH0234098A (ja) 再生ビデオ信号のキャラクタ信号挿入回路
JPH01185086A (ja) タイムベースコレクタ
JPS6110378A (ja) 映像信号の時間軸補正装置
JPH04129485A (ja) 静止画信号出力装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees