JPH01185086A - タイムベースコレクタ - Google Patents
タイムベースコレクタInfo
- Publication number
- JPH01185086A JPH01185086A JP63008972A JP897288A JPH01185086A JP H01185086 A JPH01185086 A JP H01185086A JP 63008972 A JP63008972 A JP 63008972A JP 897288 A JP897288 A JP 897288A JP H01185086 A JPH01185086 A JP H01185086A
- Authority
- JP
- Japan
- Prior art keywords
- input
- synchronizing signal
- signal
- frequency
- horizontal synchronizing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000006835 compression Effects 0.000 abstract description 3
- 238000007906 compression Methods 0.000 abstract description 3
- 230000001360 synchronised effect Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 239000002131 composite material Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
Landscapes
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、映像信号の時間軸を補正するタイムベースコ
レクタに係るもので、特にVTR等の高速再生時におい
ても簡単な回路構成で映像の再生が可能な、タイムベー
スコレクタに関するものである。
レクタに係るもので、特にVTR等の高速再生時におい
ても簡単な回路構成で映像の再生が可能な、タイムベー
スコレクタに関するものである。
ビデオテープレコーダ(VTR)で、高速再生動作時に
は、その映像出力信号のタイムベースは通常の再生時と
比較して著しく変動する。そこでデジタルメモリを用い
て時間軸を補正する方法が用いられており、入力映像信
号の水平時間軸の変動に応じた速度で入力映像信号を標
本化してメモリに書き込んで入力処理し、一定の速度で
それを読み出し、復号化することにより正規の映像出力
信号を発生している。入力水平同期信号の周波数変動に
応じて入力処理部の動作周波数も変化する。
は、その映像出力信号のタイムベースは通常の再生時と
比較して著しく変動する。そこでデジタルメモリを用い
て時間軸を補正する方法が用いられており、入力映像信
号の水平時間軸の変動に応じた速度で入力映像信号を標
本化してメモリに書き込んで入力処理し、一定の速度で
それを読み出し、復号化することにより正規の映像出力
信号を発生している。入力水平同期信号の周波数変動に
応じて入力処理部の動作周波数も変化する。
周波数変動の全範囲内で動作が保証されなければならな
い。VTRの高速再生を行う際には、水平同期信号の周
波数変動は±30〜40%に達するものもあり、入力処
理部の動作周波数レンジが広くなるから、入力処理回路
の負担が太き(なる。
い。VTRの高速再生を行う際には、水平同期信号の周
波数変動は±30〜40%に達するものもあり、入力処
理部の動作周波数レンジが広くなるから、入力処理回路
の負担が太き(なる。
本発明は、上記のような問題点を解決して、水平同期信
号の周波数変動の影響を受けない、簡単な入力処理部の
回路構成によって、タイムベースコレクタを提供するこ
とを目的とする。
号の周波数変動の影響を受けない、簡単な入力処理部の
回路構成によって、タイムベースコレクタを提供するこ
とを目的とする。
本発明は、入力水平同期信号と垂直同期信号に切り換え
て位相ロックできるようにして、基準クロックを発生さ
せることによって上記の目的を達成するものである。
て位相ロックできるようにして、基準クロックを発生さ
せることによって上記の目的を達成するものである。
すなわち、入力映像信号の同期信号に位相同期ループを
かけて発生させた基準クロックによって入力処理を行う
タイムベースコレクタにおいて、基準クロックが入力水
平同期信号と垂直同期信号に切り換えて位相ロックでき
るスイッチ回路を具え、通常は入力水平同期信号に、入
力水平同期信号の周波数が所定の値以上となったときは
、垂直同期信号に位相ロックした基準クロックを発生す
ることに特徴を有するものである。
かけて発生させた基準クロックによって入力処理を行う
タイムベースコレクタにおいて、基準クロックが入力水
平同期信号と垂直同期信号に切り換えて位相ロックでき
るスイッチ回路を具え、通常は入力水平同期信号に、入
力水平同期信号の周波数が所定の値以上となったときは
、垂直同期信号に位相ロックした基準クロックを発生す
ることに特徴を有するものである。
通常それに位相ロックさせて動作基準クロックを得てい
る入力水平同期信号の周波数が、あるしきい値以上とな
ったときには、垂直同期信号に位相ロックさせて入力処
理部の動作基準クロックを得る。垂直同期信号の周波数
変動は小さいので、動作周波数の変化も小さく抑えるこ
とができる。
る入力水平同期信号の周波数が、あるしきい値以上とな
ったときには、垂直同期信号に位相ロックさせて入力処
理部の動作基準クロックを得る。垂直同期信号の周波数
変動は小さいので、動作周波数の変化も小さく抑えるこ
とができる。
すなわち、VTR等の高速再生時には、その垂直同期信
号に位相ロックして発生させた基準クロックと、水平同
期信号から水平同期を得て動作する入力処理部を有し、
基準同期入力信号に同期して出力処理を行う出力処理部
によって時間軸の補正を行うことができる。
号に位相ロックして発生させた基準クロックと、水平同
期信号から水平同期を得て動作する入力処理部を有し、
基準同期入力信号に同期して出力処理を行う出力処理部
によって時間軸の補正を行うことができる。
この場合、入力水平同期信号に同期結合して得られる動
作基準クロック周波数との差分は、画像の歪みとなって
表れるが、高速再生によるサーチの目的は十分達成でき
る。
作基準クロック周波数との差分は、画像の歪みとなって
表れるが、高速再生によるサーチの目的は十分達成でき
る。
以下、図面を参照して、本発明の実施例について説明す
る。¥1図は本発明の実施例を示すブロック図である。
る。¥1図は本発明の実施例を示すブロック図である。
なお、説明は便宜上輝度信号の処理に関する部分のみに
限定した。
限定した。
同期分離器11は、入力映像信号から同期信号を分離し
、複合同期信号C1と垂直同期信号V、とを出力する。
、複合同期信号C1と垂直同期信号V、とを出力する。
周波数−電圧変換器12は、入力映像信号の水平同期周
波数に比例した電圧V、を発生し、電圧比較器13へ入
力する。電圧比較器13の他の入力には基準電圧V、が
与えられており、その出力によってスイッチ回路24.
25.26が駆動される。
波数に比例した電圧V、を発生し、電圧比較器13へ入
力する。電圧比較器13の他の入力には基準電圧V、が
与えられており、その出力によってスイッチ回路24.
25.26が駆動される。
位相比較器21は電圧制御発振器22とともにPLLを
構成し、入力映像水平同期信号に位相ロックし、そのn
倍周波数の入力系基本クロックCK1.lを発生する。
構成し、入力映像水平同期信号に位相ロックし、そのn
倍周波数の入力系基本クロックCK1.lを発生する。
同期信号発生器23は、位相比較器21が必要とする比
較同期信号C8,voをクロックCKwにより発生する
。
較同期信号C8,voをクロックCKwにより発生する
。
同様に出力系制御部31は、外部より与えられる読出用
基準]゛■同朋同号信号相ロックして動作し水平同期信
号のn倍の安定な出力系基本クロックCK、を発生する
。
基準]゛■同朋同号信号相ロックして動作し水平同期信
号のn倍の安定な出力系基本クロックCK、を発生する
。
ADコンバータ14、DAコンバータ32はそれぞれ入
力系、出力系の基本クロックCKw 、CKRによって
駆動され、映像の標本化、復号化を行う。ビデオメモリ
バッファ27は、書込、読出が別個のクロックで非同期
に行えるものである。
力系、出力系の基本クロックCKw 、CKRによって
駆動され、映像の標本化、復号化を行う。ビデオメモリ
バッファ27は、書込、読出が別個のクロックで非同期
に行えるものである。
次に動作について説明する。
通常の再生時には、スイッチ回路24.25.26がと
もに1の方向になるように基準電圧v5が設定されてい
る。したがって、入力処理部は、入力映像の水平および
垂直同期信号に位相ロックした動作となり、入力映像の
水平同期期間に伸長圧縮があっても、−水子期間内の標
本数nは不変であり、出力系クロックによって安定に再
生されるから、時間軸の補正がなされる。
もに1の方向になるように基準電圧v5が設定されてい
る。したがって、入力処理部は、入力映像の水平および
垂直同期信号に位相ロックした動作となり、入力映像の
水平同期期間に伸長圧縮があっても、−水子期間内の標
本数nは不変であり、出力系クロックによって安定に再
生されるから、時間軸の補正がなされる。
高速再生で、入力映像の水平同期期間の圧縮があり、周
波数−電圧変換器12の出力VllがV、よりも大きく
なると、電圧比較器13の出力が変化してスイッチ回路
24.25はともに2の方向に切り替わり、入力処理部
は入力映像信号の垂直同期信号に位相ロックする。この
とき、同期信号発生器23で発生する水平同期信号は入
力信号のそれと同期しないから、スイッチ回路26も2
の方向に切り換えられる。これにより、入力水平同期信
号で直接メモリ27の占込水平アドレスをリセツトし、
垂直アドレスを一つ進める操作を行う。
波数−電圧変換器12の出力VllがV、よりも大きく
なると、電圧比較器13の出力が変化してスイッチ回路
24.25はともに2の方向に切り替わり、入力処理部
は入力映像信号の垂直同期信号に位相ロックする。この
とき、同期信号発生器23で発生する水平同期信号は入
力信号のそれと同期しないから、スイッチ回路26も2
の方向に切り換えられる。これにより、入力水平同期信
号で直接メモリ27の占込水平アドレスをリセツトし、
垂直アドレスを一つ進める操作を行う。
したがって、入力映像−水平同期期間における標本数は
、通常の再生時のnより水平圧縮分だけ少なくなる。出
力処理により、第2図の映像出力波形41のような信号
に復元される。これは、垂直同期信号42に対して水平
圧縮されたものであり、再生画像も水平に圧縮されたも
のとなる。
、通常の再生時のnより水平圧縮分だけ少なくなる。出
力処理により、第2図の映像出力波形41のような信号
に復元される。これは、垂直同期信号42に対して水平
圧縮されたものであり、再生画像も水平に圧縮されたも
のとなる。
垂直方向に関しては、−垂直期間内で規定数より過分な
水平走査線分は無視されるので、画像の垂直方向の歪み
が生じる。これらの画像の歪みは高速再生の速度に応じ
たもので、速度を変えると変化するが、いずれもサーチ
の目的を妨げるものではない。
水平走査線分は無視されるので、画像の垂直方向の歪み
が生じる。これらの画像の歪みは高速再生の速度に応じ
たもので、速度を変えると変化するが、いずれもサーチ
の目的を妨げるものではない。
水平同期期間の伸長が起こる方向(通常、順方向)の高
速再生に関しては、通常再生時と同じ回路構成としても
、人力処理動作周波数が低くなる方向に変化するから、
通常問題とならない。
速再生に関しては、通常再生時と同じ回路構成としても
、人力処理動作周波数が低くなる方向に変化するから、
通常問題とならない。
VTR高速再生時における垂直同期周波数の変動は水平
同期信号の変動に比較して極めて小さい。
同期信号の変動に比較して極めて小さい。
したがって、通常再生動作に合わせて構成した入力処理
回路のクロック周波数が、その限界を越えないようにし
きい値電圧V、を定めれば、高速再生処理のための特別
な高速入力処理回路を構成する必要もなく、簡単な回路
構成によって装置が実現できる。
回路のクロック周波数が、その限界を越えないようにし
きい値電圧V、を定めれば、高速再生処理のための特別
な高速入力処理回路を構成する必要もなく、簡単な回路
構成によって装置が実現できる。
上記の例では、入力水平同期信号があるしきい値を越え
たときに、入力処理系のクロック周波数をほぼ一定に保
つように切り換えを行ったが、サーチ再生の場合には一
意的に切り換えるようにした回路構成でもよい。
たときに、入力処理系のクロック周波数をほぼ一定に保
つように切り換えを行ったが、サーチ再生の場合には一
意的に切り換えるようにした回路構成でもよい。
本発明によれば、VTR高速再生時の水平同期信号の周
波数変動の影響を受けない、簡単な回路構成の、タイム
ベースコレクタを提供することができる。
波数変動の影響を受けない、簡単な回路構成の、タイム
ベースコレクタを提供することができる。
第1図は本発明の実施例を示すブロック図、第2図はそ
の動作説明図である。 11・・・・・・同期分離器 12・・・・・・周波数電圧変換器 21・・・・・・位相比較器 22・・・・・・電圧制御発振器
の動作説明図である。 11・・・・・・同期分離器 12・・・・・・周波数電圧変換器 21・・・・・・位相比較器 22・・・・・・電圧制御発振器
Claims (1)
- 入力映像信号の同期信号に位相ロックして発生させた基
準クロックによって入力処理を行うタイムベースコレク
タにおいて、基準クロックが入力水平同期信号と垂直同
期信号に切り換えて位相ロックできるスイッチ回路を具
え、通常は入力水平同期信号に位相ロックして基準クロ
ックを発生し、入力水平同期信号の周波数が所定の値以
上となったときは、垂直同期信号に位相ロックした基準
クロックを発生することを特徴とするタイムベースコレ
クタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63008972A JPH0773368B2 (ja) | 1988-01-19 | 1988-01-19 | タイムベースコレクタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63008972A JPH0773368B2 (ja) | 1988-01-19 | 1988-01-19 | タイムベースコレクタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH01185086A true JPH01185086A (ja) | 1989-07-24 |
JPH0773368B2 JPH0773368B2 (ja) | 1995-08-02 |
Family
ID=11707600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63008972A Expired - Lifetime JPH0773368B2 (ja) | 1988-01-19 | 1988-01-19 | タイムベースコレクタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0773368B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03187068A (ja) * | 1989-12-15 | 1991-08-15 | Sony Corp | ビデオ信号再生装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01174083A (ja) * | 1987-12-28 | 1989-07-10 | Hoei:Kk | 映像信号の時間軸補正装置 |
-
1988
- 1988-01-19 JP JP63008972A patent/JPH0773368B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01174083A (ja) * | 1987-12-28 | 1989-07-10 | Hoei:Kk | 映像信号の時間軸補正装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03187068A (ja) * | 1989-12-15 | 1991-08-15 | Sony Corp | ビデオ信号再生装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0773368B2 (ja) | 1995-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6110379A (ja) | スキユ−歪除去装置 | |
JP2995923B2 (ja) | 同期クロック発生回路 | |
JPS6374280A (ja) | 時間軸誤差補正装置 | |
JPH01185086A (ja) | タイムベースコレクタ | |
JPH09182029A (ja) | ジッタ低減回路 | |
JP3151114B2 (ja) | 映像信号処理装置 | |
JPH0447784A (ja) | 同期検出装置 | |
JPS63272191A (ja) | 時間軸変動補正回路 | |
JPS5824281A (ja) | セグメント式vtrのスキユ−歪補正装置 | |
JPH04137884A (ja) | 映像信号のメモリへの書込方法および装置 | |
JPH0741265Y2 (ja) | 時間軸補正回路 | |
JPS62239684A (ja) | 磁気記録再生装置 | |
JP2711392B2 (ja) | テレビジョン信号の時間軸圧縮装置 | |
JPS6027286A (ja) | ビデオ入力処理装置 | |
JPH08265798A (ja) | タイムベースコレクタ回路 | |
JPH084337B2 (ja) | 時間軸エラ−補正装置 | |
JPH09107285A (ja) | 位相情報検出回路 | |
JPH0666104B2 (ja) | 時間軸補正装置 | |
JPH0453067A (ja) | 時間軸補正回路 | |
JPH03198592A (ja) | 時間軸補正回路 | |
JPH0476272B2 (ja) | ||
JPH02306775A (ja) | 輪郭補正回路 | |
JPH02130093A (ja) | 同期変換装置 | |
JPS6343479A (ja) | 磁気記録再生装置 | |
JPH0813121B2 (ja) | 時間軸誤差補正装置 |