JPS61100954A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPS61100954A JPS61100954A JP22171684A JP22171684A JPS61100954A JP S61100954 A JPS61100954 A JP S61100954A JP 22171684 A JP22171684 A JP 22171684A JP 22171684 A JP22171684 A JP 22171684A JP S61100954 A JPS61100954 A JP S61100954A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- source
- substrate
- region
- zener diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 19
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 230000005669 field effect Effects 0.000 claims abstract description 22
- 230000003068 static effect Effects 0.000 abstract description 9
- 230000005611 electricity Effects 0.000 abstract description 8
- 230000000694 effects Effects 0.000 description 5
- 230000015556 catabolic process Effects 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0255—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は絶縁ゲート型電界効果トランジスタと、この電
界効果トランジスタの絶縁ゲートを静電破壊あるいはサ
ージ電圧から保護するためのツェナーダイオードとを有
する半導体装置の構造に関する。
界効果トランジスタの絶縁ゲートを静電破壊あるいはサ
ージ電圧から保護するためのツェナーダイオードとを有
する半導体装置の構造に関する。
(従来の技術およびその問題点)
絶縁ゲート型電界効果トランジスタは入力インピーダン
スが非常に高いためゲート部に帯電しやすく静電気によ
り高電圧がかかつたり外部よりサージ電圧が加わったり
すると簡単にゲート絶縁膜が降伏を起こすという問題が
ある。しかるに、絶縁膜は一度降伏するとPN接合のよ
うに回復せず永久破壊となるため、使用上特に問題がな
ければ同一チップ内に絶縁ゲート型電界効果トランジス
タとツェナーダイオードとを形成しツェナーダイオード
を絶縁ゲート型電界効果トランジスタのゲート・ソース
間に接続してゲートを保護するのが通例である。
スが非常に高いためゲート部に帯電しやすく静電気によ
り高電圧がかかつたり外部よりサージ電圧が加わったり
すると簡単にゲート絶縁膜が降伏を起こすという問題が
ある。しかるに、絶縁膜は一度降伏するとPN接合のよ
うに回復せず永久破壊となるため、使用上特に問題がな
ければ同一チップ内に絶縁ゲート型電界効果トランジス
タとツェナーダイオードとを形成しツェナーダイオード
を絶縁ゲート型電界効果トランジスタのゲート・ソース
間に接続してゲートを保護するのが通例である。
しかし、通常の前述したゲート・ソース間にツェナーダ
イオードを挿入してゲートを保護する方法は、絶縁ゲー
ト型電界効果トランジスタが形成されている半導体基板
(パックゲート領域)と絶縁ゲート型電界効果トランジ
スタのソースとがチップ内で電気的にシオートされてい
る等価回路上第3・図で示したような構造の場合に限ら
れ、第4図の等価回路で示したような半導体基板(パッ
クゲート領域)とソースとを別々の端子S、Uで引き出
している様な両者が直流的に絶縁された素子については
ツェナーダイオードを全く挿入しないか又はゲートと半
導体基板(パックゲート領域)′間にツェナーダイオー
ドを挿入するのが通例であった。このためゲート絶縁膜
の保護効果が著しく小さく静′1破壊に弱い欠点を有し
ていた。第5図は絶縁ゲート型電界効果トランジスタの
ソースと半導体基板とを別々の端子S、Uで引き出した
素子の構造を示すものである。図において、31はソー
ス電極、32はゲート電極、33はドレイン電極、34
は基板電極、35,36はN型ソース領域およびドレイ
ン領域、37はP厘半導体基板である。このように基板
からも端子Uを取り出す場合は、通常ツェナーダイオー
ドは挿入されていないことが多い。又、ツェナーダイオ
ードが挿入されている場合は、第6図に示したようなP
型半導体基板37の一部にツェナーダイオードのNm領
域39を設け、その電極38とゲート電極32とを接続
した構造を有し、ゲートと基板間にツェナーダイオード
が接続されているのが通例である。
イオードを挿入してゲートを保護する方法は、絶縁ゲー
ト型電界効果トランジスタが形成されている半導体基板
(パックゲート領域)と絶縁ゲート型電界効果トランジ
スタのソースとがチップ内で電気的にシオートされてい
る等価回路上第3・図で示したような構造の場合に限ら
れ、第4図の等価回路で示したような半導体基板(パッ
クゲート領域)とソースとを別々の端子S、Uで引き出
している様な両者が直流的に絶縁された素子については
ツェナーダイオードを全く挿入しないか又はゲートと半
導体基板(パックゲート領域)′間にツェナーダイオー
ドを挿入するのが通例であった。このためゲート絶縁膜
の保護効果が著しく小さく静′1破壊に弱い欠点を有し
ていた。第5図は絶縁ゲート型電界効果トランジスタの
ソースと半導体基板とを別々の端子S、Uで引き出した
素子の構造を示すものである。図において、31はソー
ス電極、32はゲート電極、33はドレイン電極、34
は基板電極、35,36はN型ソース領域およびドレイ
ン領域、37はP厘半導体基板である。このように基板
からも端子Uを取り出す場合は、通常ツェナーダイオー
ドは挿入されていないことが多い。又、ツェナーダイオ
ードが挿入されている場合は、第6図に示したようなP
型半導体基板37の一部にツェナーダイオードのNm領
域39を設け、その電極38とゲート電極32とを接続
した構造を有し、ゲートと基板間にツェナーダイオード
が接続されているのが通例である。
しかしこの構造では、等価回路上は第7図に示すように
なり挿入されているツェナーダイオード5ではゲート基
板間に入ったサージ電圧しか吸収することができなかっ
た。このため第6図のような構造では実用上はゲート・
ソース間にサージ電圧が加わることが多いため、ゲート
保護としてのツェナーダイオードの効果は不充分であり
静電気やサージ電圧に対してきわめて弱く使用上細心の
注意を払う必要がめった。
なり挿入されているツェナーダイオード5ではゲート基
板間に入ったサージ電圧しか吸収することができなかっ
た。このため第6図のような構造では実用上はゲート・
ソース間にサージ電圧が加わることが多いため、ゲート
保護としてのツェナーダイオードの効果は不充分であり
静電気やサージ電圧に対してきわめて弱く使用上細心の
注意を払う必要がめった。
本発明の目的は上記問題点を解消し、静電破壊、サージ
電圧等に強いツェナーダイオードを有する絶縁ゲート型
電界効果トランジスタの構造を提供することである。
電圧等に強いツェナーダイオードを有する絶縁ゲート型
電界効果トランジスタの構造を提供することである。
(問題点を解決するための手段)
本発明は、同一半導体基板上に、ソース領域とパックゲ
ート領域とが互いに直流的に絶絶された絶縁ゲート型電
界効果トランジスタと、複数個のダイオードを有する半
導体装置において、電界効果トランジスタのゲート領域
とバックゲート領域間の一箇所及びゲート領域とソース
領域間、ゲート領域とドレイン領域間、ソース領域とバ
ックゲート領域間、ドレイン領域とバックゲート領域間
のうち少なくとも2箇所以上の合計3箇所以上にダイオ
ードが複数個互いに逆方向に直列接続された形で挿入、
接続されていることを特徴とする。
ート領域とが互いに直流的に絶絶された絶縁ゲート型電
界効果トランジスタと、複数個のダイオードを有する半
導体装置において、電界効果トランジスタのゲート領域
とバックゲート領域間の一箇所及びゲート領域とソース
領域間、ゲート領域とドレイン領域間、ソース領域とバ
ックゲート領域間、ドレイン領域とバックゲート領域間
のうち少なくとも2箇所以上の合計3箇所以上にダイオ
ードが複数個互いに逆方向に直列接続された形で挿入、
接続されていることを特徴とする。
(実施例)
第1図は本発明による半導体装置の構造断面因である。
本発明の特徴はP型半導体基板37中にNウェル41を
形成し、このNウェル41中にP型領域42.43を2
箇所形成し、これらP型領域42.43から電極44.
45を引き出しそれぞれソース、ゲートに接続すること
にある。これにより第2図に示すように等価回路上はソ
ース・ゲート間、ゲート・基板間、基板・ソース間にそ
れぞれ直列で逆方向に接続されたツェナーダイ−オード
6゜7.8が挿入されたことになる。従って第6図に示
した従来構造の半導体装置と比較するとソース・ゲート
間、基板・ソース間に静電気あるいはサージ電圧が加わ
り九場合でも必ずツェナーダイオード6.7あるいは7
,8で吸収されるため静電気やサージ電圧に対する破壊
強度が大きく向上する。
形成し、このNウェル41中にP型領域42.43を2
箇所形成し、これらP型領域42.43から電極44.
45を引き出しそれぞれソース、ゲートに接続すること
にある。これにより第2図に示すように等価回路上はソ
ース・ゲート間、ゲート・基板間、基板・ソース間にそ
れぞれ直列で逆方向に接続されたツェナーダイ−オード
6゜7.8が挿入されたことになる。従って第6図に示
した従来構造の半導体装置と比較するとソース・ゲート
間、基板・ソース間に静電気あるいはサージ電圧が加わ
り九場合でも必ずツェナーダイオード6.7あるいは7
,8で吸収されるため静電気やサージ電圧に対する破壊
強度が大きく向上する。
又、実用上はゲート・ソース間に静電気あるいはサージ
電圧が加わった場合が問題となることが多いだめその効
果は第5.第6図に示した従来構造に比較すると予想以
上である。
電圧が加わった場合が問題となることが多いだめその効
果は第5.第6図に示した従来構造に比較すると予想以
上である。
なお、本実施例ではツェナーダイオードをソース・ゲー
ト間、ゲート基板間、基板・ソース間に挿入した例を示
したが同じ構造を有するツェナーダイオードを使用上問
題なければドレイン・ゲート間、ゲート基板間、基板・
ドレイン間に挿入しても同じ効果が得られるのは明白で
ある。また、実施例ではnチャンネル電界効果トランジ
スタの場合について説明したがPチャンネルの場合にも
本発明を適用できる。
ト間、ゲート基板間、基板・ソース間に挿入した例を示
したが同じ構造を有するツェナーダイオードを使用上問
題なければドレイン・ゲート間、ゲート基板間、基板・
ドレイン間に挿入しても同じ効果が得られるのは明白で
ある。また、実施例ではnチャンネル電界効果トランジ
スタの場合について説明したがPチャンネルの場合にも
本発明を適用できる。
さらに本発明は絶縁ゲート型醒界効果トランジスタを有
しかつゲート絶縁膜保護の目的でツェナーダイオードを
挿入した集積回路についても同様に適用可能である。
しかつゲート絶縁膜保護の目的でツェナーダイオードを
挿入した集積回路についても同様に適用可能である。
(発明の効果)
以上述べたように、本発明は絶縁ゲート型電界効果トラ
ンジスタの各電極間にツェナーダイオードを挿入するこ
とにより静電気やサージ電圧が加わったも破壊されない
実用的な半導体装置を得ることができる。
ンジスタの各電極間にツェナーダイオードを挿入するこ
とにより静電気やサージ電圧が加わったも破壊されない
実用的な半導体装置を得ることができる。
第1図は本発明によるツェナーダイオードを有する絶縁
ゲート型電界効果トランジスタの構造断面図、第2図は
第1図で示した本発明による構造を有する絶縁ゲート型
電界効果トランジスタの等価回路、第3図は一般的なチ
ップ内でソースと基板とをショートしているN−ah絶
縁ゲート型電界効果トランジスタの等価回路、第4図は
一般的なソースと基板端子を別々に引き出したN−ah
絶縁ゲート型也界効釆トジンジスタの等価回路、第5図
は一般的なソースと基板端子を別々に引き出し九N−a
h絶縁ゲート型成界効果トランジスタの構造断面図、第
6図は一般的なソースと基板間にツェナーダイオードを
有しかつソースと基板端子を別々に引き出したN−ch
i縁ゲート型電界効果トランジスタの構造断面図、8g
7図は5g6図で示した構造を有する絶縁ゲート型電界
効果トランジスタの等価回路である。 l・・・・・・ドレイン端子、2・・・・・・ゲート端
子、3・・・・・・ソース端子、4・・・・・・基板端
子、5,6,7・・・・・・ツェナーダイオード、31
・・・・・・ソース電極、32・・・・・・ゲート電極
、33・・・・・・ドレインfig、34・・・・・・
基板電極、35・・・・・・N型ソース領域、36・・
・・・・N型ドレイン領域、37・・・・・・P型半導
体基板、38・・・・・・ツェナーダイオード電極、3
9・・・・・・ツェナーダイオードのN型憔域、41・
・・・・・Nウェル、42゜43・・・・・・ツェナー
ダイオードのP型領域、44゜$ l 図 第 2 図 隻3 図 り 茶4 図 珠 7 図
ゲート型電界効果トランジスタの構造断面図、第2図は
第1図で示した本発明による構造を有する絶縁ゲート型
電界効果トランジスタの等価回路、第3図は一般的なチ
ップ内でソースと基板とをショートしているN−ah絶
縁ゲート型電界効果トランジスタの等価回路、第4図は
一般的なソースと基板端子を別々に引き出したN−ah
絶縁ゲート型也界効釆トジンジスタの等価回路、第5図
は一般的なソースと基板端子を別々に引き出し九N−a
h絶縁ゲート型成界効果トランジスタの構造断面図、第
6図は一般的なソースと基板間にツェナーダイオードを
有しかつソースと基板端子を別々に引き出したN−ch
i縁ゲート型電界効果トランジスタの構造断面図、8g
7図は5g6図で示した構造を有する絶縁ゲート型電界
効果トランジスタの等価回路である。 l・・・・・・ドレイン端子、2・・・・・・ゲート端
子、3・・・・・・ソース端子、4・・・・・・基板端
子、5,6,7・・・・・・ツェナーダイオード、31
・・・・・・ソース電極、32・・・・・・ゲート電極
、33・・・・・・ドレインfig、34・・・・・・
基板電極、35・・・・・・N型ソース領域、36・・
・・・・N型ドレイン領域、37・・・・・・P型半導
体基板、38・・・・・・ツェナーダイオード電極、3
9・・・・・・ツェナーダイオードのN型憔域、41・
・・・・・Nウェル、42゜43・・・・・・ツェナー
ダイオードのP型領域、44゜$ l 図 第 2 図 隻3 図 り 茶4 図 珠 7 図
Claims (1)
- 同一半導体基板上に、ソース領域とバックゲート領域
とが互いに直流的に絶縁された絶縁ゲート型電界効果ト
ランジスタと、複数個のダイオードを有する半導体装置
において、前記電界効果トランジスタのゲート領域とバ
ックゲート領域間の1箇所及びゲート領域とソース領域
間、ゲート領域とドレイン領域間、ソース領域とバック
ゲート領域間、ドレイン領域とバックゲート領域間のう
ち少なくとも2箇所以上の合計3箇所以上に前記ダイオ
ードが複数個互いに逆方向に直列接続された形で挿入、
接続されていることを特徴とする半導体装置
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22171684A JPS61100954A (ja) | 1984-10-22 | 1984-10-22 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22171684A JPS61100954A (ja) | 1984-10-22 | 1984-10-22 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61100954A true JPS61100954A (ja) | 1986-05-19 |
JPH0464187B2 JPH0464187B2 (ja) | 1992-10-14 |
Family
ID=16771143
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP22171684A Granted JPS61100954A (ja) | 1984-10-22 | 1984-10-22 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61100954A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5483093A (en) * | 1991-07-11 | 1996-01-09 | Nissan Motor Co., Ltd. | Input protection device for electronic device |
US5641981A (en) * | 1992-06-29 | 1997-06-24 | Sony Corporation | Semiconductor apparatus and horizontal register for solid-state image pickup apparatus with protection circuit for bypassing an excess signal |
WO2018110304A1 (ja) * | 2016-12-14 | 2018-06-21 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置、および保護素子 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50116182A (ja) * | 1974-02-11 | 1975-09-11 | ||
JPS50122181A (ja) * | 1973-10-04 | 1975-09-25 | ||
JPS5537816A (en) * | 1978-09-06 | 1980-03-17 | Tokyo Shibaura Electric Co | Device for cooling phase separation bus bar |
-
1984
- 1984-10-22 JP JP22171684A patent/JPS61100954A/ja active Granted
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50122181A (ja) * | 1973-10-04 | 1975-09-25 | ||
JPS50116182A (ja) * | 1974-02-11 | 1975-09-11 | ||
JPS5537816A (en) * | 1978-09-06 | 1980-03-17 | Tokyo Shibaura Electric Co | Device for cooling phase separation bus bar |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5483093A (en) * | 1991-07-11 | 1996-01-09 | Nissan Motor Co., Ltd. | Input protection device for electronic device |
US5668384A (en) * | 1991-07-11 | 1997-09-16 | Nissan Motor Co., Ltd. | Input protection device with Zener diodes for electronic device |
US5641981A (en) * | 1992-06-29 | 1997-06-24 | Sony Corporation | Semiconductor apparatus and horizontal register for solid-state image pickup apparatus with protection circuit for bypassing an excess signal |
WO2018110304A1 (ja) * | 2016-12-14 | 2018-06-21 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置、および保護素子 |
US10861847B2 (en) | 2016-12-14 | 2020-12-08 | Sony Semiconductor Solutions Corporation | Semiconductor device and protection element |
Also Published As
Publication number | Publication date |
---|---|
JPH0464187B2 (ja) | 1992-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4990802A (en) | ESD protection for output buffers | |
KR910001982B1 (ko) | 절연게이트형 세미카스텀집적회로 | |
US4609931A (en) | Input protection MOS semiconductor device with zener breakdown mechanism | |
JPH0888323A (ja) | 半導体集積回路装置 | |
CN1319171C (zh) | 具有改进的静电放电耐压的半导体装置 | |
US6429491B1 (en) | Electrostatic discharge protection for MOSFETs | |
JPS59224164A (ja) | 半導体集積回路装置 | |
KR960009159A (ko) | 반도체 장치 | |
JPS61100954A (ja) | 半導体装置 | |
JPH0290669A (ja) | 半導体集積回路装置 | |
JPH02238668A (ja) | 半導体装置 | |
JPS61263255A (ja) | 半導体装置のサ−ジ保護回路 | |
JP2580571B2 (ja) | 入力保護回路 | |
JPS62235785A (ja) | 縦型電界効果トランジスタ | |
JP2752680B2 (ja) | 半導体集積回路装置の過電圧吸収回路 | |
JP2676899B2 (ja) | Mos集積回路装置用入力回路保護装置 | |
JPH0282570A (ja) | 半導体装置 | |
JP3355651B2 (ja) | 静電気保護回路及び半導体装置 | |
JPH06244371A (ja) | 半導体装置 | |
JPS62109354A (ja) | 半導体集積回路 | |
JPS58202573A (ja) | 半導体集積回路装置 | |
JPH0732236B2 (ja) | 半導体集積回路装置 | |
JPS59218764A (ja) | 半導体集積回路装置 | |
JPS61255055A (ja) | 半導体集積回路装置 | |
JPS6146987B2 (ja) |