JPS60244111A - デイジタルフイルタ回路 - Google Patents
デイジタルフイルタ回路Info
- Publication number
- JPS60244111A JPS60244111A JP9990284A JP9990284A JPS60244111A JP S60244111 A JPS60244111 A JP S60244111A JP 9990284 A JP9990284 A JP 9990284A JP 9990284 A JP9990284 A JP 9990284A JP S60244111 A JPS60244111 A JP S60244111A
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- filter
- signal processing
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Filters That Use Time-Delay Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は、ディジタルフィルタ回路に関する。
(発明の背景)
一般的なディジタルフィルタは、フィルタ係数を格納す
るデータROMを、信号処理LSI内に持っている。こ
のため、LSIのチップサイズの制約から、複数の4I
性のフィルタ係数データを内蔵することは困難であシ、
複数のフィルタ特性を得るには、複数の信号処理LSI
を必要とした。
るデータROMを、信号処理LSI内に持っている。こ
のため、LSIのチップサイズの制約から、複数の4I
性のフィルタ係数データを内蔵することは困難であシ、
複数のフィルタ特性を得るには、複数の信号処理LSI
を必要とした。
(発明の目的)
本発明の目的は、単一の信号処理回路で、複数のフィル
タ特性を持ったフィルタ回路を提供するととに6る。も
のである。
タ特性を持ったフィルタ回路を提供するととに6る。も
のである。
(実施例)
第1図は本発明の一実施例を示し、1は、複数のフィル
タ特性のフィルタ係数を納めたデータROM(読み出し
専用メモリ)であり、図では、人、B、CおよびDの4
つの領域に異なったフィルタ係数のデータが格納されて
いる。各領域A。
タ特性のフィルタ係数を納めたデータROM(読み出し
専用メモリ)であり、図では、人、B、CおよびDの4
つの領域に異なったフィルタ係数のデータが格納されて
いる。各領域A。
B、CおよびDは、共通のアドレス・データで読み出す
ことが可能となっておシ、フィルタ特性選択端子4によ
って、A、B、CおよびDの中の1つを選択するだけで
、容J)K異なったフィルタ特性を得ることができる。
ことが可能となっておシ、フィルタ特性選択端子4によ
って、A、B、CおよびDの中の1つを選択するだけで
、容J)K異なったフィルタ特性を得ることができる。
2は信号処理回路でアシ、入力端子5から供給される入
力信号を遅延して記憶する入力データ遅延記憶回路、そ
の入力データ遅延記憶回路の出力と選択されたROMl
0領域から読み出されたフィルタ係数との積和演算を行
なう積和演算回路、および出力端子6よ多構成されてい
る。
力信号を遅延して記憶する入力データ遅延記憶回路、そ
の入力データ遅延記憶回路の出力と選択されたROMl
0領域から読み出されたフィルタ係数との積和演算を行
なう積和演算回路、および出力端子6よ多構成されてい
る。
3#′i、制御回路であシ、制御、アドレスライン7を
通じてROMllID領域選択、ROM読み出しアドレ
ス信号発生、信号処理回路2のタイミング制御等を行な
う。
通じてROMllID領域選択、ROM読み出しアドレ
ス信号発生、信号処理回路2のタイミング制御等を行な
う。
以上の様な構成で1.ディジタルフィルタ回路を構成す
れば、信号処理回路2と制御回路3を1つのLSIとし
て、ROMIは別のLSIとしても、そのROMIの領
域の大、小には関係なく、前記LSIと共にディジタル
フィルタを構成できるので、単一の信号処理回路で複数
のフィルタ特性を持りたフィルタ回路が得られ、また、
異なったフィルタ特性の組合せが必要となればROMC
)LSIを交換するだけで良いといった特徴を有する。
れば、信号処理回路2と制御回路3を1つのLSIとし
て、ROMIは別のLSIとしても、そのROMIの領
域の大、小には関係なく、前記LSIと共にディジタル
フィルタを構成できるので、単一の信号処理回路で複数
のフィルタ特性を持りたフィルタ回路が得られ、また、
異なったフィルタ特性の組合せが必要となればROMC
)LSIを交換するだけで良いといった特徴を有する。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図である。
1・・・・・・データROM、2・・・・・・信号処理
回路、3・・・・・・制御回路、4・・・・・・フィル
タ特性選択端子、5・・・・・・入力端子、6・・・・
・・出力端子、7・・・・・・制御およびアドレスライ
ン。
回路、3・・・・・・制御回路、4・・・・・・フィル
タ特性選択端子、5・・・・・・入力端子、6・・・・
・・出力端子、7・・・・・・制御およびアドレスライ
ン。
Claims (1)
- 共通のアドレス・データで読み出すことが可能な複数の
記憶領域を有し、それぞれの記憶領域は外部信号で選択
できる記憶装置と、この記憶装置の各領域に収められた
フィルタ係数データに従って入力信号を処理する信号処
理回路とを有することを特徴とするディジタルフィルタ
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9990284A JPS60244111A (ja) | 1984-05-18 | 1984-05-18 | デイジタルフイルタ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9990284A JPS60244111A (ja) | 1984-05-18 | 1984-05-18 | デイジタルフイルタ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60244111A true JPS60244111A (ja) | 1985-12-04 |
Family
ID=14259701
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9990284A Pending JPS60244111A (ja) | 1984-05-18 | 1984-05-18 | デイジタルフイルタ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60244111A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS621307A (ja) * | 1985-06-26 | 1987-01-07 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 音場制御装置 |
JPH01151313A (ja) * | 1987-12-08 | 1989-06-14 | Sony Corp | ディジタル信号処理装置 |
JPH0311814A (ja) * | 1989-06-08 | 1991-01-21 | Kenwood Corp | Ssb変調装置及びssb復調装置 |
JPH0311812A (ja) * | 1989-06-08 | 1991-01-21 | Kenwood Corp | Ssb変調装置及びssb復調装置 |
EP1866720A1 (en) * | 2005-04-04 | 2007-12-19 | Power-One, Inc. | Digital pulse width modulation controller with preset filter coefficients |
-
1984
- 1984-05-18 JP JP9990284A patent/JPS60244111A/ja active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS621307A (ja) * | 1985-06-26 | 1987-01-07 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 音場制御装置 |
JPH01151313A (ja) * | 1987-12-08 | 1989-06-14 | Sony Corp | ディジタル信号処理装置 |
JPH0311814A (ja) * | 1989-06-08 | 1991-01-21 | Kenwood Corp | Ssb変調装置及びssb復調装置 |
JPH0311812A (ja) * | 1989-06-08 | 1991-01-21 | Kenwood Corp | Ssb変調装置及びssb復調装置 |
EP1866720A1 (en) * | 2005-04-04 | 2007-12-19 | Power-One, Inc. | Digital pulse width modulation controller with preset filter coefficients |
EP1866720A4 (en) * | 2005-04-04 | 2008-07-23 | Power One Inc | DIGITAL PULSE WIDTH MODULATION CONTROL WITH PRESETTED FILTER COEFFICIENT |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960706147A (ko) | 디지털 신호 처리용 집적 회로(Integrated circuit for processing digital signal) | |
KR890015118A (ko) | 디지탈 신호 처리 프로세서 | |
JPH0581850A (ja) | メモリic及びメモリ装置 | |
JPS60244111A (ja) | デイジタルフイルタ回路 | |
JPS5824240A (ja) | プログラム可能な集積回路 | |
JPH0684346A (ja) | レジスタ制御回路 | |
JPH05210577A (ja) | チップ選択端子対を備える半導体装置 | |
JPH02244755A (ja) | Lsi | |
JPH1117524A (ja) | プログラマブル論理回路システムおよびプログラマブル論理回路装置の再構成方法 | |
JPS6361697B2 (ja) | ||
JPH0284817A (ja) | 集積回路 | |
JP2655609B2 (ja) | 入出力回路 | |
JPH065706A (ja) | Lsiの配置配線システム | |
JPS59123957A (ja) | デジタル信号演算装置 | |
JP2772696B2 (ja) | 半導体集積回路装置 | |
JPH0719478B2 (ja) | 半導体メモリ | |
JPS63250149A (ja) | 半導体装置 | |
JP2814543B2 (ja) | 信号選択伝送回路とそのタスク処理方法 | |
JPH01123338A (ja) | マイクロコンピュータシステム | |
JPS63252009A (ja) | 可変デジタル・フイルタ | |
JPH011270A (ja) | 半導体集積回路用パッケ−ジ | |
JPS63253592A (ja) | 集積回路 | |
JPH02139957A (ja) | 半導体集積回路 | |
JPS6072318A (ja) | 論理lsi | |
JPS58218230A (ja) | 遅延時間選定回路 |