JPS60149149U - Cmos集積回路 - Google Patents
Cmos集積回路Info
- Publication number
- JPS60149149U JPS60149149U JP3616584U JP3616584U JPS60149149U JP S60149149 U JPS60149149 U JP S60149149U JP 3616584 U JP3616584 U JP 3616584U JP 3616584 U JP3616584 U JP 3616584U JP S60149149 U JPS60149149 U JP S60149149U
- Authority
- JP
- Japan
- Prior art keywords
- type
- region
- integrated circuit
- well
- type well
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の定電圧装置を有するCMO3集積回路の
一例の断面図、第2図は本考案の一実施例の定電圧装置
部分の断面図、第3図は第2図に示す定電圧装置の等価
回路図である。 1・・・・・・N型シリコン基板、2,2′・・・・・
・P型ウェル、3,4・・・・・・N型ソース及びドレ
イン領域、5.6・:・・・・N型領域、7,8・′・
・・・・ソース及びドレイン電極、9・・曲ゲート電極
、10,11・・−−−−P型ソース及びドレイン領域
、12・・・・・・ゲート電極、13・・・・・・ソー
ス電極、15・曲・N型層、16・・・・・・P型層、
17・・・・・・電極、21・・・・・・第1のN型領
域、22・・・・・・第2のN型領域、23・・・・・
・第1のP型頭域、24・・・・・・第2のP型頭域、
25・・・・−N型領域、26,27,28・・・・・
・電極、A・・・・・・陽極、K・・・・・・陰極。 1′
一例の断面図、第2図は本考案の一実施例の定電圧装置
部分の断面図、第3図は第2図に示す定電圧装置の等価
回路図である。 1・・・・・・N型シリコン基板、2,2′・・・・・
・P型ウェル、3,4・・・・・・N型ソース及びドレ
イン領域、5.6・:・・・・N型領域、7,8・′・
・・・・ソース及びドレイン電極、9・・曲ゲート電極
、10,11・・−−−−P型ソース及びドレイン領域
、12・・・・・・ゲート電極、13・・・・・・ソー
ス電極、15・曲・N型層、16・・・・・・P型層、
17・・・・・・電極、21・・・・・・第1のN型領
域、22・・・・・・第2のN型領域、23・・・・・
・第1のP型頭域、24・・・・・・第2のP型頭域、
25・・・・−N型領域、26,27,28・・・・・
・電極、A・・・・・・陽極、K・・・・・・陰極。 1′
Claims (1)
- N型半導体基板に設けられた第1のP型ウェルと第2の
P型ウェルと、前記第1のP型つェル内に設けられたN
チャンネルMOSトランジスタと、前記半導体基板の前
記第1及び第2のP型ウェル以外の領域に設けられたP
チャンネルMOSトランジスタと、前記第2のP型つェ
ル内に設けられた低濃度の第1のN型領域と、該第1の
N型領域内の表面層に設けられた第1のP型頭域と、前
記第1のN型領域内であってかつ前記第1のP型頭域の
底面を超えない範囲で該第1のP型頭域の底面と接して
PN接合を作る高濃度の第2のN型領域と、前記第2の
P型つェル内でかつ前記第1のN型領域外の領域に設け
られた高濃度の第2のP型頭域とを含むことを特徴とす
るCMO3集積回路。 ゛
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3616584U JPS60149149U (ja) | 1984-03-14 | 1984-03-14 | Cmos集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3616584U JPS60149149U (ja) | 1984-03-14 | 1984-03-14 | Cmos集積回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60149149U true JPS60149149U (ja) | 1985-10-03 |
Family
ID=30541104
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3616584U Pending JPS60149149U (ja) | 1984-03-14 | 1984-03-14 | Cmos集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60149149U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014003108A (ja) * | 2012-06-18 | 2014-01-09 | Fuji Electric Co Ltd | 半導体装置 |
-
1984
- 1984-03-14 JP JP3616584U patent/JPS60149149U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014003108A (ja) * | 2012-06-18 | 2014-01-09 | Fuji Electric Co Ltd | 半導体装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60149149U (ja) | Cmos集積回路 | |
JPH0722182B2 (ja) | 相補形半導体装置 | |
JPS5933259U (ja) | Cmos集積回路 | |
JPS59119045U (ja) | 高出力高周波トランジスタ | |
JPS59164254U (ja) | 絶縁ゲ−ト型電界効果トランジスタ | |
JPH0377463U (ja) | ||
JPS6113955U (ja) | 集積回路に組込まれるツエナ−ダイオ−ド | |
JPH0241456U (ja) | ||
JPS60137452U (ja) | 相補形mos集積回路 | |
JPS60166158U (ja) | メモリーセル | |
JPS6142860U (ja) | 相補型mos半導体装置 | |
JPS5815363U (ja) | Cmos集積回路 | |
JPS5877065U (ja) | 集積回路装置 | |
JPS6142863U (ja) | Mos半導体装置 | |
JPS62122358U (ja) | ||
JPS6350143U (ja) | ||
JPS59185855U (ja) | 半導体装置 | |
JPS59161655U (ja) | 半導体装置 | |
JPS6312861U (ja) | ||
JPS58129651U (ja) | 接合形電界効果トランジスタ | |
JPS59161643U (ja) | 半導体集積回路装置 | |
JPH01145142U (ja) | ||
JPH01104050U (ja) | ||
JPS5869942U (ja) | 半導体装置 | |
JPS6157541U (ja) |