JPS60148220A - チヤ−ジポンプ回路 - Google Patents

チヤ−ジポンプ回路

Info

Publication number
JPS60148220A
JPS60148220A JP59004621A JP462184A JPS60148220A JP S60148220 A JPS60148220 A JP S60148220A JP 59004621 A JP59004621 A JP 59004621A JP 462184 A JP462184 A JP 462184A JP S60148220 A JPS60148220 A JP S60148220A
Authority
JP
Japan
Prior art keywords
charge
current
switch
discharge
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59004621A
Other languages
English (en)
Other versions
JPH0434849B2 (ja
Inventor
Takashi Machida
町田 孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP59004621A priority Critical patent/JPS60148220A/ja
Publication of JPS60148220A publication Critical patent/JPS60148220A/ja
Publication of JPH0434849B2 publication Critical patent/JPH0434849B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の属する技術分野 本発明は、ディジタル磁気記録装置等において位相同期
回路の構成要素として使用されるチャージポンプ回路に
関する。
従来技術 従来、この種チャージポンプは、第1図に示すように構
成されている。すなわち、チャージ電流源1と電流スイ
ッチ3の直列接続回路とディスチャージ電流源2と電流
スイッチ4の直列接続回路とを出力線7を介して負荷に
接続し、チャージ入力信号5を電流スイッチ3に入力さ
せると電流スイッチ3がオンして一定のチャージ電流8
を負荷に供給し、ディスチャージ入力信号6によって電
流スイッチ4をオンしたときはディスチャージ電#f、
9を流して負荷の電荷をディスチャージさせ、電流スイ
ッチ3および電流スイッチ4が共にオフ状態のときは、
チャージもディスチャージも行なわず、負荷の電荷はそ
のまま保存される構成である。この回路は、チャージ入
力信号5とディスチャージ入力、信号6によって負荷へ
のチャージ、ディスチャージおよび電荷の保持を任意に
コントロールして負荷電位をディジタル的に制御するこ
とにより、この制御された電圧によって発信周波数を制
御することができる。
第2図は、第1図のチャージポンプ回路の具体的な構成
を示す回路図である。すなわち、2つのPNP )ラン
ジスタを図示のように接続してチャージ電流源lOを構
成し、2つのNPN)ランジスタによってディスチャー
ジ電流源11を構成し、前記チャージ電波源10とディ
スチャージ電流源11のそれぞれ一方のトランジスタの
コレクタ間を抵抗を通して直列に接続する。従って、チ
ャージ電流源10のチャージ電流とディスチャージ電流
源11のディスチャージ電流の大きさは等しい。
チャージ電流源10の出力するチャージ電流は、チャー
ジ電流スイッチ12がオンのとき出力線16を通して負
荷に供給され、負荷の電荷は、ディスチャージ電流スイ
ッチ13がオンのときディスチャージ電流源11を介し
てディスチャージされる。チャージ電流スイッチ12も
ディスチャージ電流スイッチ13も共にオフのときは、
負荷の電荷はそのまま保持される。
チャージ電流スイッチ12は、2個のPNP )ランジ
スタと、該2個のPNP トランジスタのベース電圧を
それぞれ制御するための1組のNPN)ランジスタが図
示のように接続された回路であって、上記1組のNPN
)ランジスタのベース間にチャージ入力信号14を印加
することによって、前記2°個のPNPトランジスタの
オン、オフが制御される。すなわちチャージ電流スイッ
チ12のオン、オフがチャージ入力信号14によって制
御される。ディスチャージ電流スイッチ13は、2個の
NPN hランジスタを図示のように接続した回路であ
って、該2個のNPN)ランジスタのベース間にディス
チャージ入力信号15を印加することによってディスチ
ャージ電流スイッチ13のオン、オフが制御される。
上述の従来回路は、チャージ電流スイッチ12にPNP
 トランジスタを使用しているため、IC化した場合に
高速のスイッチング動作を行なうことが困難である。す
なわち、従来のチャージポンプ回路は、高速チャージポ
ンプ回路のIC化を阻むという欠点がある。
発明の目的 本発明の目的は、上述の従来の欠点を解決し、高速PN
Pトランジスタスイッチを使用しないで、高速動作する
ことが可能なチャージポンプ回路を提供することにある
発明の構成 本発明のチャージポンプ回路は、チャージ電流源と、該
チャージ電流源の出力電流をディスチャージさせる第1
のディスチャージ電流スイッチと、該第1のディスチャ
ージ電流スイッチに並列に接続された第2のディスチャ
ージ゛電流スイッチと、前記第1および第2のディスチ
ャージ電流スイッチにそれぞれ接続された第1および第
2のディスチャージ電流源とを備えて、前記第1のディ
スチャージ電流スイッチのオンによって負荷へのチャー
ジ電流を0としオフによって一定のチャージ電流を出力
し、前記第1および第2のディスチャージ電流スイッチ
のオンによって負荷の電荷をディスチャージさせること
を特徴とする。
発明の実施例 次に、本発明について、図面を参照して詳細に説明する
第3図は、本発明の一実施例を示す回路図である。すな
わち、抵抗器40.PNP)ランジスタ31、抵抗器4
2.NPNトランジスタ32および抵抗43を正電源V
ccと負電源Wee間に直列に接続し、PNP)ランジ
スタ31およびNPN)ランジスタ32はそれぞれのコ
レクタとベース間を短絡接続して基準電流源を構成する
。そして、PNPトランジスタ33のコレクタを抵抗器
41 、を通して正電源Vccに接続しベースはPNP
トランジスタ31のベースに接続して、PNP)ランジ
スタ31.33と抵抗器40.41とでカレントミラー
回路を構成し、PNP)ランジスタ33のコレクタ電流
によっである一定のチャージ電流を出力する。本実施例
では、PNP)ランジスタ33はチャージ電波源を構成
している。
t?−、NPN)ランジスタ34のエミッタを抵抗器4
4を通して負電源Weeに接続し、ベースは前記NPN
トランジスタ32のベースに接続してカレントミラー回
路を構成し、NPN )ランジスタ34のコレクタ電流
によっである一定のディスチャージ電流を設定する。木
実雄側においては、NPNトランジスタ34は第1のデ
ィスチャージ電流源である。同様に、NPN)ランジス
タ35のエミッタを抵抗器45を通して負電源Veeに
接続し、ベースを前記NPN)ランジスタ32のベース
に接続して第2のディスチャージ源を構成する。
NPN)ランジスタ34のコレクタは、NPNトランジ
スタスイッチ36と37のエミッタに接続し、NPN)
:ランジメタスイッチ36のコレクタは正電源Vccに
接続し、NPN)ランジスタスイツチ37のコレクタは
前記PNP)ランジスタ33のコレクタに接続する0本
実施例では、NPN )ランジスタスイツチ37は第1
のディスチャージ電流スイッチを構成し、NPN トラ
ンジスタスイッチ36と37のベース間に差動論理信号
46.47を入力させで、スイッチ36と37の電流切
替動作によってNPN)ランジスタスイツチ37をオン
、オフ制御する。NPN)ランジスタスイッチ37がオ
ン状態のときは、前記PNP)ランジスタ33から出力
されるチャージ電流とNPNトランジスタスイッチ37
を流れるディスチャージ電流とが等しく、従って、負荷
には、チャージ電流もディスチャージ電流も流れない、
NPNトランジスタスイッチ37がオフ状態のときは、
PNP トランジスタ33の出力するチャージ電流が出
力線50を通して負荷に供給される。
一方、NPN)ランジスタスイツチ38と39とで構成
する電流切替回路で第2のディスチャージ電流スイッチ
を構成し、NPN )ランジスタスイツチ38と39の
エミッタは、共通に接続されて前記NPNトランジスタ
35のコレクタに接続されている。そして、NPN)ラ
ンジスタスイツチ38と39のベース間に入力される差
動論理信号48.49によってNPN )ランジスタス
イッチ38がオン、オフ制御される。NPNトランジス
タスイッチ38がオン状態のときは、NPN トランジ
スタスイッチ38のコレツにディスチャージ電流が流れ
、負荷の電荷は出力線50およびNPN )ランジスタ
スイッチ38を通してディスチャージされる0本実施例
では、抵抗器40と41の抵抗値は同一値であり、また
、抵抗器43.44.45も同じ抵抗値に設定されてい
る。従って、PNP )ランジスタ33.NPN)ラン
ジスタ34および35のコレクタ電流はすべて同一値で
ある。
以上を総合すると、NPN )ランジスタスイツチ37
.38が共にオフのときはPNP )ランジスタ33の
コレクタから負荷に一定のチャージ電流が供給され、N
PNトランジスタスイッチ38がオフで37がオン状態
ではチャージもディスチャージもされず、NPN (ラ
ンジスタスイッチ37と38が共にオン状態では、一定
のディスチャージ電流によって負荷の電荷が減少する。
従って、論理信号46〜49によって負荷へのチャージ
、ディスチャージを任意に制御するチャージポンプ動作
が可能である。木実雄側では、スイッチ回路はすべてN
PN)ランジスタスイツチによって構成されているから
、容易に高速のチャージポンプ回路をIC化することが
可能である。
発明の効果 以上のように、本発明においては、チャージ電流源の出
力電液と同一のディスチャージ電流をオン、オフする第
1のディスチャージ電流スイッチと、同様な第2のディ
スチャージ電流スイッチとをtべてNPNトランジスタ
スイッチによって構成し、上記第1のディスチャージ電
流スイッチのオフによって負荷に一定のチャージ電流を
供給し、オンによってチャージとディスチャージを同一
電流値としてチャージもディスチャージもされない状態
とし、前記第2のディスチャージ電流スイッチのオンに
よって一定のディスチャージを行なうように構成したか
ら、高速PNPトランジスタスイッチを使用しないで高
速のチャージポンプ回路を構成することが可能である。
この結果、高速チャージポンプ回路を容易にIC化する
ことができるという効果がある。
【図面の簡単な説明】
第1図は従来のチャージポンプ回路の構成を示す図、第
2図は上記従来のチャージポンプ回路の具体例を示す回
路図、第3図は本発明の一実施例を示す回路図である。 図において、1:チャージ電流源、2:デイスチャージ
電流源、3,4:電流スイッチ、5:チャージ入力信号
、6:ディスチャージ入力信号、7:出力線、8:チャ
ージ電流、9:ディスチャージ電流、10:チャージ電
流源、11:ディスチャージ電流源、12:チャージ電
流スイッチ、13:ディスチャージ・電流スイッチ、1
4:チャージ入力信号、15:ディスチャージ入力信号
、31.33 : PNP)ランジスタ、32゜34.
35:NPNトランジスタ、36〜39:NPN)ラン
ジスタスイツチ、40〜45:抵抗器、46〜49:差
動論理信号。 第2図 0 第3図 VEE 、VQ VEE

Claims (1)

    【特許請求の範囲】
  1. チャージ電流源と、該チャーパ】電流源の出力電流をデ
    ィス・チャージさせる第1のディスチャージ電流スイッ
    チと、該第1のディスチャージ電流スイッチに並列に接
    続された第2のディスチャージ電流スイッチと、前記第
    1および第2のディスチャージ電流スイッチにそれぞれ
    接続された第1および第2のディスチャージ電流源とを
    備えて、前記第1のディスチャージ電流スイッチのオン
    によって負荷へのチャージ電流を0としオフによって一
    定のチャージ電流を出力し、前記第1および第2のディ
    スチャージ電流スイッチのオンによって負荷の電荷をデ
    ィスチャージさせることを特徴とするチャージポンプ回
    路。
JP59004621A 1984-01-13 1984-01-13 チヤ−ジポンプ回路 Granted JPS60148220A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59004621A JPS60148220A (ja) 1984-01-13 1984-01-13 チヤ−ジポンプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59004621A JPS60148220A (ja) 1984-01-13 1984-01-13 チヤ−ジポンプ回路

Publications (2)

Publication Number Publication Date
JPS60148220A true JPS60148220A (ja) 1985-08-05
JPH0434849B2 JPH0434849B2 (ja) 1992-06-09

Family

ID=11589122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59004621A Granted JPS60148220A (ja) 1984-01-13 1984-01-13 チヤ−ジポンプ回路

Country Status (1)

Country Link
JP (1) JPS60148220A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191520A (ja) * 1987-05-13 1989-04-11 Texas Instr Inc <Ti> 電荷ポンプ回路
JPH02164128A (ja) * 1988-12-17 1990-06-25 Hitachi Ltd 位相同期回路およびこれに用いるチャージポンプならびに位相同期回路の運転方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191520A (ja) * 1987-05-13 1989-04-11 Texas Instr Inc <Ti> 電荷ポンプ回路
JPH02164128A (ja) * 1988-12-17 1990-06-25 Hitachi Ltd 位相同期回路およびこれに用いるチャージポンプならびに位相同期回路の運転方法

Also Published As

Publication number Publication date
JPH0434849B2 (ja) 1992-06-09

Similar Documents

Publication Publication Date Title
EP0623997B1 (en) Hysteresis comparator working with a low voltage supply
US4667118A (en) Monostable multivibrator
US4651033A (en) Device for complementary input signals using two circuits with different threshold voltages
JPS60148220A (ja) チヤ−ジポンプ回路
JPS60817B2 (ja) 相補型エミツタ・フオロワ回路
JPH02222014A (ja) 切り換えできる電流発生器を具えた集積回路
JPH09306193A (ja) サンプルホールド回路
JP2546004B2 (ja) レベル変換回路
US4636739A (en) Circuit for reducing the occurrence of spurious signals on an output of an electronic circuit when the circuit power supply is switched on and off
US3934157A (en) TTL circuit
US5367203A (en) System for determining the time at which an analog voltage crosses a voltage threshold
JP2586601B2 (ja) カレントミラー回路
JP2642408B2 (ja) 分周回路装置
JP3039174B2 (ja) スイッチ回路
JPH0124983Y2 (ja)
JPH0413695Y2 (ja)
JP2796866B2 (ja) チャージポンプ回路
JP2789746B2 (ja) 3値論理回路
JPH026685Y2 (ja)
JPH0353803B2 (ja)
JP2513009B2 (ja) ディジタル―アナログ変換回路
JP2687160B2 (ja) スイッチ回路
JPH10209849A (ja) 対称/非対称変換器を具える集積回路
JPH057778Y2 (ja)
JPS6295022A (ja) チヤ−ジポンプ回路