JPS597993A - 文字図形表示端末装置 - Google Patents

文字図形表示端末装置

Info

Publication number
JPS597993A
JPS597993A JP57116793A JP11679382A JPS597993A JP S597993 A JPS597993 A JP S597993A JP 57116793 A JP57116793 A JP 57116793A JP 11679382 A JP11679382 A JP 11679382A JP S597993 A JPS597993 A JP S597993A
Authority
JP
Japan
Prior art keywords
display
character
line
memory
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57116793A
Other languages
English (en)
Other versions
JPH0527118B2 (ja
Inventor
貞二 岡本
茂 平畠
哲也 池田
平松 清
俊明 渡辺
赤坂 幸彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
NTT Inc
Original Assignee
Hitachi Ltd
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Nippon Telegraph and Telephone Corp filed Critical Hitachi Ltd
Priority to JP57116793A priority Critical patent/JPS597993A/ja
Publication of JPS597993A publication Critical patent/JPS597993A/ja
Publication of JPH0527118B2 publication Critical patent/JPH0527118B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ディジタル計算機等からの文字図形情報を画
像表示する際、その表示内容をスクロール表示すること
ができる文字図形表示端末装置の改良に関するものであ
る。
近年LSI技術の急速な発展に伴い、コンピュータの中
央演算処理回路(以下t’PUと略記する)を1個のL
SIとしたマイクロコンピュータが出現し、従来の汎用
ディジタルICシステムはC,’PU中心のシステムに
移行し始めている。このようなシステムは、t’PUの
他に、 C’PUの処理手順(プログラム)を記憶して
いる再生専用のメモリ回路(以下プログラムROMと称
する)と、t’PUの処理中にデータを一時記憶したり
、プログラムROMの代りをしたりする書き換え可能な
メモリ回路(以下データRAMと称するンと、入出力回
路とをおもな構成要素としている。
第1図は、このようなt’PUを用いた縦スクロール表
示が可能な文字図形表示端末装置の従来例を示すブロッ
ク図である。この図において、11はCPU、10はt
’PU11のクロック信号を発生するクロック発生回路
、12はデータRAM、13はプログラムROM、51
は信号入力回路、71はスクロール値設定回路、61は
テレビジョy 信号(D 同期信号や表示用のアドレス
信号を発生する表示タイミングパルス発生回路、72は
加算器、74は減算器、73は比較器、14はt’PU
11と各回路とのデータの授受を行なう信号路、すなわ
ちデータバスであり、15はt’PU11が各回路にア
ドレス信号を供給する信号路、すなわちアドレスバス、
76は文字図形情報を記憶する表示RAM、77は表示
RAMからの連列信号を直列信号に変換する並・直列変
換回路、17は一般家庭用テレビ受像機に代表されるイ
ンターレース(飛び越し走査)を行っているt’RTデ
ィスプレー、75はアドレスバス15と表示タイミング
パルス発生回路61からの表示タイミング信号路101
とをクロック発生口1810からの信号によって切り換
えるアドレス切換回路である。
第2図(J)は、第1図に示すシステムの番地割付の一
例を示す番地割付図であり、第2図(ロ)は表示RAM
番地と表示画面との対応を示す説明図である。また第3
図はシステムへの人力である文字図形情報のデータフォ
ーマットの一例を示すデータフォーマット図である。な
お第2図ニオイテ、1XIrlテ−タRiM番地、2X
ハ表示R,4M番地、3Xは入力端子、4xはスクロー
ル値出力端子、5XはROM番地、11Xは未使用番地
である。
以下に第2図、第5図を参照しながら、第1図に示す従
来例の動作について説明する。信号入力回路51の入力
信号1は、第3図に示すフォーマットのデータであり、
以降これをパケットと称することにする。パケットの頭
にはデータのパケットであることを識別するためのID
符号61が付されている。また1ケのパケットには一画
面の一水平走査線に相当する文字図形情報が入っており
、ID符号の後には何ライン目のデータであるかを示す
ライン番号62が付されている。
今の場合、一画面は横が62バイト、縦が204ライン
であるとし、ライン番号なNとすれば、N=a〜203
であり、パターン情報63は32バイトの長さである。
信号入力回路51には上記のパケットがNが0から20
3まで順次時系列的に人力される。入力されたデータは
t’PU11により1バイトづつ表示RAM76に記憶
される。この場合、N=0のデータに対しては(800
0) s6から(80LF)+eの62バイトの番地に
、N=1のデータに対しては(8020)、、から(8
03F)、032バイトの番地にというように。
(8000)、6+ 32 X#から始まる32バイト
のメモリ番地にデータが記憶されることになる。以上が
人力データの処理動作である。次に、表示系の動作につ
いて説明する。スクロール値設定回路71はt’PU1
1によって信号入力口wJ51に新しいパケットが人力
される度に表示画面の先頭行の最初の番地が設定される
。例えば、スクロールを行なわない初期状態では(80
00) +aであるが、N=oのパケットが入力された
時は(8020) 、、が、N≧1のパケットが入力さ
れた時は(8040ハ。が、とい5ように、(8000
)、、 +32 X (N+ 1 )の値が設定される
。一方、表示タイミング信号100は、画面表示のため
の垂直同期信号に同期して(oooo)16から(19
7J’)toまでを計数する信号であり、加算器72に
よって上記のスクロール値と加算される。
したがって加算器72の出力信号101はスクロール値
設定回jlii571に設定された値から順々に増加す
る計数値である。加算器72の出力信号101は減算器
74に供給されると同時に、比較回路76に供給される
。比較回路76には表示RAM76の最終番地の次の番
地(9980)saが設定されているため加算器72の
出力信号101が(9980)、6よりも太き(なると
、比較器jii573の出力信号が得られる。
この出力信号が減算器74に供給されている時、減算器
74は加算器72の出力信号101から(1980)I
aを減算する。つまり、加算器72の出力信号101が
(9980)Iaを越えると(1980)Iaを減算し
て(5ooo )、6とする。したがって、例えば、信
号入力回路51にN==00パケットが入力されると画
面表示アドレス102は、表示の乗置同期信号に同期し
て(8020)16.(8021)16・・・・・・(
997F )Ia(8000)、6. (8001)I
a・・・・・・(801F )taと変化するため、N
二0のパケットの文字図形情報はt’RTディスプレー
17の画面の一番下に表示される。
N−1の時も同様であり、新しく人力したパケットのデ
ータは常に画面の最下行に表示されることになる。尚、
以上の従来のスクロール動作において、信号人力回wJ
51に新しいパケットが入力されて、スクロール値設定
回路71にスクロール値を設定する直前に、この新しい
パケットの文字図形情報を記憶する表示RAM76の該
浩する番地、すなわち(aooo )、。+32×N番
地から始まる32バイトのメモリ領域に残っている古い
データを消去してお(操作が通常行なわれる。これは不
要な文字図形情報が表示画面に現れるのを防ぐためであ
る。
さて、一般に信号入力回路511C入力される信号のタ
イミングは表示系のタイミングとは非同期であり、それ
ぞれ独立している。したがってスクロール値設足回W6
71にスクロール値を設定するタイミングは画面表示の
タイミングと非同期である。このため、画面表示のCR
Tディスプレーとして一般家庭用のテレビ受像機のよう
にインターレース(飛び越し走査)を行っている装置を
使った場合は、第4図(A)に示す正常なモードと、C
B)に示すように偶数フィールド(点線)と奇数フィー
ルド(実線)で画面の移動の大きなモードが混在するこ
とになる。さらに画面の表示期間中に信号入力回路51
に新しいパケットが入力されてスクロール値設定回路7
1に新しいスクロール値が設定されると、正常であれば
(C)のように見える画面が、(p)のように1ライン
分抜けて見えることになる。この例では4ライン目を表
示した後で新パケットが入力されたため、5ライン目が
抜けている。
以上の説明のように従来の方式によると、画面がぎくし
ゃくして非常−見にくいスクロール表示を行なうので眼
の疲労をまねくという視覚上の大きな問題点があった。
本発明の目的は、上記した従来の文字図形表示端末装置
のスクロール表示における見にくさという問題点をなく
し、スムーズなスクロール表示が行なえる文字図形表示
端末装置を提供することにある。
上記目的を達成するために、本発明においては、スクロ
ール値設定手段により表示画面の先頭行の最初の番地を
設定するタイミングを、画面表示のフレーム同期信号と
同期させ、さらに情報人力手段に人力されたデータは一
旦バツファメモリに記憶し、上記フレーム同期信号に同
期してそこから表示メモリに転送するようにしたもので
ある。
以下、図面を用いて本発明の一実施例を詳述する。第5
図は本発明の一実施例を示すブロック図である。第1図
に示した従来の文字図形表示端末装置と異なる点は、ス
クロール値設定回路71と加算器720間に新しくラッ
チ回路7Aを設けたこと、バッファRAM1Aを設けた
こと、t’PU11と上記ラッチ回路7Aにフレーム同
期信号8Aが入力されたことにある。なお、第5図にお
ける他の部分は第1図の場合と同じであり、同一符号を
記しである。
まず、ラッチ@wI7Aの動作について説明する。
信号入力回路51に新しいパケットが入力されると、そ
の度にt’pv11によってスクロール値設定回路71
に表示画面の先頭行の最初の番地が設定されることは従
来例と同じである。しかし、このスクロール値はただち
に加算器72に供給されるのではなく、7Aのラッチ回
路のために次にフレーム同期信号8Δが入るまでは、1
つ前の人力パケットによって設定されたスクロール値が
加算器72に供給されることになる。したがって、表示
画面の先頭行の最初の番地が、新パケットデータ入力に
より切り換わるのは常にフレーム同期信号81の入った
直後であり、表示RAM76の文字図形情報が、t’R
Tディスプレー17に表示されていない、いわゆるブラ
ンキング期間である。
このために信号入力口1851に新しいパケットデータ
がいかなるタイミングで入力されても、スクロール動作
は常に画面表示のフレーム同期信号に同期して行なわれ
、いかなる場合も第4図(A) VC示す正常モードだ
けとなり、見た目にスムーズにスクロールするように見
える。
次にバッファRAM1Aの動作について第6図を参照し
ながら説明する。なお第6図は、フレーム同期信号と人
力データとの時間的関係を示すタイミング図である。先
に述べたように信号入力口w151に新しいパケットデ
ータが入力されても、次にフレーム同期信号が入るまで
はスクロール動作をしない。しかしながらこの期間、す
なわち第6図の時間tAにおいても入力されたデータは
順次cPU11により表示RAM76の該当する番地に
記憶されてゆくため、入力データ12.(及び人力デー
タ12Bは表示画面の先頭行に表示されてしまう。バッ
ファRAM1Aはこの問題を克服するためのものである
。すなわち、C″PU11にフレーム同4期信号81を
供給しておき、信号入力回路51に入力された新しいデ
ータはフレーム同期信号が入力されるまではバッファR
AM1Aに記憶し、フレーム同期信号が入力されると同
時にバッフ 7 RAM 1Aから表示RAM76の該
尚番地にデータを転送し、以降のデータはバッファRA
M1Aを介さず、直接表示RAM76の該当番地に記憶
する。
尚、本発明の実施例としては文字図形情報をパターンの
まま一水平走査線分づつ入力するシステムについて説明
したが、文字図形情報のパターン発生用ROMを内蔵し
、該当するパターンの符号を入力するシステムにおいて
も本発明が適用できることは明らかである。
以上説明したように1本発明によれば、従来方式の場合
のぎくしゃくした非常に見づらいスクロール表示の視覚
上の問題点を解消でき、大変スムーズなスクロール表示
が実現できるという大きな性能の向上が図れるという効
果が得られる。
【図面の簡単な説明】
第1図は、スクロール表示が可能な文字図形表示端末装
置の従来例を示すブロック図、第2図CA)は第1図に
示す文字図形表示端末装置の番地割付の一例を示す番地
割付図、第2図CB)は表示RAMの番地と表示画面と
の対応の一例を示す説明図、第3図はシステムへの入力
データの問題点を示す説明図、第5図は本発明によるス
クロール表示が可能な文字図形表示端末装置の一実施例
を示すブロック図、第6図はフレーム同期信号と人力デ
ータとの時間的関係を示すタイミング図である。 符号説明 10:クロック発生回路 11:中央演算処理回路 12ニブログラムROM 13:データRAM 51:信号入力回路 61:表示タイミングパルス発生回路 71ニスクロール値設定回路 72:加算器 73:比較器 74:減算器 75ニアドレス切換え回路 76:表示RAM 77:並直列変換回路 17 : t’RTディスプレー 7A:ラッチ回路 1A:バッファRAM 第2図 く←−8トソト→ (A) 第3図 2B 箱4図 第6図

Claims (1)

    【特許請求の範囲】
  1. 所与の表示区画部分を持ち、該区画部分の走査方式とし
    て飛び越し走査方式を採る表示器とこの所与の表示区画
    部分の表示区画の総数に等しいメモリ番地を持ち、各メ
    モリ番地に文字図形情報が記憶されるメモリ手段と、上
    記表示器に表示する上記文字図形情報の1行又は1ライ
    ン分に当る情報を単位データとして取り込む情報人力手
    段と、上記情報人力手段に入力された1行又は1ライン
    分の文字図形情報を上記メモリ手段に転送する手段と、
    核メモリ手段から読み出した文字図形情報を上記表示器
    の最下部に表示すると同時に表示全体を上に1行シフト
    していわゆるスクロール表示を行なうスクロール表示手
    段とを有する文字図形表示端末装置において、上記スク
    ロール表示を上記表示器のフレーム走査に同期したフレ
    ーム同期信号に同期させて行なう手段と、上記情報入力
    手段に人力された1行又は1ライン分の文字図形情報を
    一旦記憶するバッファメモリと、該バッファメモリに記
    憶されたデータを上記フレーム同期信号に同期して上記
    メモリ手段に転送する手段とを設けたことを特徴とする
    文字図形表示端末装置。
JP57116793A 1982-07-07 1982-07-07 文字図形表示端末装置 Granted JPS597993A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57116793A JPS597993A (ja) 1982-07-07 1982-07-07 文字図形表示端末装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57116793A JPS597993A (ja) 1982-07-07 1982-07-07 文字図形表示端末装置

Publications (2)

Publication Number Publication Date
JPS597993A true JPS597993A (ja) 1984-01-17
JPH0527118B2 JPH0527118B2 (ja) 1993-04-20

Family

ID=14695820

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57116793A Granted JPS597993A (ja) 1982-07-07 1982-07-07 文字図形表示端末装置

Country Status (1)

Country Link
JP (1) JPS597993A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54149520A (en) * 1978-05-17 1979-11-22 Hitachi Ltd Dispaly unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54149520A (en) * 1978-05-17 1979-11-22 Hitachi Ltd Dispaly unit

Also Published As

Publication number Publication date
JPH0527118B2 (ja) 1993-04-20

Similar Documents

Publication Publication Date Title
KR960015391B1 (ko) 화상데이타변환처리장치및그를갖는정보처리장치
JP3274682B2 (ja) 静止画像表示装置およびそれに用いる外部記憶装置
US20030011606A1 (en) Video data processing device and video data display device
US5444497A (en) Apparatus and method of transferring video data of a moving picture
JP3283607B2 (ja) 複数画面モード表示方法及びその装置
JPS597993A (ja) 文字図形表示端末装置
JP3081946B2 (ja) キャラクタジェネレータ及び映像表示装置
JP5280546B2 (ja) 映像出力装置及び映像の合成方法
JPH0260030B2 (ja)
JPS61267087A (ja) 画像発生装置のオンライン検証システム
JP2609628B2 (ja) メモリアドレス制御装置
JP3307736B2 (ja) 画像データ転送装置
JPS59114581A (ja) デイスプレイ装置
JP3204123B2 (ja) オーバレイ方式
JP3291330B2 (ja) 文字表示装置及びそれを備えたマイクロコンピュータ
JPS61289382A (ja) 画像生成装置
KR900001522B1 (ko) 영상장치에서의 스크로울, 팬닝회로
JPH033270B2 (ja)
JPH0260029B2 (ja)
JP2613951B2 (ja) 表示装置
JPS6138988A (ja) 表示メモリ制御方式
JPS61188587A (ja) マルチウインド制御方式
JPH0250681A (ja) 複画面表示制御回路及びそれを備えた映像機器
JPH0260031B2 (ja)
JPH0638648B2 (ja) 2画面テレビ受信機