JPS597395A - 図形情報の表示装置 - Google Patents

図形情報の表示装置

Info

Publication number
JPS597395A
JPS597395A JP58111113A JP11111383A JPS597395A JP S597395 A JPS597395 A JP S597395A JP 58111113 A JP58111113 A JP 58111113A JP 11111383 A JP11111383 A JP 11111383A JP S597395 A JPS597395 A JP S597395A
Authority
JP
Japan
Prior art keywords
memory
image
information
symbol
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58111113A
Other languages
English (en)
Inventor
ヤン−エリツク・ルンドストロ−ム
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ABB Norden Holding AB
Original Assignee
ASEA AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ASEA AB filed Critical ASEA AB
Publication of JPS597395A publication Critical patent/JPS597395A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/222Control of the character-code memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Navigation (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は、ラスク走査型の例えは視覚型(もしくは映像
)表示装置(vr)U )のような表示装置11上に、
任意の寸法のシンボルの形態及び点行列の形態で図1形
情報を表示するだめの装置に関する。
この装置は使用oJ能なシンボルの点パターンに関する
情報を格納するだめのシンボルメモリ6及び対象とする
画像内に含まわるシンボルのその画像内匠於U゛る位置
VC関」る情報を格納」−るリフレッシュメモリ7から
構成される。
背景技術 上述した型のVl)UK於いては、V I)Uのリフレ
ッシュメモリ内に怪郭を組み立てそノ1を格納1′るこ
とπ対[〜て、実質的に2つの互いに相反する要求があ
る。
その要求の1つにラスク走査の原理自身から発生するも
ので、%に画像の再生時に生じる要求である。この種の
VDU Vc両画像再生する場合、電子ビームは通帛V
DUの左」二の1−みから始まる。電子ビームは左から
右へ、そして上から゛トヘ1杓つつ走査する。従って、
童子ビームは各々の/ンポルに対し2て、ZWその左上
のすみに最初1する。
そこでこの技術匠かなうようにするためには、文字の左
上のすみをリフレン/ユメモリに書き込まなければなら
ない。こt目で反し、てリフレン/ユメモリからVDU
の情報を読み出す際は、その文字が理論的に盲込まf]
ているその走査線もしくは基準走査線上の個々の文字も
シ、りけシンボルについての符号’を読み出1−ことが
要求さt]る。この2つの座標が一致−4−るのは特殊
な場合0)みである。
VDUの表面を最も効率よく使用1−1VDU衣示を股
引する場合に最大限に可能な自由度ケ提供することケ可
能にするには、異なったXJ法や形状θ)文字の使用ケ
b」能にすることが要求される。し、かし2ながら、こ
のような文字では、いわゆる基準点が文字の左上すみと
一定の関係?もたなくなる。基準点とは、文字かそのb
i込まf′Iていると論理的に考えることの可能な行を
走査が走る際に、その文字について走査が最初に達する
点を意味する。
従って、異なった寸法や形状σ)文字ケ表示することが
可能なVL’jU−’ill’は、画像の情報内容馨簡
単に読み出ずことと、簡71にll生することに対する
要求を両立させることにかなりの難し2さが生じる、A
il記θ)型のVDU ilI:対するも51つの要求
は、個個の文字もしくは画像全体の格納や消去が高速か
つ単純な方法で可能なことである。
発明の要約 本発明の目的は、文字の格納や消去もしくはVDU全体
σ)消去が高速かつ単純であることと同時に、VDU上
のノンポルのりフレンンユが単純かつ高速であること、
及びVl)Uの情報内容の読み出しが高速であることに
対する要求を満足する、′前記の型のVDUを提供する
ことである。
実施例 付図ケ参照し、て本発明’e R’yl明する。ここで
対象とする種類のVDU Kついては、例えば米国特胎
第4,161,883号等で従来から知らt)ているか
、こtらのVDUは前記の欠点ケ有している。
第1図it本発明によるVDU o)機能構成の一例で
ある。通信用プロセンザ121−u、七ね自身よく知ら
ねでいるものでk)るが、VDUとその周辺にあるもの
との間の通(Mリンク乞栴成′1−る。このプロセッサ
12け、VDUへのシンボルの實き込み、画像の+′*
報内容の読み出し7、及び画像もしくは個々0)シンボ
ルσ)消去を制御する。アドレス変換メモり5けVDU
上に表示可能なシンボルの各々1つに対して1語を有1
〜でいる。個々の語にはジンポルメモリ6内に於ける1
つのシンボルのアドレスが格納さねる。//ポルメモリ
6には、各々θ)シンボルのVll:II上への衣現を
定める情報が格納される。
従って、各々のシンボルには//ポルメモIJ K任意
の数の飴を割り当てることが用油である。アドレス変換
メモリ5がある7ンボルの符号でアドレスされると、こ
のアドレス変換メモリから77ボルメモリ内に於けるそ
の//ポルθ)最初のフィールドもしくは語ケアドレス
するアドレスも(、<はボイノタが得らfする。リフレ
ン・/ユメモリ7はVDUに喘き込まねている画像0)
懺示についての情報ヶ格納する。以下の説明では、VD
Uかろ×ろの画像要素(画素)7有する、いわゆる両片
と呼はハる単位に分割されると仮定する。リフレッシュ
メモリはVDU土の各々の両片に対して1飴ケ廟する、
この語は両片の色、対象とするジノポルに対する//ポ
ル符号についての情報及び間1uK7z、つている両片
がシンボルの左上ゴみを廂するかもしくは位置決め点を
櫓するかKついての情郭乞有する。補助メモリ2はリフ
レッシュメモリγの単純な再生に構成する。補助メモリ
は各々の両片、すなわちリフレッシュメモリの各々のD
VC対し7で1ピント欠有し、ている。従って、補助メ
モリはリフレッシュメモリに較べて小容t1のメモリで
ある。
さらに、2個のアドレス参照メモリ3が提供さねでおり
、こtlらは交互に使用される。各々0)アドレス参照
メモリニ、VDUの1行上の両片の数に対応するだけの
語数欠有している。問題&テなってい。
る行の上に友)る程度まで適合するシンボル(J)各々
の最左端の両片げ対しSするアドレス参照メモリ内の6
L的に、シンボルメモリ内の前記の両片へのアドレスか
■き込まノする。、さらに、アドレス参照メモリ内の各
々σ)飴は、問題になっているシンボルの色についての
怪ffFJをiする。画像プロセンサ1は、マイクロプ
ロセッサと2個のカウンタ、工/コーダ及びレジスタか
ら構成することが+J能なものであるが、こflは装置
2,3,5.6及び7θ)働きと、そねらの間の通信を
制句する。m11像ブロセッザはまだ表示装置11に対
する画像情幸)l)読み出しも制御する。この読与出し
はろイ固のラインバッファ4を介して行わfする。、各
々Q)ライン/ぐンファはVpH上σ)1本の走査線を
表示するり)に必要な情報ケ治している。走査紗上θ)
個々0)画素K 7J(、で、ラインバッフアd−力で
けそQ)iiI+1素の明暗aついてV)寸青幸[4?
有に、もう−力ではその曲1素σ)色シでついてθ)情
報11る。3個σ)ラインバッファでろ木のiJ: 4
−紳、1−lわち両片の1行分を・包含−イる。々示装
置西11に1、ラインパンノアC(格却1さt)だ(W
幸IQケ’、’1Lit丁上に表示するためπ−y−ν
なl火イ擾;回路ケ倫メーた陰捺糾肯ケ治する。
第2区目−i不発明してよ;t−、v+;t+の中心1
肴1(分しくついてのより旧絆1な構成ケ示才。ゆト−
Cに、〜I:、’CIかス力(【コ」 F  7 2 
 D  i曲 素 、  Y 力 向 (て 3361
由・ 素 vi  −す く、 とイ反定[2省想像十
の例から木光明り)を明を始めることと1−る。こハら
σ)[出j累はl由、≠1丁タリ、ここでにいわゆる両
片π使用さハるか、各々σつ画素行列dj]一方形であ
り、ろンろ0)画素を有1−イ、。従つ又、画像面は2
4D×112画片から成々。//ポルのセトス目に15
12個の奴なるシンボルか4存すると仮定」る。補助メ
モリ2は8ピント飴の形に定めることとする。色の数は
64オ中である。第2図の神fil+の装置け(羊つで
、?欠θ)ような構J戎となイ)。
アドレス変換メモリ5゛ 1飴15ピントで512相(//ポルメモリは:1)1
5  H台 ケ イS  #”  2−=  )  。
/ノボ用メモリ6 1詰11ヒ゛ントでろン1ロロ0胎(パターン情i+9
ピント号−リンクビント2ビン!□)。
リノレン/コメモリ7゜ 1語1Bピントで32.000胎(/ノボル杓号9ピン
ト、色1肖報8ヒ゛ノド、6ンV4〆友めヒ゛ノド1ビ
ット)。
補助メモリ2 1飴8ピントでろ、360胎(VI・1゛上し“)合■
1片:J74シて1ビツト)。
ラインバッファ4 3y720y9ビツト(1内片=ろ走合搏t、1庄査糾
につき720画素、各画素1貨♀ピントでそのうち8ピ
ントが色情外で1ピントが1A報ピント)。
アドレス参照メモリ3: 240×23ビツトのバンクが2バンク(X方向が21
101EIii片で各々の両片が8ビツトの色情報トノ
/ポルメモリへの可能なアドレスケ有する)。
χカウンタ1b= 30まで引数する(補助メモリ2内に於けるX方向の胎
教)。
Yカラ/り1c: 112まで引数する(Y方向のテンセル行数)優先順位
工/コーダ1d: 6ビント データレジスタ1e: 8ビツト(=補助メモリの語長)。
上記及び第2図から明らかなように、画像プロセッサ1
は、マイク゛ロプロセッサ1a、Xカウンタ1b、Yカ
ウンタIC,e先順位エンコーダ1d及びデータレジス
タ1eから成っている。プロセンサ1aid装鋤5,6
,7,2.4.3゜1b、1c、1a、及び1eと映像
回路11の働き及び両者間の通信ケ制御する。このプロ
セッサは、またろビットの客隼を有するXレジスタ2有
する。■カラ/りd補助メモリ内の胎教ヶ計数シー。
で、現在のX座標を示1゜補助メモリ内の各語は8ピン
トであるので、χカウンタはX方向の8曲1片ケ単位と
して計数する。Yカウンタは両片を引数して現在のY座
標を示す。データレジスタ1eは補助メモリから1語ず
つ受は取って、各々の飴を格納する。優先順位エンコー
ダ1dはデータレジスタに現在格納さねている語の供給
を受けて、その語の最上位ピント(MSB)’Y示す。
Xレジスタはこの情報を受けて、X方向に於けるその最
上位ピントの位置に関する情報を格納する。従って、X
カウンタ1bの内容とXレジスタの内%y(よって、X
方向に於ける問題になついてる両片の座標が示さねる。
アドレス及び制御母線9は、データ母線10とともに、
装置1,2.3,4,5.6及び70間の制御信号及び
情報信号の流ね&テ使用さhる。通信プロセッサ12は
アドレス及び制動母線13ケ介して装置2,5.6及び
1の制御、及びデータ母線12を介して流ねるこtlら
の装置と通信プロセンザ間V)情報の流ねの制fMIY
行なう。
2個のフ0ロセンサia及び11の各々d、モトローラ
68C)0/78000、インテル8080/8086
もし、くはそねらと同等品の回路から構成することが出
来る。リフレッシュメモリ1、アドレス変換メモリ5、
補助メモリ2、ラインパンファ4及びアドレス参照メモ
リ3は、4116.6116型もしくはそわらと同等品
の回路から構成することが出来る。ノンポルメモリ6は
2716゜2764型もしくはそねらと同等品の[1路
から構成することが可能である。優先順位エンコーダ1
dは74148型の回路から構成T3J能である。
データレジスタ1eは7427ろ、74373も1<は
74ろ74型の回路がら構成することがrjJ能である
第6図はラスク走査型σ)VDUへの文字入水の例を示
す、例としてI goodI+という単語がVDUへ1
き込まねている。  ” C1’“は各文字の再生(リ
フレッシュ)ニ最も嵌合する座標、すなわち、各々の文
字の左上すみであり、VDUの而を走査するとき文字σ
)その部分が祁子ビームによって最初匠触ねらfする点
に印をつけている。II Xu 1l−1′画像の情報
内容の読み出(−2に耐過な座標に印うでつげている。
情報の視点から1″ねは、”goo(1″という単gf
4は10番の走査線に1き込ま〕′)でいると考えなけ
ねはならない。図では各文字の°゛占治領域″か薄い線
で1かilでいる。
第4図は、第6図の画像か入水ざf′+ている時の補助
メモリ内の情報内容の例ン示1−04つの文字の左]二
ずみか、座標(3,27)、<6.2)、(6,9)及
び(6,16)を1“にすることによって、補助メモリ
に衣記さノ1でいる。杓=号缶。
島は座標(10,2)、(10,9)、(1U。
16)及び(10,2ろ)’r”1’”にすることによ
って表記されCいる。他のメモリセルfは°lol”が
格納さtlている。文字の゛占有領域″゛は破線で示し
である。薄い水平の線は補助メモIJ K於ける語分割
の境界を示している。ここでは各語が8ビツトの巾を占
有する。
第5図はりフレッンユメモリ内に於ける語形式ン示す。
俗語は18ピントの長さを有する。最初σ)マーキング
ピントと呼ぶビットσ次の意味をもつ U:シンボルの左上すみ 1:シンボルの位置決め領域 この飴はさらに8ピントの色情報と9尼゛ントから成る
シンボル符号を含む。
第6a図はシンボルメモリ6内の語形式を示1゜ここで
は俗語が11ビツトの長さン有する。通附2@乞とるが
飴の最初の2ピントはリンクビットと呼ぶもので次の意
味を廟する。
01ニシンポルは壱き込み方向に続く 10:シンボルは一時的に書き込み方向の終端となるが
、次の行に続く。
11:7ンボルは終端となる゛ 最初の2ピントが上記の6つの組合わせのいすねかであ
る場合、残りの9ビツトは問題とするシンボルに於ける
両片に対するピントパターンについての情報である。、
最初の6ビントが両片のaの線、次の6ビントがbQ線
、最後の6ビツトがCの線についての情報なそねぞね翁
する、 ある2つの場合Kにt、語の最初の6ビントがリンクピ
ントとなる。第’6 b図にその第1の場合ケ示す。最
初の6ビツトが001となり、こす]は文′$は一時的
に終端となるが、ある長さたけ飛び越した後同じ書込み
行に続くことケ示す。この場合、残りの8ピントは飛び
越L5の長さケ定める情報を有する。
第2の場合は、最初の6ビツトが000の組み合わせを
とり、こt)はその文字乞問題になっている行の終端と
するが、次の行に於ける文字σ)左端?、問題になって
いる行に於ける文字の左端ニ対して変位させることヶ示
″1〜。この場合、残りの8ピントは変位の文字及び大
きさを示す。
第7図はシンボルとシンボルメモリ6内に於けるその弄
現についてのもう1つの例を示す。このシンボルはる×
3点から成る16個のシンボル行列(両片)(→、(→
、(→、(f)、C)、01)、(1)、(j)、(k
)、(m)、(、)、(0)及び(p)を有する。(m
)の両片はこのシンボルの位置決め両片であり、VDU
の情報内容2読み出す場合に使用される。シンボルは小
文字のaからpまでの16ifQgよってシンボルメモ
リ内に記述されるか、こわらの意味を次表に示す。
aOD+12     位動決め領域(m)VC対する
相対アドレス b  01点パターン C口1点パターン 6 01点パターン e [JO1+2     同一行、2段階飛び越しf
  01点パターン g  10点パターン  シンボルをその書込み方向の
終端とする h  O,00→−O変位せすに次行へi  000+
4     +4変位で次行へ301点パターン k  01点パターン 1 000−1    −1変位で次行へm  01点
パターン 7ノボルメモリ内の飴      備   考n  1
0点パターン  シンボルヶそのrき込み方向の終端と
する (1 01点パターン p  11点パターン  シンボルを終端とする第8図
はアドレス変換メモリ5とシンボルメモリ6の間の相互
関係娶示す。アドレス変換メモリ5け、512個の可能
なノンポルのうちのとハを面接の対象としているのがを
示すシンボル符号によってアドレスさtする。文字省号
によって示されるアドレス変換メモリ内のアドレスには
、ノンポルメモリ内に於いてシンボルの記述が開始する
位@を指し示すポインタと呼はねるものが格納さねでい
る。このと、=V、このポインタが、そのシンボルの点
パターンに関する情報を有するシンボルメモリ内の語の
第1査目へのアドレスを有することヶ意味する10 第9図はVDU上に画像を弄示する場合の画像プロセッ
サの動作を記述した流ね図である。画像はリフレン/ユ
メモリ7と補助メモリ2に格納さhでいると仮定1−る
。一定しており弥化θ)ない画像ケ表示]、でいるl’
j+は、画像全体′(11−八r r)U十へ例えに、
1秒間;・′C50回裏ゆ込むことKよって、表示か行
わiする。変化のない画像をこのように繰り返し表示す
ることケ再生(リフレツ/ユ)と呼ぶ。この過程f(つ
いて、第9図及びt’+IJ述し7た図ケ参照して以下
r(祝明−する。
初期位−ではライノバンファ4、アドレス参照メモリ3
、X及びYカウンタ1b及び1c、及びデータレジスタ
1eがクリアさねている。
映像回路11からの“画像走査開始″の信号が発ぜらね
ると、Xカウンタは制帽iを介しで1″“たけ増数さf
lる。X及びYカウンタの内容はアドレス及び制御母線
9に供給さね、補助メモリ2がアドレスされる。最初の
8ビツトはデータレジスタieK送られる。そのずべて
のピントがゼロである場合は、優先順位エンコーダ1d
がその信号をプロセンザ’laK送る。フ0ロセツザ1
aは再びχカウンタ1bをまたけ増数し、補助メモリ2
の仄のアドレスに対する新し7い読み取りアクセスが発
ぜらねる。データレジスタ1eの内容がゼロに等しい(
ゼロビットのみ)限りこの動作が反復される。
データレジスタ1eの内容が初めて少くとも1ビツトの
” 1 ” i含むと、優先順位エンコーダ1dかフ0
ロセンザ1aKそのイ呂号ケ送る。優先順位エンコーダ
はさらに、最も篩い優先順位を力えらねでいるピントの
ビット番号ケ供給する。轟然ながら、このピントは最初
に出会ったノンポルの左上ずみを表わすもののはすであ
る(第6図薮照)。
■及びYカウンタ1b及び1Cはこの時点で優先順位エ
ンコーダ1dからの6ピントといっしょになって、出会
ったノンポル−の符号ケ有するりフレッシュメモリ内の
位願へのアドレスとなる(この形式匠ついては第5図乞
参照のこと)。
次にリフレッシュメモリγに於げる上記のアドレスへの
読み取りアクセスが行わハる。このメモリセルの内容は
プロセッサ1aへのデータ母線を介して読み取らねる。
こiKよりプロセッサ1aは7ンボルの符号を得る。こ
のわ号はアドレス変換メモリ5へθ)アドレスと1.て
使わノする。アドレス変換メモリは各々の存在(7得る
杓号に対して1個のメモリセルを有(−1この例では5
12個のセルケ持つ。アドレスさfまたメモリセルVi
//ポルメモリ6内に於ける/ンボル詫述の最初のアド
レスへのポインタケ有する(第8図参照)。このポイン
タはプロセッサ1aK持ち込まtl、そflによって次
のことか行わねる。′4−なわら、ポインタはアドレス
参照メモリ30240個の位朧σ)うちの■カラ/り1
b及び優先順位エンコーダ1dによって示さねる位1@
に*き込まfl、/ンボルメモリγへの読み取りアクセ
スが起る。ノンポルメモリ内のアドレスさflだメモリ
セルの内容は、リフレン/ユメモリからの色情報(こり
)例では8ビツト)とともに、ラインバンファ4の正し
い位償に曹き込まねるピントパター7を含むと同時に、
リンクピントも有する(第6図参照)。このリンクピン
トはプロセッサ18によって調べらねる。七〇)文字が
同一の両片行を持続するならは(リンクピント=01 
)、プロセッサ目次のアドレスへの新(2い読み取りア
クセス2行い、ビソトバ′ターン及ヒ色がラインバンフ
ァ4の次の位[Kへ居き込まf)る。
この状態では、プロセッサ1aかシンボルメモリ4から
読み取るり/クビントによって、処理過程が完全に制御
される。
(/リ リンクビン)=[Jlである限り、文字は同一
行に続く、従って、プロセッサは7/ポルメモリ6内の
連続したアドレスから読み取りケ行い、上述の処理が続
く。
CBI  IJンクビント=[J[JOである場合は、
飛び赳しか行わわる。」なわち、ノンポル(lS1回−
行にざらVC続く(中脚1さ]また7ノボル)。第7図
も別(7) Aで参照さtlだい。そのアドレスはビッ
トパターンの代わりV(、X方向に於ける飛ひ越(〜の
長さを不する。プロセッサはポイ7タ匠於けるこの長さ
ケラインバンファ4に力I]え、7ノボルメモリ6内の
次のアドレスにヤ[シ、い読み取りアクセスをかける。
次のリンクビットが01もしくはOO○であるなら、処
理は上言己の(A)及び(+:) VC従って、k行す
る。そうでない場合は以下げ示1(C)、(丁))も1
.]<は(Fp w従って続きが行わtする。
(C)  リンクピント=10ならは、そ0)シンボル
はコノ行の終端となる。プロセンサにここで現在開始さ
ねでいるンンボルケ杓ち切る。アドレス参照メモリに於
けるシンボルの開始アドレスかそのメモリの第1香目の
バ/りに於いてセ゛口にさね、ノンポルメモリ5に於け
る次の領域へのアドレスか開始アドレスへして同一のア
ドレスに格納される。たたし今度はアドレス参照メモリ
の第2のパンクに格納さtする。優先順位エンコーダi
dKよって示されるピントが、制御線8を介してデータ
レジスタ1e内でゼロにされる。データレジスタK ”
 1 ”のピントがいくつか存在する場合、優先順位エ
ンコーダは優先順位の並びの中の次のピントを指し、示
す。上記の手順がX及びYカウンタ及び優先順位エンコ
ーダによって示されるアドレスに対して反復される。デ
ータレジスタのすべてα)1′“のピントがデータレジ
スタ10に読み出さtする。次に本説明の開始点からの
手続が続く。
(D)  IJンクビン)=001の場合に、その文字
がこの行の終端となり、飴の残りのピントは次の行に於
ける/ンボルの開始アドレス匠関−号る変位となる。プ
ロセッサはこの変位乞帽模し、そQ)結果がアドレス参
照メモリ3θ〕第2バンクへのアドレスとなる。このア
ドレス匠、プロセンザViノンポルメモリ5に於けるシ
ンボルの次の領域へのアドレス馨格納する。
第1バンクの//ポルの開始アドレスもここでプロセッ
サによってセ゛口にされる。
データレジスタ1eの連続した処理が上記α)(clで
説明したように実行される。
(F)  ’Jンクビントー1の場合、/ンボルは終端
となり、プロセッサはこの行に於けるシンボルの開始ア
ドレスケ単純にゼロに1−る。従って、シンボルはこの
リフレン/ユ周期に対し2て完全に終端される。
ライ/バッファ4が完全に一杯になると、プロセンサー
アイドル位置としてふるまう。映像回路は、順次VI〕
U(CRT)への表示のためにラインバッファ4の内容
の読み出しと処理を開始1−る。ラインバッファからの
読み取りが開始すると、プロセンサはライ/バッファへ
の書き込みを再開する。映像回路11は、次の情報性へ
の書き込みが実行可能な時は、プロセンサに対し、て連
続的に信号ケ送る。
両片の最初0)走査線全体かVDt+−ヒに引か第1る
と、全手順か再び最初から開始1−る。しかしながら、
最初の走査線に較べて、動作手順すなわちアドレス参照
メモリ3の処理に1つの重要な相違か糸)る。
第2走査線の間、プロセンタはアドレス参照メモリ3の
第2パンク内のアドレスケ順次読み取る。
もしその内容がセ゛口でない場合は、開始さねでおり終
端さねでいない7/ポル匠対する/ンボルメモリ6内の
次の領域へのアドレスはここで見つけらf′する。そう
でない場合は、処理は上述したところに従って行わfす
る。開始さfr−rいるシンボルは帛′ニ補助メモリ2
からの新しいシンボルより前の優先順位を治し、でいる
。/ンボルσ)゛占有領域パ内の新しい″1パは文字の
符号位的ケ示すのみで、伺ら特別な処理を必要とし7な
い(第4図ケ参照σ)こと)。
第2走青線の間、アドレス参照メモリ3の第1バンクd
文字の継続を構成する。以後、プロセッサは問題とする
走査線が偶数番目か奇数着目か婬応じて、この2つのバ
ンクケ交互にアクセスする。
■カウンタ1bが60まで言」数さね、Yカウンタ1c
は112まで言i数さねて、データレジスタ1eかゼロ
にされると、新しいりフレン/ユ周期の開始が可能とな
る。
4ケ別な場合として、シンボルの左上すみと、その彷号
位[hが一致することかある。このような状態では、リ
フレツ/ユメモリはその語の最上位ピッ)K”1’“を
有する(第5図参照)。
この特別な場合は、プロセンサ1aに複頒注乞持ち込む
わけではなく、そtlに特別な処理を璧求1−ることも
ないが、1ν・5Bi−11通個プロセッサにシンボル
の符号位い′を確認させるための意味のみを有する。
第10図は画像の情報内容を読み出す動作の流i1図乞
示す。この読み出しは通信プロセッサ12によって行わ
tする。この流ね図は画像全体の情報内容の読み出し、
2示している。
第11図は画像内へシンボルを格納する動作σ)流ね図
を示す。この格納Vi通信ゾロセンサ12によって行わ
わる。シンボルの符号と座標はわがっている(外部から
力えらtする)ものとする。この流f1図に於いて、開
始後の最初σ)四角形の中でMSHの指だが行わね、そ
fi f71:よって最上位ピントの意味つけがなきね
る。4査目の四角形までに、7ンボルの位置決め両片が
既知であるという認識がなさね、このことから、次にリ
ンクビットの助けを借りてシンボルの左上ずみの座標ま
で数え下げることが可能となる。り査目の四角形に関し
ては、この時点で最上位ビットがゼロにされなけねばな
らないと15必要がある。6番目の四角形については、
/ンボルσ)左上すみ及びその位置決め両片の位置に“
1パを書き込まなけねばならないと1うべきである。
第12図に画像全体を消去する場合の流ね図を示す。こ
fっは通信プロセッサ12によって行わfする。この目
的馨達成するためには、補助メモリのみが消去される必
要があり、リフレッシュメモリに対し、では(i’Jも
する必要かない。
以上の説明から明らかなように、本発明はここに説明し
た装置に対して多くの利点を提供する。
こflらの利点を列挙すると次のようVCなる。
(a)  シンボルのりフレンノユと画像の情報内容の
読み出しの競合が除去される。
(b)  シンボルの書き込みや消去か、単にそれそね
補助メモリへの格納及び消去によって制御される操作に
簡略化される。
(C)  全画像の消去がより高速(より少いアクセス
)で行わねる。
(d)  画像のリフレッシュが簡略化さf′する、(
e)  画像の格納及び読み取りが簡略化される。
(f)補助メモリのみ処理すねはよいので、画像の編隼
が簡略化及び高速化される。
(g)  VDUは上述[7た岩き込み方向と異なる方
向、例えば右から左とか1桁ずつ等の方向ケ有する他の
言語へ簡単に適合させることが可能である。
本発明の範囲内で、数多くQ)異なった方法でVDU上
へ表示するだめの装置肯を設片1することか可能である
。例えは、必投ならば別々の2つの補助メモリを配置1
−で、一方を位置決ぬ要素π、他方を開始要素に使用す
ることが可能である。さらに補助メモリはりフレンシュ
メモリと物理的に離ねでいる必要はない。し2かし、本
発明の利点ケ得るために、論理的に分離していると仮定
している。
【図面の簡単な説明】
第1図は本発明によるVDU 17.)機能構成を示す
シ1、第2図は第1図によるVDUの一例をより詳細に
、VDU乞構成する神々の装置に間σ〕データ及び情報
の流ノ1とともπ示1図、第6図は、本発明OてよりV
DU上へ複数の文字’Y?示する例馨示す図、第4図は
、第6図に示す文字の懺示時に於ける補助メモリの情報
内容を示す図、第5図はりフレンンユメモリ内の語形式
乞示す図、第6a図から第6C図はノンポルメモリ内の
語形式を示1図、第7図はシンボルとシンポリメモリ内
に於けるその表現の例を示す図、第8図はアドレス変換
メモリとシンポリメモリ内ノの相互関係を示1゛−図、
第9図は第1図及び第2図VCよるVDU (1)だめ
の画像プロセッサの、画像の再生(リフレッシュ)時の
流ね図、第10図は画像の情報内容を読み出す際の画像
フ0ロセンザの流わ図、第11図は画像内π衝し、い/
ノボルを格納する際の画像プロセッサの流ね図、第12
図は画像全体を消去する際の流ね図乞示1−8符号の説
明 1・・・画像プロセッサ、2・・・補助メモリ、3・ア
ドレス参照メモリ(ARM )、4・・・ライ/バッフ
ァ、5パ°アドレス変換メモリ(ATM)、6・・・シ
ンボルメモリ、7・・・リフレッシュメモリ、 代理人 浅 村   皓 FI63 FIG、 4 ×→ F/6.77 F/G、 72

Claims (6)

    【特許請求の範囲】
  1. (1)  ラスク走存型の例えばVDUのような表示装
    置(11)に、任意の大きさの/ンボルσ)形態及び点
    打列σ)形態で図形情報を表示するためσ)装置であっ
    て、使用可能なジノポルの点バター/に関する情報全格
    納するノンポルメモリ(6)、及び当該σつ画f象に含
    まわるノンポルの画像内での位置に関する情報全格納す
    るりフレン/ユメモリ(1)とを有し、画像上に発生す
    る各ジノポルについて当該0)画像に対して、一方では
    そのジノポルσ)表示σ)だy、v)開始要素、すなわ
    ち表示時に最初に書き込まわる7/ポル内の要素、及び
    他方では位置決め要素σつ画像内に於ける位lについて
    σ)情報全格納する補助メモリ(2)f有し、七ねKよ
    ってリフレッシュメモリ内に於ける画像内の位置決W)
    273素σ)位置に対応する位鍮匠、そのンンボルf識
    別する符号が格納されること全特徴とする図形ffr報
    の表示装置。
  2. (2)  特許請求の範囲第1頂記載の装置であって、
    前記リフレッシュメモリが前記VDU上σ5「々の画素
    位置について1語を有しており、前記補助メモリが前記
    リフレッシュメモリから分離しているメモリであって、
    前記リフレッシュメモリと同様に前記VDU上の各画素
    fついて1飴を不することを特徴とする図形情報の表示
    装置。
  3. (3)特許請求の範囲第2項記載の装置であって。 前記補助メモリ内に於ける語長が、前記リフレンンユメ
    モリ内に於ける語長より短いことを%徴とする図形情報
    の衣示装@。
  4. (4)特許請求の範囲第6項記載の装置であって、前記
    補助メモリ内の語長が1ピントであることを特徴とする
    図形情報の衣示装(2)。
  5. (5)特許請求の範囲第1項記載の装置であって、画像
    の表示のために、前記補助メモリを走査(−1ある画素
    がひとつのジノポルに対する開始要素であることを指示
    している場合、前記リフレンンユメモリ内の対応する位
    置にあるジノポルの符号を取り出すよ5匠構成さJ]た
    毘へ桐(1)及び(12)を有I−ることを特徴とする
    図形情報の表示装置。
  6. (6) 特許請求の範囲第1項記載0)装置であって、
    画像の情報内容の読み取りのために、前記補助メモリを
    走査し、ある画素がひとつのシンボルの位置決め俄素で
    あることを指示し、でいる場合、iII記リフすッシュ
    メモリ内の対応する位1行にあるシンボルの符号を取り
    出イように構成さねた部制(1)及び(12)ff−有
    すること全特徴とする図形情報の衣示装腸。
JP58111113A 1982-06-24 1983-06-22 図形情報の表示装置 Pending JPS597395A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE8203946A SE431597B (sv) 1982-06-24 1982-06-24 Anordning for presentation av grafisk information i form av symboler av godtycklig storlek pa en bildskerm
SE82039462 1982-06-24

Publications (1)

Publication Number Publication Date
JPS597395A true JPS597395A (ja) 1984-01-14

Family

ID=20347187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58111113A Pending JPS597395A (ja) 1982-06-24 1983-06-22 図形情報の表示装置

Country Status (8)

Country Link
US (1) US4591850A (ja)
EP (1) EP0099321B1 (ja)
JP (1) JPS597395A (ja)
DE (1) DE3378084D1 (ja)
DK (1) DK293183A (ja)
FI (1) FI832270L (ja)
NO (1) NO832258L (ja)
SE (1) SE431597B (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3376594D1 (en) * 1983-12-22 1988-06-16 Ibm Area filling hardware for a colour graphics frame buffer
DE3508321A1 (de) * 1985-03-06 1986-09-11 CREATEC Gesellschaft für Elektrotechnik mbH, 1000 Berlin Programmierbare schaltung zur steuerung einer fluessigkristallanzeige
US4663619A (en) * 1985-04-08 1987-05-05 Honeywell Inc. Memory access modes for a video display generator
SE454224B (sv) * 1985-04-10 1988-04-11 Lundstrom Jan Erik Bildskermsenhet for presentation av grafisk information
US4806921A (en) * 1985-10-04 1989-02-21 Ateq Corporation Rasterizer for pattern generator
JPS62204955A (ja) * 1986-03-05 1987-09-09 Minolta Camera Co Ltd 文字画像発生回路
US4825381A (en) * 1987-03-31 1989-04-25 Rockwell International Corporation Moving map display
US4845631A (en) * 1987-03-31 1989-07-04 Rockwell International Corporation Scrolling image memory for high speed avionics moving map display
US5297247A (en) * 1987-07-07 1994-03-22 Chinese Computers Limited Display device
US5016191A (en) * 1988-09-02 1991-05-14 Tektronix, Inc. Half toning pixel processor
FR2657988B1 (fr) * 1990-02-06 1995-09-29 Sextant Avionique Procede et dispositif d'affichage sur ecran a matrice de points.
GB9021920D0 (en) * 1990-10-09 1990-11-21 Texas Instruments Ltd Improvements in or relating to raster-scanned displays

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3426344A (en) * 1966-03-23 1969-02-04 Rca Corp Character generator for simultaneous display of separate character patterns on a plurality of display devices
US3609743A (en) * 1967-02-01 1971-09-28 Burroughs Corp Display unit
US3979742A (en) * 1972-09-29 1976-09-07 Harris-Intertype Corporation Apparatus for generating graphical configurations
US3928845A (en) * 1974-12-11 1975-12-23 Rca Corp Character generator system selectively providing different dot-matrix size symbols
US4074254A (en) * 1976-07-22 1978-02-14 International Business Machines Corporation Xy addressable and updateable compressed video refresh buffer for digital tv display
US4117473A (en) * 1977-01-25 1978-09-26 Phillips Petroleum Company Display system for displaying information in the form of a horizontally oriented curve on a raster type crt
US4163229A (en) * 1978-01-18 1979-07-31 Burroughs Corporation Composite symbol display apparatus
US4246578A (en) * 1978-02-08 1981-01-20 Matsushita Electric Industrial Co., Ltd. Pattern generation display system
JPS5852231B2 (ja) * 1978-04-14 1983-11-21 ファナック株式会社 キヤラクタデイスプレイ
SE423936B (sv) * 1980-01-16 1982-06-14 Asea Ab Forfarande for presentation av grafisk information samt anordning for genomforande av forfarandet
US4459677A (en) * 1980-04-11 1984-07-10 Ampex Corporation VIQ Computer graphics system
US4357671A (en) * 1980-06-17 1982-11-02 Sunrise Systems, Inc. Display generation apparatus
JPS6153908B1 (ja) * 1980-07-25 1986-11-19 Mitsubishi Electric Corp
SE423758B (sv) * 1980-09-29 1982-05-24 Asea Ab Styrenhet for ett presentationsorgan
US4419662A (en) * 1981-05-04 1983-12-06 Zenith Radio Corporation Character generator with latched outputs

Also Published As

Publication number Publication date
FI832270L (fi) 1983-12-25
EP0099321A2 (de) 1984-01-25
DK293183A (da) 1983-12-25
SE8203946D0 (sv) 1982-06-24
US4591850A (en) 1986-05-27
EP0099321B1 (de) 1988-09-21
EP0099321A3 (en) 1986-01-08
DE3378084D1 (en) 1988-10-27
SE8203946L (sv) 1983-12-25
NO832258L (no) 1983-12-27
FI832270A0 (fi) 1983-06-21
DK293183D0 (da) 1983-06-24
SE431597B (sv) 1984-02-13

Similar Documents

Publication Publication Date Title
JPS597395A (ja) 図形情報の表示装置
JPS5850589A (ja) 表示処理装置
JPH0570832B2 (ja)
EP0197907B1 (en) Display device
JPS59202494A (ja) 重ね書きパタ−ン修正装置
JPH0752442B2 (ja) 文書編集装置
JPS6239968A (ja) マトリツクス画像形成方式
JPS5930587A (ja) Crt表示装置
EP0105491A2 (en) Font display and text editing system
JPS62147485A (ja) 画像表示方法
JPH0449119B2 (ja)
JPS60144789A (ja) 文字図形表示制御装置
JPH0729448B2 (ja) プリンタ制御装置
JPS602670B2 (ja) 表示制御方式
JPS6352179A (ja) デイスプレイ用ramの配置方法
JP2833024B2 (ja) 表示画面合成装置
JPS58129473A (ja) メモリ制御方式
JPS5967584A (ja) 文字表示装置
JPS61129683A (ja) 文字発生方式
JPS6061792A (ja) 文字表示方式
JPH023099A (ja) 表示装置
JPS6177090A (ja) 表示装置
JPS59162587A (ja) 画像表示装置
JPS62152073A (ja) 表示制御装置
JPS607274B2 (ja) 表示装置