JPS59182552A - 電子回路ブロツク - Google Patents
電子回路ブロツクInfo
- Publication number
- JPS59182552A JPS59182552A JP58057167A JP5716783A JPS59182552A JP S59182552 A JPS59182552 A JP S59182552A JP 58057167 A JP58057167 A JP 58057167A JP 5716783 A JP5716783 A JP 5716783A JP S59182552 A JPS59182552 A JP S59182552A
- Authority
- JP
- Japan
- Prior art keywords
- chip
- electronic circuit
- tip
- circuit block
- circuit board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/647—Resistive arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔技術分野〕
この発明は半導体素子、チップ部品等の電子部品を電気
回路基板(1)に実装せる電子回路ブロックに係る。
回路基板(1)に実装せる電子回路ブロックに係る。
従来より電気回路基板(1)上に、半導体素子(2)、
チップ抵抗(3)、チップコンデンサ(4)等の電子部
品を同−平ml上に配列し、半田又は、9i電性ベース
ト等を利用して固定してなる電子回路ブロックが知られ
ている。しかし半導体素子(2)、チップ部品等様々の
電子部品を同一平面上に配置するため、大きさに制限が
ある電気回路基板(1)に高密度の実装が出来す、その
結果として大形電子回路ブロック化の傾向か生じている
。
チップ抵抗(3)、チップコンデンサ(4)等の電子部
品を同−平ml上に配列し、半田又は、9i電性ベース
ト等を利用して固定してなる電子回路ブロックが知られ
ている。しかし半導体素子(2)、チップ部品等様々の
電子部品を同一平面上に配置するため、大きさに制限が
ある電気回路基板(1)に高密度の実装が出来す、その
結果として大形電子回路ブロック化の傾向か生じている
。
この発明は半導体素子、チップ部品等の電子部品を同一
基板上に配列してなる電子回路ブロックの小形化を目的
とする。
基板上に配列してなる電子回路ブロックの小形化を目的
とする。
この発明による電子回路ブロックは、半導体素子、チッ
プ部品等の電子部品複数個を、電気回路基板上に実装し
た電子回路ブロックにおいて、チップ部品を電気回路基
板の表面に設けた凹部に埋込み、該チップ部品上に絶縁
材を介して半導体素子をのせて実装して成る電子回路ブ
ロックである以下この発明を図示せる一実施例に基き説
明する。
プ部品等の電子部品複数個を、電気回路基板上に実装し
た電子回路ブロックにおいて、チップ部品を電気回路基
板の表面に設けた凹部に埋込み、該チップ部品上に絶縁
材を介して半導体素子をのせて実装して成る電子回路ブ
ロックである以下この発明を図示せる一実施例に基き説
明する。
第1図及び第2図に示すのはこの発明の一実施例である
。
。
図山Jにおいて、(1)は軍、気回路基板、(2)は半
導体素子、(3)は抵抗であるチップ部品、(4)はコ
ンデンサーでなるチップ部品、(5)は電気回路基板(
1)の表面に設けられた凹部である。
導体素子、(3)は抵抗であるチップ部品、(4)はコ
ンデンサーでなるチップ部品、(5)は電気回路基板(
1)の表面に設けられた凹部である。
実装の順序を説明する。
まず電気回路基板(1)の表面にチップ抵抗、(3)ま
たはチップコンデンサ(4)等のチップ部品が入る凹部
(5)をあける。
たはチップコンデンサ(4)等のチップ部品が入る凹部
(5)をあける。
この凹部(5)に所定のチップ部品(3)を埋め込み固
定する。
定する。
このチップ部品(3)の上に、絶縁材(7)を介して半
導体素子(ICチップ)(2)をのせて固定する。
導体素子(ICチップ)(2)をのせて固定する。
半導体素子(ICチップ)(2)及びチップ部品(3)
と電気回路基板(1)の回路面間にワイヤポンディング
を施し、重子回路を形成する。
と電気回路基板(1)の回路面間にワイヤポンディング
を施し、重子回路を形成する。
以上の如(してこの発明の電子回路ブロックは完成する
。
。
この発明による電子回路ブロックはチップ部品を電気回
路基板(1)の表面に設けた凹部(5)の中に埋込み、
その上に半導体素子(ICチップ)(2)をのせて実装
する為に、電気回路基板(1)の小形化が図れ、その結
果小型化したものとなっているのであるO 特許出願人 松下電工株式会社 代理人弁理士 竹 元 敏 丸 (ほか2り、) 第11 第2図 す 第3図
路基板(1)の表面に設けた凹部(5)の中に埋込み、
その上に半導体素子(ICチップ)(2)をのせて実装
する為に、電気回路基板(1)の小形化が図れ、その結
果小型化したものとなっているのであるO 特許出願人 松下電工株式会社 代理人弁理士 竹 元 敏 丸 (ほか2り、) 第11 第2図 す 第3図
Claims (1)
- (1)半導体素子、チップ部品等の電子部品複数個を、
電気回路基板上に実装した電子回路フロックにおいて、
チップ部品を電気回路基板の表面に設けた凹部に埋込み
、該チップ部品上に絶縁材を介して半導体素子をのせて
実装して成る電子回路フロック。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58057167A JPS59182552A (ja) | 1983-03-31 | 1983-03-31 | 電子回路ブロツク |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58057167A JPS59182552A (ja) | 1983-03-31 | 1983-03-31 | 電子回路ブロツク |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59182552A true JPS59182552A (ja) | 1984-10-17 |
Family
ID=13047996
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58057167A Pending JPS59182552A (ja) | 1983-03-31 | 1983-03-31 | 電子回路ブロツク |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59182552A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63250850A (ja) * | 1987-04-07 | 1988-10-18 | Nec Corp | 半導体メモリモジユ−ル |
-
1983
- 1983-03-31 JP JP58057167A patent/JPS59182552A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63250850A (ja) * | 1987-04-07 | 1988-10-18 | Nec Corp | 半導体メモリモジユ−ル |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1214537A (en) | Integrated circuit module and method of making same | |
US4949220A (en) | Hybrid IC with heat sink | |
GB2137807B (en) | A semiconductor component and method of manufacture | |
US20040120127A1 (en) | Compact circuit module having high mounting accuracy and method of manufacturing the same | |
US5262674A (en) | Chip carrier for an integrated circuit assembly | |
JPS59182552A (ja) | 電子回路ブロツク | |
JPH02301182A (ja) | 薄型実装構造の回路基板 | |
JPH05211256A (ja) | 半導体装置 | |
JPH09330952A (ja) | プリント回路基板および半導体チップの積層方法 | |
JP2541494B2 (ja) | 半導体装置 | |
JP2743524B2 (ja) | 混成集積回路装置 | |
JPH01150332A (ja) | プリント回路基板 | |
KR100219473B1 (ko) | 탭리드를 이용한 반도체 장치 및 그 실장방법 | |
JPH03297151A (ja) | プリント配線板 | |
JPH03190188A (ja) | 多層回路装置及びその製造方法 | |
JPH0297042A (ja) | 電子部品搭載用基板 | |
JPS58196091A (ja) | 混成集積回路の製造方法 | |
JPS59182935U (ja) | 半導体集積回路装置 | |
JPS61199693A (ja) | 混成集積回路の製造方法 | |
JPS5941888A (ja) | 電子回路板及びその製造方法 | |
JPS60227492A (ja) | 電子回路ブロツク | |
JPH0373550A (ja) | ワイヤボンディング装置 | |
JPH06152096A (ja) | 部品の実装構造 | |
JPS6127338U (ja) | 混成集積回路装置 | |
JPH03195091A (ja) | 多層回路装置及びその製造方法 |