JPS5842952U - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS5842952U
JPS5842952U JP1981136247U JP13624781U JPS5842952U JP S5842952 U JPS5842952 U JP S5842952U JP 1981136247 U JP1981136247 U JP 1981136247U JP 13624781 U JP13624781 U JP 13624781U JP S5842952 U JPS5842952 U JP S5842952U
Authority
JP
Japan
Prior art keywords
semiconductor device
comparison circuit
gate
less
field effect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1981136247U
Other languages
English (en)
Inventor
恭雄 和田
広造 持地
豊 武田
二三夫 村井
治 須賀
Original Assignee
株式会社日立製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所 filed Critical 株式会社日立製作所
Priority to JP1981136247U priority Critical patent/JPS5842952U/ja
Publication of JPS5842952U publication Critical patent/JPS5842952U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図はMOSFETの配置を示す図、第2図は逆方向
に配置された2個のMOSFETのしきい電圧差とゲー
ト長の関係を示す図、第3図はゲート長イ、4μmの逆
方向に配置された2個のMOSFETのドレーン電流と
ゲート電圧の関係を  。 示した図、第4図はゲート長1.4μmの逆方向に配置
された2個のMOSFETのしきい電圧の基板バイアス
依存性を示す図、第5図はダイナミック型MOSメモリ
のメモリセルで、トランジスタ1個とMO3容量1個か
らなるメモリセルの配置方向の差異を示す図、第6図は
センスアンプの両側に、同一方向に配置されたメモリセ
ルを配置した本考案の実施例の一例を示す図、第7図は
ダイナミック型MOSメモリのメモリセルの他の例で、
ワード線の配線を工夫して、同一方向に配列されたメモ
リセルを連結した状態を示す図である。 2.4・・・ソース、5・・・ゲート、6・・・コンタ
クI・。 L−−−−J、、、−L−j−7 7 −へ”[ 1,′”     −

Claims (1)

  1. 【実用新案登録請求の範囲】 1 ドレーンおよびソースが、ゲートに対して同一方向
    に配置されている絶縁ゲート型電界効果トランジスタか
    らなる電圧比較回路を含む半導体装置。 2 ゲート長が2μm以下である絶縁ゲート型電界効界
    トランジスタからなる請求範囲第1項記載の半導体装置
    。 3 基板バイアスを−0,7V以下印加し動作させる事
    を特徴とする請求範囲第2項記載の半導体装置。 4 該電圧比較回路は、フリップフロップあるいは、M
    O3電界トランジスタ1個とMO3容量1個から成るダ
    イナミック型MOSメモリのメモリセルである事を特徴
    とする請求範囲第3項記載の半導体装置。
JP1981136247U 1981-09-16 1981-09-16 半導体装置 Pending JPS5842952U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1981136247U JPS5842952U (ja) 1981-09-16 1981-09-16 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1981136247U JPS5842952U (ja) 1981-09-16 1981-09-16 半導体装置

Publications (1)

Publication Number Publication Date
JPS5842952U true JPS5842952U (ja) 1983-03-23

Family

ID=29929582

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1981136247U Pending JPS5842952U (ja) 1981-09-16 1981-09-16 半導体装置

Country Status (1)

Country Link
JP (1) JPS5842952U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6220365A (ja) * 1985-07-19 1987-01-28 Toshiba Corp 半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6220365A (ja) * 1985-07-19 1987-01-28 Toshiba Corp 半導体装置

Similar Documents

Publication Publication Date Title
JPS613599U (ja) 半導体メモリイ装置
KR900006975A (ko) 반도체메모리
KR880002181A (ko) 반도체 기억장치
JPS5936262U (ja) 半導体メモリ素子
JPS591199U (ja) 半導体メモリ素子
JPS5948142U (ja) ヒステリシス特性を有するモス入力バツフア回路
JPS6044752B2 (ja) ダイナミツクメモリ
JPS5846796B2 (ja) 3トランジスタスタテイツク記憶素子
JPS5842952U (ja) 半導体装置
KR920001526A (ko) 반도체 메모리 장치
JPS5952715U (ja) 差動回路
JPH0337240Y2 (ja)
JPS60181054U (ja) 半導体記憶装置
JPS5916159U (ja) 相補型半導体装置
JPS58165800U (ja) Eprom書込み回路
JPS5890598U (ja) メモリセル
JPS5952733U (ja) D/a変換器の出力バツフア回路
KR970067885A (ko) 반도체 소자 및 그의 제조방법
JPS61281548A (ja) 半導体記憶装置
JPS59151305U (ja) 半導体集積回路
JPS60144238U (ja) 半導体装置
JPS5989558U (ja) 容量スイツチ
JPS599556U (ja) 半導体装置
JPS6137200U (ja) 半導体メモリ装置
JPS6083247U (ja) マイクロ波集積回路化トランジスタ回路