JPS58211310A - Pcm記録再生装置の信号処理方法 - Google Patents

Pcm記録再生装置の信号処理方法

Info

Publication number
JPS58211310A
JPS58211310A JP9337082A JP9337082A JPS58211310A JP S58211310 A JPS58211310 A JP S58211310A JP 9337082 A JP9337082 A JP 9337082A JP 9337082 A JP9337082 A JP 9337082A JP S58211310 A JPS58211310 A JP S58211310A
Authority
JP
Japan
Prior art keywords
memory
recording
address
digital signal
pcm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9337082A
Other languages
English (en)
Inventor
Yoshinori Kihara
木原 義則
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Akai Electric Co Ltd
Original Assignee
Akai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Akai Electric Co Ltd filed Critical Akai Electric Co Ltd
Priority to JP9337082A priority Critical patent/JPS58211310A/ja
Publication of JPS58211310A publication Critical patent/JPS58211310A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はアナログ信号をPCM変調して記録再生するP
CM記録再生装置の信号処理方法に関するものである1
、 PCM記録再生装置において符号化された情報(音楽等
)を記録して再生するとき、一般に記録媒体、−、7ト
、612録媒体走行系等の性能により符弓の読取1、!
1りか発生しその件\の状態では原情報の再現かできな
くなるなd)、通常各種の符号誤り訂+lの手段をJ旧
いて様々な原因によって発生する+fr’e LN 、
’J:りにλ[応てきるイ、−i号ダ1理が行われてい
る。。
1記すし誤り+71’ l−の手段の つとして周知の
1・:lへJ技術ファイル5Tc−007(民生用PC
Mエン:J−ター命テ:J−ター)か規定化されている
1、・L′(該技術ファイルには記録媒体に主に起因し
て発)1する/・−スト性のドロップアウトによって生
する1記情報の欠落部分を補正するために、周知の17
ターリーブ長を16テーターブロツクとしたH〔−)−
4−−/ノドか規岸化さ7′1ている。従って当該統一
ソ4−−マントによれは2データーブロツク艮(48ワ
ード)に亘る上記情報の欠落か生じても原情報の再現か
可能となっている、逆に云えば1記長さl゛J、 、、
+の手記欠落が発生した場合には原情報の再現は不b1
能である1、 しかしながら、より高いイ1ス頼Yトをイ(↑ようとす
るとき周知のパリティ−数を増やすことも渚えられるが
、この様な場合、チーターブロックの長さかその分たけ
長くなり記録媒体の同−締囲に収¥: ri址な情報量
が減ると共に上記統一フオーマツトメ\の変換が困難と
なる欠点がある。
他の方法として上記パリティ−数を同一とし1−記イン
ターリーブ長を長くすることにより、その分だけ補正可
能な上記欠落部分の長さが増えることになり、父上記の
場合のようにデータープ「ノックの長さか長くなること
もないので手記統−フォーマットへの変換91上記イン
ターリーブ長を同しにして記録又は再生すれは良く互換
性を容易に保つことができる。1 本発明は上記統一フォーマノドと互換性を取ることがで
き、又必要に応じてより高い信頼性を得ることもできる
PCM記録再生装置における信11処理方法を提供する
ものである5、 以下図において本発明による信号処理力法を固定ヘッド
型PCM記録再生装置に使用したときの一実施例につい
て説明すると、捷ず記録時の場合は制御端子1に記録開
始のトリガー信号が印加さノするとシーケンノヤル:1
ンl−ローラー2の指示により、人ノ)端f乙に印加さ
れブζPCM信号は第1の7ドレスカウンター4によっ
て指定畑れるアドレスの1ワードNビツトの記録用デー
ターメモリー5に1十0訟れる1この時上記第1のアド
レスカパノンヌー4 i、−1−1記PCM信弓の1ワ
ードの記憶毎it−f l’レスイ)白を+1インクリ
メントする1、に1記人力&J f 5に印ツノ11さ
れたPCM信号は3Y+lVl弓発11回路6にも印加
され、当該訂正符号発′1回路6dl−記PCM1.−
、シ」のmワード単位で訂iEン1弓ワードを発生して
一■記記録用チーターメモリー5に伝達する□、当該伝
達された訂正符号ワードi−1’ l記憶1のアドレス
カウンター4の指示するアドレスに記憶きれる3 この
場合も上記、第1のアドレスカウンター4のアドレス価
か上記記憶毎に+1インクリメントされる このようにして順次記憶された上記PCM信号及び−1
記訂1F符÷じワードr1、インターリーブ長切換回路
7によって指示プれる期間を鼾過後第2のl゛ドレスカ
ウンター8指示するアドレス値より上記記録用データー
メモリー5から読出きh、l・ラック分配回路9にワー
ド単位で転送される。当該転送後第2のアドレスカウン
ター8のアドレス値は現在のアドレス値に上記インター
リーブ長切換回路7によって指定される値をフルーアゲ
−10によって加算されて上記シーケンシャルコントロ
ーラー2の指示によりその値に更新される1゜上記入力
端子6に印加さねたPCM信号はこのようにして訂正符
合ワードと共にワードt¥′を位で、上記インターリー
ブ切換回路7によって指定されるインターリーブ長を保
ちながら逐次F記トラック分配回路9に転送される。1
尚、上記記録用データーメモリー5は1.スタートアド
レスとエンドアドレスが接続されたエンドレスメモリー
トシテ扱われる、。
上記トラック分配器9に転送をねたチーターは周知の如
くビット単位で記録媒体の各トラックに記録される、 次に再生時の場合について説明すると、制御端子1に再
生開始トリガーが印加されるとシーケンシャルコントロ
ーラー2の指ンJ:、により・スキュー・7・ツター袖
IF向路11が記録媒体より得た情報をスキュー及びン
ノター補【[シて第6のアドレスカウンター12によっ
て]旨5L烙れる1ワードNビツトの再′1川チーター
メモリー13のアドレスに土1:L′、袖1)−された
情報が記憶される。1−1第6のアドレスカウンター1
2は上記情報の1ワードの記憶毎にアドレスイ直を+1
インクリメントする1、このようにして順次記憶をれな
上記情報は、インターリーブ長切換回路7によって指示
される期間を経過後第4のアドレスカウンター14の指
示°する了ドレス値より′手記11)牛用チーターメモ
リー13から読出されワー1.’ j:4′L位てエラ
ー補正回路15に転送さノLる 当該転送俊第4のアド
レスカウンター14のつ′ドレス値はD1在のアドレス
値に上記1ンタ一リーブ長切換回路7によって指定きれ
る([tt”aフルアダー10によって加算σれて」二
記、ジークン/ヤルコントローラー2の指手によりその
値に更新される。
1記エラー補正111j路15に転送されたテーターは
エラー訂正及びエラー補正がなさハ出力端子16より出
力嘔れる。
上記スキュー・ジッター補11−回路11よす転i、さ
れた情報はこのようにして、手記インターリーブ長切換
回路7によって指定されるインターリ−ブ長を保ちなが
ら逐次エラー訂正及びエラー補正がなされるから、上記
記録用チーターメモ1ノーに書込捷れた順に出力端子1
6に出力される1、尚、上記再生用データーメモリー1
3は上記記録用チーターメモリー5と回様にエンドレス
メモリーとして扱われる5、 従って、上記インターリーブ艮を記録時及び再”11時
にふ−・いて同一の値とし、情報の記録精度の大きさに
応じて定めることにより非常に精度の高いPCM記録再
生を行うことができる。。
又、上記統一フォーマットと互換性を取る場合にはイン
ターリーブ長を上記インターリーフ゛長切換回路7によ
って16テータニ長とするたけで良い 尚、上記記録時と再生時のインターリーブ長をト119
.のものに合わせる方法としては、手記インターリーブ
長切換回路7に周知のロータリースイッf−等を設は使
用者が91り換えて行っても良く、又1、E]録1.′
lI(インターリーブ長の情報を記録媒体に記録L、+
Jr ’I 11.’iにその情報を読取って上記イン
ターリーフ長IRJ換回路7が自動的に行っても良く、
更(・二iiL録媒体のケースに識別用の孔を設けてそ
れを検出することによって行っても良い。
イ、発明1−1−1:述した如く、)) CM変調さi
′したテシタルイ1)シじを6己憶するメモリー(記録
用データーメ七り−5及び再牛用チーターメモリー13
)と、yk、該メモり−に1−記テシタルイ1ζりを1
込む手段(第1のアドレスカウンター4及び第6のアド
レスカウンター12)と、当該書込1れた上記テジタル
イ2、弓を−[記メモリーから読出す手段(第2のアド
レスカウンター8及び第4のアドレスカウンター14)
を有し、)記読出すときの一ト記メモリーのアドレス値
全任意に設定する(インターリーブ長切換回路7)よう
になし、さν1該設定したアドレス6hの間隔毎(フル
アダー10)に上記メモリーから」−記デシタル信月を
読出するようになしたから、記録媒体の同一範囲内に収
容可能な情報輸を変えること彦く記録媒体からの読、取
り*?r Iaを高めることができたと共に上記統一フ
ォーマントへの変換も極めて容易に行うことができるよ
うになった
【図面の簡単な説明】
図は本発明によるPCM記録記録再製1装置弓処理方法
の一実施例を月、すブロック図である。 8:第2のアドレスカウンター、10:フルアダー、1
2:第6のアドレスカウンター、16:再生用データー
メモリー、14:i4のアドレスカウンター。

Claims (1)

    【特許請求の範囲】
  1. アナログ信月をPCM変調して記録再生する装置におい
    て、手記PCM変調されたテンタル信号を記憶するメモ
    リーと、当該メモリーに上記デジタル信号を1込む手段
    と、当該書込1れな手記テンタル信号を手記メモリーか
    ら読出す手段を有し、上記読出すときの上記メモリーの
    アドレスイ171をf1意に設定するようになし当該設
    定したアドレス値の間隔毎に上記メモリーから上記テン
    タルイ、−i号を読出すようになしたことを特徴とする
    PCM記録再生装置の信号処理方法、。
JP9337082A 1982-05-31 1982-05-31 Pcm記録再生装置の信号処理方法 Pending JPS58211310A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9337082A JPS58211310A (ja) 1982-05-31 1982-05-31 Pcm記録再生装置の信号処理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9337082A JPS58211310A (ja) 1982-05-31 1982-05-31 Pcm記録再生装置の信号処理方法

Publications (1)

Publication Number Publication Date
JPS58211310A true JPS58211310A (ja) 1983-12-08

Family

ID=14080405

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9337082A Pending JPS58211310A (ja) 1982-05-31 1982-05-31 Pcm記録再生装置の信号処理方法

Country Status (1)

Country Link
JP (1) JPS58211310A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63313362A (ja) * 1987-06-16 1988-12-21 Sony Corp ディジタル信号処理装置
JPH01287872A (ja) * 1988-05-16 1989-11-20 Sony Corp ディジタルデータ記録/再生装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5658113A (en) * 1979-10-13 1981-05-21 Toshiba Corp Data delaying device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5658113A (en) * 1979-10-13 1981-05-21 Toshiba Corp Data delaying device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63313362A (ja) * 1987-06-16 1988-12-21 Sony Corp ディジタル信号処理装置
JPH01287872A (ja) * 1988-05-16 1989-11-20 Sony Corp ディジタルデータ記録/再生装置

Similar Documents

Publication Publication Date Title
US4873589A (en) Data recorder and method
KR0133178B1 (ko) 디지탈 데이타 정보 기록 재생 장치
JPH0219549B2 (ja)
KR860009411A (ko) 에러 검출 정정 코드 디코딩 장치
KR870011607A (ko) 목표 어드레스 탐색 방법 및 장치
JPS6220180A (ja) Pcm信号記録再生装置
KR910013193A (ko) 디지탈 신호처리 회로
JPS58211310A (ja) Pcm記録再生装置の信号処理方法
KR880005609A (ko) 부호 에러 정정회로
JPH0690853B2 (ja) デイジタル信号の時間軸補正装置
JP2730892B2 (ja) ディスク記録方法
JPS6131549B2 (ja)
GB2039115A (en) Data coding apparatus
JPH01293014A (ja) 誤り訂正符号化装置
JPS59198513A (ja) デイジタル信号処理装置
KR920002001B1 (ko) 디지탈 오디오 테이프 레코더의 팩 데이타 처리회로
KR940005000Y1 (ko) 디지탈 오디오 테이프 레코더의 버퍼메모리의 기입 어드레스 발생회로
JPH01293013A (ja) 誤り訂正装置
JP2702674B2 (ja) データ記録方法
JPH0233330Y2 (ja)
JPS6194139A (ja) メモリアドレスの変換方法
JPS60261076A (ja) デ−タフオ−マツト作成方法
JPS605474A (ja) Pcm記録再生装置のデコ−ダのram入力回路
JPH01248711A (ja) Pcm伝送方式
JPH0563860B2 (ja)