JPH08167907A - Atmセル交換装置 - Google Patents
Atmセル交換装置Info
- Publication number
- JPH08167907A JPH08167907A JP31147294A JP31147294A JPH08167907A JP H08167907 A JPH08167907 A JP H08167907A JP 31147294 A JP31147294 A JP 31147294A JP 31147294 A JP31147294 A JP 31147294A JP H08167907 A JPH08167907 A JP H08167907A
- Authority
- JP
- Japan
- Prior art keywords
- cell
- control
- control cell
- output
- highways
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/50—Overload detection or protection within a single switching element
- H04L49/505—Corrective measures
- H04L49/506—Backpressure
Abstract
(57)【要約】
【目的】 制御セルが増大した場合でも、ATMスイッ
チにおけるユーザセルの品質が低下せず、さらに制御セ
ル自身の品質も確保できるATMセル交換装置を提供す
る。 【構成】 制御セル判定回路21 〜2n はそれぞれ入力
セルハイウェイ11 〜1 n 上のセルが制御セルである
か、ユーザセルであるかを判定し、制御セルであるなら
ば制御セル分岐指示信号31 〜3n を出力する。制御セ
ル分岐回路41 〜4 n は通常は入力セルハイウェイ11
〜1n 上のユーザセルをスイッチ入力セルハイウェイ5
1 〜5n 上に出力し、制御セル分岐指示信号31 〜3n
が出力されると、入力セルハイウェイ11 〜1n 上の制
御セルを入力制御セルハイウェイ61〜6n 上に出力す
る。制御セル処理回路8は入力制御セルハイウェイ61
〜6n上の制御セルの終端処理を行い、出力制御セルハ
イウェイ91 〜9n に出力制御セルを出力する。
チにおけるユーザセルの品質が低下せず、さらに制御セ
ル自身の品質も確保できるATMセル交換装置を提供す
る。 【構成】 制御セル判定回路21 〜2n はそれぞれ入力
セルハイウェイ11 〜1 n 上のセルが制御セルである
か、ユーザセルであるかを判定し、制御セルであるなら
ば制御セル分岐指示信号31 〜3n を出力する。制御セ
ル分岐回路41 〜4 n は通常は入力セルハイウェイ11
〜1n 上のユーザセルをスイッチ入力セルハイウェイ5
1 〜5n 上に出力し、制御セル分岐指示信号31 〜3n
が出力されると、入力セルハイウェイ11 〜1n 上の制
御セルを入力制御セルハイウェイ61〜6n 上に出力す
る。制御セル処理回路8は入力制御セルハイウェイ61
〜6n上の制御セルの終端処理を行い、出力制御セルハ
イウェイ91 〜9n に出力制御セルを出力する。
Description
【0001】
【産業上の利用分野】本発明はATMセル交換装置に関
する。
する。
【0002】
【従来の技術】従来は特開平4−310033号公報が
示すように、制御セルを処理するため、ATMスイッチ
の特定ポートに制御セル処理回路を接続、もしくは特定
ポートのハイウェイに制御セルの分配/挿入回路を接続
し、いずれも制御セルに関しても、ユーザセルと同様に
スイッチングを行い制御セルをスイッチにより特定ポー
トに収集し、または特定ポートからのセルをスイッチに
より、出力を行うポートへ分配を行っていた。
示すように、制御セルを処理するため、ATMスイッチ
の特定ポートに制御セル処理回路を接続、もしくは特定
ポートのハイウェイに制御セルの分配/挿入回路を接続
し、いずれも制御セルに関しても、ユーザセルと同様に
スイッチングを行い制御セルをスイッチにより特定ポー
トに収集し、または特定ポートからのセルをスイッチに
より、出力を行うポートへ分配を行っていた。
【0003】また、特開平2−224548号公報では
特定セルをATMスイッチとは別経路に通過させている
が、別経路においては制御セル等の終端処理は行ってい
ない。
特定セルをATMスイッチとは別経路に通過させている
が、別経路においては制御セル等の終端処理は行ってい
ない。
【0004】さらに、特開平5−48639号公報では
受信制御セル処理を別経路とし、各分岐回路においてフ
ォーマット交換を行い、制御セル処理回路へ入力を行っ
ている。
受信制御セル処理を別経路とし、各分岐回路においてフ
ォーマット交換を行い、制御セル処理回路へ入力を行っ
ている。
【0005】
【発明が解決しようとする課題】特開平4−31003
3号では、特定ポートを制御セル処理回路が占有するた
め、ATMスイッチにおける有効ハイウェイ数を減らし
てしまい、また、特定ポートのハイウェイにセル分岐/
挿入回路を接続する場合は、制御セルの速度が増加した
場合にユーザセルの品質を低下させるという欠点があっ
た。
3号では、特定ポートを制御セル処理回路が占有するた
め、ATMスイッチにおける有効ハイウェイ数を減らし
てしまい、また、特定ポートのハイウェイにセル分岐/
挿入回路を接続する場合は、制御セルの速度が増加した
場合にユーザセルの品質を低下させるという欠点があっ
た。
【0006】また、特開平2−224548では、別経
路において制御セルの終端を行っておらず、制御バスは
バイパスを行うための制御のみ使用されていた。
路において制御セルの終端を行っておらず、制御バスは
バイパスを行うための制御のみ使用されていた。
【0007】上述のいずれの方式でも、ATMスイッチ
でのスイッチング動作において制御セルのトラッフィッ
ク量が増大したとき、ユーザセルの廃棄品質(呼を開設
する際にセル(データ)を捨てることを許すかどうかユ
ーザが申告するが、その捨てる度合でセルの品質が決ま
る)、遅延品質(音声、画像の発信先から受信先への遅
延時間)の低下を招く。本問題を考慮し、さらに、制御
セル自体の廃棄、遅延品質を確保する必要がある。
でのスイッチング動作において制御セルのトラッフィッ
ク量が増大したとき、ユーザセルの廃棄品質(呼を開設
する際にセル(データ)を捨てることを許すかどうかユ
ーザが申告するが、その捨てる度合でセルの品質が決ま
る)、遅延品質(音声、画像の発信先から受信先への遅
延時間)の低下を招く。本問題を考慮し、さらに、制御
セル自体の廃棄、遅延品質を確保する必要がある。
【0008】さらに、特開平5−48639では受信制
御セルのみの処理であり上述の送出制御セルの増加につ
いては解決となっていない。また、ハイウェイで分岐を
行った際にフォーマット変換を行っており、ハイウエィ
に具備する回路量が増加していた。
御セルのみの処理であり上述の送出制御セルの増加につ
いては解決となっていない。また、ハイウェイで分岐を
行った際にフォーマット変換を行っており、ハイウエィ
に具備する回路量が増加していた。
【0009】本発明の目的は、制御セルが増大した場合
でも、ATMスイッチにおけるユーザセルの品質が低下
せず、さらに制御セル自身の品質も確保できるATMセ
ル交換装置を提供することにある。
でも、ATMスイッチにおけるユーザセルの品質が低下
せず、さらに制御セル自身の品質も確保できるATMセ
ル交換装置を提供することにある。
【0010】
【課題を解決するための手段】本発明のATMセル交換
装置は、複数の入力セルハイウェイと、複数の出力セル
ハイウェイと、ATMスイッチと、制御セルを処理し、
ATMスイッチにおいてコネクションの開設、開放、メ
ンテナンス等を行う制御セル処理回路と、ATMスイッ
チの複数の入力セルハイウェイの各ハイウェイで、流入
したセルが制御セル処理回路において終端する必要のあ
る制御セルであるか、もしくは、スイッチングを行うユ
ーザセルであるかを判定し、終端する必要のある制御セ
ルである場合は制御セル分岐指示信号を出力する制御セ
ル判定回路と、制御セル分岐指示信号により、制御セル
を入力セルハイウェイから抜き出し入力制御セルとし
て、制御セル処理回路へ分岐させる制御セル分岐回路を
有する。
装置は、複数の入力セルハイウェイと、複数の出力セル
ハイウェイと、ATMスイッチと、制御セルを処理し、
ATMスイッチにおいてコネクションの開設、開放、メ
ンテナンス等を行う制御セル処理回路と、ATMスイッ
チの複数の入力セルハイウェイの各ハイウェイで、流入
したセルが制御セル処理回路において終端する必要のあ
る制御セルであるか、もしくは、スイッチングを行うユ
ーザセルであるかを判定し、終端する必要のある制御セ
ルである場合は制御セル分岐指示信号を出力する制御セ
ル判定回路と、制御セル分岐指示信号により、制御セル
を入力セルハイウェイから抜き出し入力制御セルとし
て、制御セル処理回路へ分岐させる制御セル分岐回路を
有する。
【0011】本発明のATM交換装置は、ATMスイッ
チの出力であるスイッチ出力セルハイウェイで、流出す
るセルが空きセルであるか否かを判定し、空きセルであ
る場合にはセル挿入信号を出力する空きセル判定回路
と、制御セル処理回路の出力である出力制御セルを一時
蓄積する制御セルFIFOと、セル挿入信号により、ス
イッチ出力セルハイウェイの空きセル部分に制御セルF
IFOに蓄積された出力制御セルを挿入する制御セル挿
入回路をさらに有する。
チの出力であるスイッチ出力セルハイウェイで、流出す
るセルが空きセルであるか否かを判定し、空きセルであ
る場合にはセル挿入信号を出力する空きセル判定回路
と、制御セル処理回路の出力である出力制御セルを一時
蓄積する制御セルFIFOと、セル挿入信号により、ス
イッチ出力セルハイウェイの空きセル部分に制御セルF
IFOに蓄積された出力制御セルを挿入する制御セル挿
入回路をさらに有する。
【0012】本発明のATM交換装置は、制御セルFI
FOに、セルの蓄積量を監視し、蓄積量が一定以上とな
った場合にはATMスイッチに空きセル出力指示を出力
する制御セルFIFO監視回路をさらに有する。
FOに、セルの蓄積量を監視し、蓄積量が一定以上とな
った場合にはATMスイッチに空きセル出力指示を出力
する制御セルFIFO監視回路をさらに有する。
【0013】
【作用】制御セルをATMスイッチを通過させずに制御
セル処理回路に接続し、また、出力制御セルの品質を確
保するため、制御セルFIFOからの空きセル送出指示
信号を具備することで、制御セルが増大した場合であっ
ても、ATMスイッチにおけるユーザセルの品質の低下
を防ぐことができ、さらに、制御セル自身の品質につい
ても確保することが可能となる。
セル処理回路に接続し、また、出力制御セルの品質を確
保するため、制御セルFIFOからの空きセル送出指示
信号を具備することで、制御セルが増大した場合であっ
ても、ATMスイッチにおけるユーザセルの品質の低下
を防ぐことができ、さらに、制御セル自身の品質につい
ても確保することが可能となる。
【0014】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
て説明する。
【0015】図1は本発明の一実施例のATMセル交換
装置の構成図である。
装置の構成図である。
【0016】本実施例のATMセル交換装置は、n個の
入力セルハイウエィ11 〜1n と、n個の制御セル判定
回路21 〜2n と、n個の制御セル分岐回路41 〜4n
と、n個のスイッチ入力セルハイウェイ51 〜5n と、
n個の入力制御セルハイウェイ6l 〜6n と、ATMス
イッチ7と、制御セル処理回路8と、n個の出力制御セ
ルハイウェイ9l 〜9n と、n個のスイッチ出力セルハ
イウェイ101 〜10 n と、n個の空きセル判定回路1
11 〜11n と、n個の制御セルFIFO13 1 〜13
n と、n個の制御セル挿入回路16l 〜16n と、n個
の出力セルハイウェイ171 〜17n で構成されてい
る。
入力セルハイウエィ11 〜1n と、n個の制御セル判定
回路21 〜2n と、n個の制御セル分岐回路41 〜4n
と、n個のスイッチ入力セルハイウェイ51 〜5n と、
n個の入力制御セルハイウェイ6l 〜6n と、ATMス
イッチ7と、制御セル処理回路8と、n個の出力制御セ
ルハイウェイ9l 〜9n と、n個のスイッチ出力セルハ
イウェイ101 〜10 n と、n個の空きセル判定回路1
11 〜11n と、n個の制御セルFIFO13 1 〜13
n と、n個の制御セル挿入回路16l 〜16n と、n個
の出力セルハイウェイ171 〜17n で構成されてい
る。
【0017】入力セルハイウェイ11 〜1n には制御セ
ルとユーザセルが混在している。制御セル判定回路21
〜2n はそれぞれ入力セルハイウェイ11 〜1n 上のセ
ルが制御セルであるか、ユーザセルであるかを判定し、
制御セルであるならば制御セル分岐指示信号31 〜3n
を出力する。制御セル分岐回路41 〜4n は制御セル分
岐指示信号31 〜3n により制御セルを入力制御セルハ
イウェイ61 〜6n に分岐させ、またユーザセルはスイ
ッチ入力セルハイウェイ51 〜5n に分岐させる。AT
Mスイッチ7はスイッチ入力セルハイウェイ51 〜5n
のスイッチング処理を行い、スイッチ出力セルハイウェ
イ101 〜10n としてユーザセルの出力を行う。制御
セル処理回路8は入力制御セルハイウェイ61 〜6n 上
の制御セルの終端処理を行い、出力制御セルハイウェイ
91 〜9n に制御セルを出力する。制御セルFIFO1
31 〜13n は制御セルFIFO監視回路(図示せず)
を備え、制御セルを一時的に蓄積し、蓄積量が一定値以
上となった場合にATMスイッチ7に対して空きセル送
出指示信号141 〜14n を出力する。空きセル判定回
路111 〜11n はスイッチ出力セルハイウェイ101
〜10n 上の空きセルを検出し、制御セル挿入指示信号
121 〜12n を出力する。制御セル挿入回路161 〜
16n は制御セル挿入指示信号121 〜12n が入力さ
れた場合に制御セルFIFO131 〜13n の出力であ
る出力制御セル151 〜15n をスイッチ出力セルハイ
ウェイ101 〜10n の空きセル部分に挿入し、出力セ
ルハイウェイ171 〜17n に出力する。
ルとユーザセルが混在している。制御セル判定回路21
〜2n はそれぞれ入力セルハイウェイ11 〜1n 上のセ
ルが制御セルであるか、ユーザセルであるかを判定し、
制御セルであるならば制御セル分岐指示信号31 〜3n
を出力する。制御セル分岐回路41 〜4n は制御セル分
岐指示信号31 〜3n により制御セルを入力制御セルハ
イウェイ61 〜6n に分岐させ、またユーザセルはスイ
ッチ入力セルハイウェイ51 〜5n に分岐させる。AT
Mスイッチ7はスイッチ入力セルハイウェイ51 〜5n
のスイッチング処理を行い、スイッチ出力セルハイウェ
イ101 〜10n としてユーザセルの出力を行う。制御
セル処理回路8は入力制御セルハイウェイ61 〜6n 上
の制御セルの終端処理を行い、出力制御セルハイウェイ
91 〜9n に制御セルを出力する。制御セルFIFO1
31 〜13n は制御セルFIFO監視回路(図示せず)
を備え、制御セルを一時的に蓄積し、蓄積量が一定値以
上となった場合にATMスイッチ7に対して空きセル送
出指示信号141 〜14n を出力する。空きセル判定回
路111 〜11n はスイッチ出力セルハイウェイ101
〜10n 上の空きセルを検出し、制御セル挿入指示信号
121 〜12n を出力する。制御セル挿入回路161 〜
16n は制御セル挿入指示信号121 〜12n が入力さ
れた場合に制御セルFIFO131 〜13n の出力であ
る出力制御セル151 〜15n をスイッチ出力セルハイ
ウェイ101 〜10n の空きセル部分に挿入し、出力セ
ルハイウェイ171 〜17n に出力する。
【0018】呼の開設等の制御セルが入力セルハイウェ
イ11 〜1n 上に流入してきた場合、これが制御セル判
定回路21 〜2n により検出され、制御セル分岐空き回
路4 1 〜4n により入力制御セルハイウェイ61 〜6n
に分岐され、制御セル処理回路8で処理される。
イ11 〜1n 上に流入してきた場合、これが制御セル判
定回路21 〜2n により検出され、制御セル分岐空き回
路4 1 〜4n により入力制御セルハイウェイ61 〜6n
に分岐され、制御セル処理回路8で処理される。
【0019】図2は入力セルハイウェイ11 上の制御セ
ルの分岐について示す図である。入力セルハイウェイ1
1 上の制御セル21は制御セル判定回路21 により判定
され、制御セル判定回路2l は制御セル分岐指示信号2
2を出力し、制御セル21は制御セル分岐回路4l によ
り入力制御セルハイウェイ61 の制御セル23として分
岐される。
ルの分岐について示す図である。入力セルハイウェイ1
1 上の制御セル21は制御セル判定回路21 により判定
され、制御セル判定回路2l は制御セル分岐指示信号2
2を出力し、制御セル21は制御セル分岐回路4l によ
り入力制御セルハイウェイ61 の制御セル23として分
岐される。
【0020】処理の結果、呼の開設が行われた、もしく
は、行われなかった等のアクノーリッジ情報を含む出力
制御セルが制御セル処理回路8から出力される。出力制
御セルはいったん制御セルFIFO131 に蓄積され
る。スイッチ出力セルハイウェイ101 の空きセルを空
きセル判定回路111 により検出し、空きセル部分に制
御セル挿入回路161 が制御セルFIFO131 に蓄積
されている出力制御セル15l を挿入し、出力セルハイ
ウェイ171 に出力する。
は、行われなかった等のアクノーリッジ情報を含む出力
制御セルが制御セル処理回路8から出力される。出力制
御セルはいったん制御セルFIFO131 に蓄積され
る。スイッチ出力セルハイウェイ101 の空きセルを空
きセル判定回路111 により検出し、空きセル部分に制
御セル挿入回路161 が制御セルFIFO131 に蓄積
されている出力制御セル15l を挿入し、出力セルハイ
ウェイ171 に出力する。
【0021】図3は出力セルハイウェイ171 に挿入さ
れる制御セルについて示す図である。スイッチ出力セル
ハイウェイ10l 上に空きセル31があった場合、制御
セル挿入信号指示信号32が出力され、制御セルFIF
O131 に一時蓄積された出力制御セル33が出力セル
ハイウェイ171 上の制御セル34として挿入される。
れる制御セルについて示す図である。スイッチ出力セル
ハイウェイ10l 上に空きセル31があった場合、制御
セル挿入信号指示信号32が出力され、制御セルFIF
O131 に一時蓄積された出力制御セル33が出力セル
ハイウェイ171 上の制御セル34として挿入される。
【0022】スイッチ出力セルハイウェイ101 上にユ
ーザセルが連続し空きセルがなかった場合、制御セルF
IFO131 には出力制御セルが蓄積され、制御セルの
出力が行えなくなるが、一定以上セルが蓄積されると空
きセル出力指示信号141 がATMスイッチ7に出力さ
れ、ATMスイッチ7は一時的にユーザセルの出力を停
止、空きセルの出力を行うことで、制御セル挿入回路1
6l は出力制御セルをその部分に挿入し制御セルの遅延
品質を保証する。
ーザセルが連続し空きセルがなかった場合、制御セルF
IFO131 には出力制御セルが蓄積され、制御セルの
出力が行えなくなるが、一定以上セルが蓄積されると空
きセル出力指示信号141 がATMスイッチ7に出力さ
れ、ATMスイッチ7は一時的にユーザセルの出力を停
止、空きセルの出力を行うことで、制御セル挿入回路1
6l は出力制御セルをその部分に挿入し制御セルの遅延
品質を保証する。
【0023】図4は出力セルハイウェイ171 に挿入さ
れる制御セルについて示す図である。スイッチ出力セル
ハイウェイ101 上に空きセルがない場合、制御セルF
IFO131 には出力制御セルが蓄積される。制御セル
41が一定値以上に蓄積された場合、空きセル送出指示
信号42が出力される。空きセル送信指示信号42を受
信したATMスイッチ7はユーザセルの出力を一時停止
し空きセル43を送出する。空きセル43を受けた空き
セル判定回路111 は制御セル挿入指示信号44を出力
し、制御セル挿入回路161 が制御セルFIFO131
に蓄積されている出力制御セル45を空きセル43に挿
入し、出力セルハイウェイ171 に出力する。その後、
制御セルFIFO131 の蓄積量がしきい値を下回ると
制御セル挿入指示信号121 は解除され、スイッチ出力
セルハイウェイ101 上に空きセル46が流入すると、
制御セルFIFO131 に蓄積されていた出力制御セル
が出力される。
れる制御セルについて示す図である。スイッチ出力セル
ハイウェイ101 上に空きセルがない場合、制御セルF
IFO131 には出力制御セルが蓄積される。制御セル
41が一定値以上に蓄積された場合、空きセル送出指示
信号42が出力される。空きセル送信指示信号42を受
信したATMスイッチ7はユーザセルの出力を一時停止
し空きセル43を送出する。空きセル43を受けた空き
セル判定回路111 は制御セル挿入指示信号44を出力
し、制御セル挿入回路161 が制御セルFIFO131
に蓄積されている出力制御セル45を空きセル43に挿
入し、出力セルハイウェイ171 に出力する。その後、
制御セルFIFO131 の蓄積量がしきい値を下回ると
制御セル挿入指示信号121 は解除され、スイッチ出力
セルハイウェイ101 上に空きセル46が流入すると、
制御セルFIFO131 に蓄積されていた出力制御セル
が出力される。
【0024】
【発明の効果】以上説明したように、本発明は、ATM
交換装置において処理を行う制御セルをATMスイッチ
を通過させずに制御セル処理回路に接続し、また、出力
制御セルの品質を確保するため、制御セルFIFOから
の空きセル送出指示信号を具備することで、制御セルが
増大した場合であっても、ATMスイッチにおけるユー
ザセルの品質の低下を防ぐことができ、さらに、制御セ
ル自身の品質についても確保することが可能となる。
交換装置において処理を行う制御セルをATMスイッチ
を通過させずに制御セル処理回路に接続し、また、出力
制御セルの品質を確保するため、制御セルFIFOから
の空きセル送出指示信号を具備することで、制御セルが
増大した場合であっても、ATMスイッチにおけるユー
ザセルの品質の低下を防ぐことができ、さらに、制御セ
ル自身の品質についても確保することが可能となる。
【図1】本発明の一実施例のATMセル交換装置の構成
図である。
図である。
【図2】入力セルハイウェイ1l 上の制御セルの分岐の
説明図である。
説明図である。
【図3】出力セルハイウェイ17l に挿入される制御セ
ルの説明図である。
ルの説明図である。
【図4】出力セルハイウェイ17l に挿入される制御セ
ルの説明図である。
ルの説明図である。
11 〜1n 入力セルハイウェイ 21 〜2n 制御セル判定回路 31 〜3n 制御セル分岐指示信号 41 〜4n 制御セル分岐回路 51 〜5n スイッチ入力セルハイウェイ 61 〜6n 入力制御セルハイウェイ 7 ATMスイッチ 8 制御セル処理回路 91 〜9n 出力制御セルハイウェイ 101 〜10n スイッチ出力セルハイウェイ 111 〜11n 空きセル判定回路 121 〜12n 制御セル挿入指示信号 131 〜13n 制御セルFIFO 141 〜14n 空きセル送出指示信号 151 〜15n 制御セルFIFO出力制御セル 161 〜16n 制御セル挿入回路 171 〜17n 出力セルハイウェイ 21 入力制御セル 22 制御セル分岐指示信号 23 分岐制御セル 31 スイッチ出力空きセル 32 制御セル挿入指示信号 33 一時蓄積出力制御セル 34 挿入制御セル 41 一時蓄積制御セル 42 空きセル送出指示信号 43 スイッチ出力空きセル 44 制御セル挿入指示信号 45 挿入制御セル 46 スイッチ出力空きセル
Claims (3)
- 【請求項1】 複数の入力セルハイウェイと、 複数の出力セルハイウェイと、 ATMスイッチと、 制御セルを処理し、前記ATMスイッチにおいてコネク
ションの開設、開放、メンテナンス等を行う制御セル処
理回路と、 前記ATMスイッチの複数の入力セルハイウェイの各ハ
イウェイで、流入したセルが前記制御セル処理回路にお
いて終端する必要のある制御セルであるか、もしくは、
スイッチングを行うユーザセルであるかを判定し、終端
する必要のある制御セルである場合は制御セル分岐指示
信号を出力する制御セル判定回路と、 該制御セル分岐指示信号により、制御セルを入力セルハ
イウェイから抜き出し入力制御セルとして、前記制御セ
ル処理回路へ分岐させる制御セル分岐回路を有するAT
Mセル交換装置。 - 【請求項2】 前記ATMスイッチの出力であるスイッ
チ出力セルハイウェイで、流出するセルが空きセルであ
るか否かを判定し、空きセルである場合にはセル挿入信
号を出力する空きセル判定回路と、前記制御セル処理回
路の出力である出力制御セルを一時蓄積する制御セルF
IFOと、前記セル挿入信号により、スイッチ出力セル
ハイウェイの空きセル部分に前記制御セルFIFOに蓄
積された出力制御セルを挿入する制御セル挿入回路をさ
らに有する請求項1記載のATMセル交換装置。 - 【請求項3】 前記制御セルFIFOに、セルの蓄積量
を監視し、蓄積量が一定以上となった場合には前記AT
Mスイッチに空きセル出力指示を出力する制御セルFI
FO監視回路をさらに有する請求項2記載のATMセル
交換装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31147294A JPH08167907A (ja) | 1994-12-15 | 1994-12-15 | Atmセル交換装置 |
US08/573,038 US5663959A (en) | 1994-12-15 | 1995-12-15 | ATM cell switching apparatus having a control cell bypass route |
AU40485/95A AU692329B2 (en) | 1994-12-15 | 1995-12-15 | ATM cell switching apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP31147294A JPH08167907A (ja) | 1994-12-15 | 1994-12-15 | Atmセル交換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH08167907A true JPH08167907A (ja) | 1996-06-25 |
Family
ID=18017641
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP31147294A Pending JPH08167907A (ja) | 1994-12-15 | 1994-12-15 | Atmセル交換装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5663959A (ja) |
JP (1) | JPH08167907A (ja) |
AU (1) | AU692329B2 (ja) |
Families Citing this family (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2776288B2 (ja) * | 1995-03-10 | 1998-07-16 | 日本電気株式会社 | 装置内情報伝送システム |
JP2690713B2 (ja) * | 1995-06-30 | 1997-12-17 | 宮城日本電気株式会社 | Vp−ferfセル生成方法 |
JPH09162890A (ja) * | 1995-12-13 | 1997-06-20 | Fujitsu Ltd | 非同期転送モード交換機 |
JPH09238148A (ja) * | 1996-02-29 | 1997-09-09 | Oki Electric Ind Co Ltd | 加入者系システム |
US6108304A (en) * | 1996-03-08 | 2000-08-22 | Abe; Hajime | Packet switching network, packet switching equipment, and network management equipment |
JP3643637B2 (ja) * | 1996-03-08 | 2005-04-27 | 株式会社日立コミュニケーションテクノロジー | セル出力制御回路および制御方法 |
US6597695B1 (en) * | 1996-07-16 | 2003-07-22 | Lucent Technologies Inc. | Bit robbing ATM channels |
US6046999A (en) * | 1996-09-03 | 2000-04-04 | Hitachi, Ltd. | Router apparatus using ATM switch |
JP3011130B2 (ja) * | 1996-10-11 | 2000-02-21 | 日本電気株式会社 | Atm信号切替装置 |
JPH10262062A (ja) * | 1997-03-19 | 1998-09-29 | Fujitsu Ltd | セル帯域制御装置 |
US5956348A (en) * | 1997-04-08 | 1999-09-21 | International Business Machines Corporation | Method and apparatus for reconstructing LAN frames following transfer through an asynchronous transfer mode system |
JP3676917B2 (ja) * | 1997-10-06 | 2005-07-27 | 富士通株式会社 | マルチプロセッサ交換機およびその通信方法 |
KR100258354B1 (ko) | 1997-11-13 | 2000-06-01 | 김영환 | 소용량 에이티엠 교환기용 스위치 제어장치 |
US7382736B2 (en) | 1999-01-12 | 2008-06-03 | Mcdata Corporation | Method for scoring queued frames for selective transmission through a switch |
US6996098B2 (en) * | 1999-03-31 | 2006-02-07 | Sedna Patent Services, Llc | Method and apparatus for injecting information assets into a content stream |
US7145908B1 (en) * | 2000-08-28 | 2006-12-05 | Agere Systems Inc. | System and method for reducing jitter in a packet transport system |
KR20020021226A (ko) * | 2000-09-14 | 2002-03-20 | 구자홍 | 비동기 전송모드 교환시스템의 제어 셀 관리방법 |
US7236490B2 (en) * | 2000-11-17 | 2007-06-26 | Foundry Networks, Inc. | Backplane interface adapter |
US6735218B2 (en) * | 2000-11-17 | 2004-05-11 | Foundry Networks, Inc. | Method and system for encoding wide striped cells |
US7356030B2 (en) | 2000-11-17 | 2008-04-08 | Foundry Networks, Inc. | Network switch cross point |
US7596139B2 (en) | 2000-11-17 | 2009-09-29 | Foundry Networks, Inc. | Backplane interface adapter with error control and redundant fabric |
US7002980B1 (en) * | 2000-12-19 | 2006-02-21 | Chiaro Networks, Ltd. | System and method for router queue and congestion management |
US7206283B2 (en) * | 2001-05-15 | 2007-04-17 | Foundry Networks, Inc. | High-performance network switch |
JP3896879B2 (ja) * | 2002-03-22 | 2007-03-22 | 日本電気株式会社 | トラヒック監視システム |
US7468975B1 (en) | 2002-05-06 | 2008-12-23 | Foundry Networks, Inc. | Flexible method for processing data packets in a network routing system for enhanced efficiency and monitoring capability |
US7187687B1 (en) | 2002-05-06 | 2007-03-06 | Foundry Networks, Inc. | Pipeline method and system for switching packets |
US7649885B1 (en) | 2002-05-06 | 2010-01-19 | Foundry Networks, Inc. | Network routing system for enhanced efficiency and monitoring capability |
US7266117B1 (en) | 2002-05-06 | 2007-09-04 | Foundry Networks, Inc. | System architecture for very fast ethernet blade |
US20120155466A1 (en) | 2002-05-06 | 2012-06-21 | Ian Edward Davis | Method and apparatus for efficiently processing data packets in a computer network |
US6671275B1 (en) | 2002-08-02 | 2003-12-30 | Foundry Networks, Inc. | Cross-point switch with deadlock prevention |
US20040022263A1 (en) * | 2002-08-02 | 2004-02-05 | Xiaodong Zhao | Cross point switch with out-of-band parameter fine tuning |
US8161145B2 (en) * | 2003-02-27 | 2012-04-17 | International Business Machines Corporation | Method for managing of denial of service attacks using bandwidth allocation technology |
US6901072B1 (en) | 2003-05-15 | 2005-05-31 | Foundry Networks, Inc. | System and method for high speed packet transmission implementing dual transmit and receive pipelines |
US7817659B2 (en) | 2004-03-26 | 2010-10-19 | Foundry Networks, Llc | Method and apparatus for aggregating input data streams |
US8730961B1 (en) | 2004-04-26 | 2014-05-20 | Foundry Networks, Llc | System and method for optimizing router lookup |
US7657703B1 (en) | 2004-10-29 | 2010-02-02 | Foundry Networks, Inc. | Double density content addressable memory (CAM) lookup scheme |
US8448162B2 (en) | 2005-12-28 | 2013-05-21 | Foundry Networks, Llc | Hitless software upgrades |
US7903654B2 (en) | 2006-08-22 | 2011-03-08 | Foundry Networks, Llc | System and method for ECMP load sharing |
US8238255B2 (en) | 2006-11-22 | 2012-08-07 | Foundry Networks, Llc | Recovering from failures without impact on data traffic in a shared bus architecture |
US8395996B2 (en) | 2007-01-11 | 2013-03-12 | Foundry Networks, Llc | Techniques for processing incoming failure detection protocol packets |
US8271859B2 (en) | 2007-07-18 | 2012-09-18 | Foundry Networks Llc | Segmented CRC design in high speed networks |
US8037399B2 (en) | 2007-07-18 | 2011-10-11 | Foundry Networks, Llc | Techniques for segmented CRC design in high speed networks |
US8149839B1 (en) | 2007-09-26 | 2012-04-03 | Foundry Networks, Llc | Selection of trunk ports and paths using rotation |
US8190881B2 (en) | 2007-10-15 | 2012-05-29 | Foundry Networks Llc | Scalable distributed web-based authentication |
US8090901B2 (en) | 2009-05-14 | 2012-01-03 | Brocade Communications Systems, Inc. | TCAM management approach that minimize movements |
US8599850B2 (en) | 2009-09-21 | 2013-12-03 | Brocade Communications Systems, Inc. | Provisioning single or multistage networks using ethernet service instances (ESIs) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01225260A (ja) * | 1988-03-04 | 1989-09-08 | Nippon Telegr & Teleph Corp <Ntt> | 優先制御方法 |
JPH04356849A (ja) * | 1991-05-07 | 1992-12-10 | Oki Electric Ind Co Ltd | Atm通信システムにおけるoam情報転送方式 |
JPH04363939A (ja) * | 1991-01-08 | 1992-12-16 | Toshiba Corp | セル出力装置 |
JPH0662035A (ja) * | 1992-08-04 | 1994-03-04 | Hitachi Ltd | 通信網の経路制御方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2780308B2 (ja) * | 1989-02-27 | 1998-07-30 | 日本電気株式会社 | Atmセル交換回路網 |
US5511065A (en) * | 1990-01-15 | 1996-04-23 | Nec Corporation | Multiplexing device capable of quickly transmitting a monitoring information |
CA2047982C (en) * | 1990-07-27 | 1997-01-28 | Hiroshi Yamashita | Atm cell format conversion system |
JPH04310033A (ja) * | 1991-04-08 | 1992-11-02 | Fujitsu Ltd | Atmクロスコネクト装置 |
JP3073274B2 (ja) * | 1991-08-16 | 2000-08-07 | 富士通株式会社 | Atm交換機におけるシグナリング処理方式 |
US5509001A (en) * | 1991-10-18 | 1996-04-16 | Fujitsu Limited | Apparatus and method for controlling cells input to ATM network |
JPH05244196A (ja) * | 1991-10-24 | 1993-09-21 | Nec Corp | Atmシステムのvp試験方式及びvp試験装置 |
CA2097350C (en) * | 1992-08-17 | 1998-12-22 | Shahrukh S. Merchant | Asynchronous transfer mode (atm) transmission test cell generator |
-
1994
- 1994-12-15 JP JP31147294A patent/JPH08167907A/ja active Pending
-
1995
- 1995-12-15 US US08/573,038 patent/US5663959A/en not_active Expired - Lifetime
- 1995-12-15 AU AU40485/95A patent/AU692329B2/en not_active Ceased
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01225260A (ja) * | 1988-03-04 | 1989-09-08 | Nippon Telegr & Teleph Corp <Ntt> | 優先制御方法 |
JPH04363939A (ja) * | 1991-01-08 | 1992-12-16 | Toshiba Corp | セル出力装置 |
JPH04356849A (ja) * | 1991-05-07 | 1992-12-10 | Oki Electric Ind Co Ltd | Atm通信システムにおけるoam情報転送方式 |
JPH0662035A (ja) * | 1992-08-04 | 1994-03-04 | Hitachi Ltd | 通信網の経路制御方法 |
Also Published As
Publication number | Publication date |
---|---|
AU692329B2 (en) | 1998-06-04 |
AU4048595A (en) | 1996-06-20 |
US5663959A (en) | 1997-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH08167907A (ja) | Atmセル交換装置 | |
JP3518209B2 (ja) | Atm交換機および輻輳制御方式 | |
US6967924B1 (en) | Packet switching device and cell transfer control method | |
US4692917A (en) | Packet switching system | |
US5726977A (en) | Apparatus and method for determining a network node congestion state in order to control the congestion in an ATM network | |
EP0669737A2 (en) | Inband routing in a data communications network | |
CA2224753A1 (en) | An atm switch queuing system | |
US5483521A (en) | Asynchronous transfer mode cell switching system | |
US5878063A (en) | Method of detecting cell loss and exchange provided with cell loss detecting function | |
JP2760343B2 (ja) | Atmセル化回路 | |
JP2814993B2 (ja) | Atmセル導通試験方式 | |
US6456623B1 (en) | Line switching method and asynchronous transfer mode (ATM) system using the same | |
KR100423156B1 (ko) | 에이티엠 교환기에서 유브이알 트래픽 제어 장치 및 방법 | |
KR100210403B1 (ko) | 과금 데이터 처리 장치 및 그 방법 | |
JP2770908B2 (ja) | セル順序保存型通話路装置 | |
KR100318945B1 (ko) | 비동기전송모드교환기가입자보드내의트래픽조정장치 | |
US6674723B1 (en) | Apparatus and method of monitoring a queue state in an asynchronous transfer mode switch | |
JP3082759B2 (ja) | Atmセル処理方法 | |
JPH0697958A (ja) | セル転送品質制御方法 | |
JPH07283813A (ja) | 出力バッファ型atmスイッチ | |
JPH0795213A (ja) | ディジタル交換スイッチの系切替装置 | |
JPH0371750A (ja) | 通話路特性監視方式 | |
JP3273486B2 (ja) | パケット中継装置及びその切替え方法 | |
JP2842512B2 (ja) | セル多重化装置 | |
KR100190842B1 (ko) | 병렬 cdp 검출을 이용한 atm 스위칭 장치 및 스위칭 방법 |