JPH05244196A - Atmシステムのvp試験方式及びvp試験装置 - Google Patents
Atmシステムのvp試験方式及びvp試験装置Info
- Publication number
- JPH05244196A JPH05244196A JP4284535A JP28453592A JPH05244196A JP H05244196 A JPH05244196 A JP H05244196A JP 4284535 A JP4284535 A JP 4284535A JP 28453592 A JP28453592 A JP 28453592A JP H05244196 A JPH05244196 A JP H05244196A
- Authority
- JP
- Japan
- Prior art keywords
- sequence number
- circuit
- pattern
- cell
- test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5628—Testing
Abstract
(57)【要約】
【目的】 誤配セル、損失セルの検出を可能にし、高い
誤り測定能力が得られるVP試験方法及びその装置を提
供すること。 【構成】 送信側にPNパタン発生回路21、シーケン
ス番号カウンタ32、及びOAMセル挿入回路22aを
設ける一方、受信側にシーケンス番号検査回路41、異
常セルカウンタ42、PNパタン検出回路23a、比較
回路24、及び誤りビットカウンタ43を設け、シーケ
ンス番号検査回路41において、OAMセル中のシーケ
ンス番号とカウントされたシーケンス番号との不一致を
検出することにより、異常セルを検出する。この異常セ
ルが検出されたときはPNパタン検出回路のおけるPN
パタンの誤りビットのカウントを中止する。
誤り測定能力が得られるVP試験方法及びその装置を提
供すること。 【構成】 送信側にPNパタン発生回路21、シーケン
ス番号カウンタ32、及びOAMセル挿入回路22aを
設ける一方、受信側にシーケンス番号検査回路41、異
常セルカウンタ42、PNパタン検出回路23a、比較
回路24、及び誤りビットカウンタ43を設け、シーケ
ンス番号検査回路41において、OAMセル中のシーケ
ンス番号とカウントされたシーケンス番号との不一致を
検出することにより、異常セルを検出する。この異常セ
ルが検出されたときはPNパタン検出回路のおけるPN
パタンの誤りビットのカウントを中止する。
Description
【0001】
【産業上の利用分野】本発明は、ATM(Asynchronous
Transfer Mode:非同期転送モード)システムにおける
VP(バーチャルパス)試験装置及び試験方式に関す
る。
Transfer Mode:非同期転送モード)システムにおける
VP(バーチャルパス)試験装置及び試験方式に関す
る。
【0002】
【従来の技術】従来、この種のVP試験装置は、図4に
示すように、送信側11及び受信側12とを備え、送信
側11、受信側12との間で一連のATMセルを送受す
るATMシステムにおいて、送信側11と受信側12と
の間に形成されたVPを試験するために使用される。
示すように、送信側11及び受信側12とを備え、送信
側11、受信側12との間で一連のATMセルを送受す
るATMシステムにおいて、送信側11と受信側12と
の間に形成されたVPを試験するために使用される。
【0003】このようなATMシステムでは、通常の通
信状態では、セルの形で与えられる入力信号Stを送信
ユニット14から、VP13を介して受信にニットに送
信している。この場合、通信サービス時間中、或いは、
通信サービス以外の時間中に、送信側11と受信側12
との間のVPを試験する必要がある。この種のVP試験
としては導通試験、特性試験、或いは故障切分試験等が
ある。
信状態では、セルの形で与えられる入力信号Stを送信
ユニット14から、VP13を介して受信にニットに送
信している。この場合、通信サービス時間中、或いは、
通信サービス以外の時間中に、送信側11と受信側12
との間のVPを試験する必要がある。この種のVP試験
としては導通試験、特性試験、或いは故障切分試験等が
ある。
【0004】上述したVP試験を行うために、ATMシ
ステムには、VP試験装置が備えられており、このVP
試験装置は送信部16及び受信部17とを有している。
ステムには、VP試験装置が備えられており、このVP
試験装置は送信部16及び受信部17とを有している。
【0005】このうち、VP試験装置の送信部16は、
PNパタンを発生するPNパタン発生回路21と、PN
パタンをOAMセルに挿入するOAMセル挿入回路22
とを有している。また、VP試験装置の受信部17は、
OAMセル中のPNパタンを検出し、所定のPNパタン
を出力するPNバタン検出回路23と、受信したPNセ
ルと所定PNパタンとを比較し、不一致の際にビットエ
ラー信号を出力する比較回路24とを備え、更に、ビッ
トエラー信号を受けて動作するPNパタン同期保護回路
25及び誤りビットカウンタ26とを有している。
PNパタンを発生するPNパタン発生回路21と、PN
パタンをOAMセルに挿入するOAMセル挿入回路22
とを有している。また、VP試験装置の受信部17は、
OAMセル中のPNパタンを検出し、所定のPNパタン
を出力するPNバタン検出回路23と、受信したPNセ
ルと所定PNパタンとを比較し、不一致の際にビットエ
ラー信号を出力する比較回路24とを備え、更に、ビッ
トエラー信号を受けて動作するPNパタン同期保護回路
25及び誤りビットカウンタ26とを有している。
【0006】比較回路24の比較結果はビットエラー信
号として誤りビットカウンタ26へ入力され、誤りビッ
トがカウントされ、誤りビットカウンタ26はカウント
の結果を、誤りビット数Enとして出力する。
号として誤りビットカウンタ26へ入力され、誤りビッ
トがカウントされ、誤りビットカウンタ26はカウント
の結果を、誤りビット数Enとして出力する。
【0007】また、比較回路24でのビットエラー信号
はPNパタン同期保護回路25に入力され、PNパタン
同期保護回路25は、PNパタン検出回路23及び誤り
ビットカウンタ26に、それぞれ第1及び第2の制御信
号C1及びC2を出力する。第1の制御信号C1を受け
ると、PNパタン検出回路23を同期を確立するための
動作を繰り返す。他方、誤りビットカウンタ26は第2
の制御信号C2を受けると、同期はずれの状態になった
と、判定する。
はPNパタン同期保護回路25に入力され、PNパタン
同期保護回路25は、PNパタン検出回路23及び誤り
ビットカウンタ26に、それぞれ第1及び第2の制御信
号C1及びC2を出力する。第1の制御信号C1を受け
ると、PNパタン検出回路23を同期を確立するための
動作を繰り返す。他方、誤りビットカウンタ26は第2
の制御信号C2を受けると、同期はずれの状態になった
と、判定する。
【0008】
【発明が解決しようとする課題】しかしながら、従来の
VP試験装置では、誤配セル、損失セルの発生について
は何等考慮されていない。したがって、同期はずれが発
生しないかぎり、セルの誤配、セルの損失が発生して
も、これを検出することはできない。言い換えれば、セ
ルの誤配、セルの損失があっても、VP試験装置の受信
部17では、受信信号のPNパタンにおける誤りビット
を単にカウントするだけであり、このカウントによっ
て、同期はずれが生じなければ、セルの誤配等があった
ことを検出することはできない。結果として、上記した
従来のVP試験装置は正確なVP試験結果が得られない
という問題点がある。
VP試験装置では、誤配セル、損失セルの発生について
は何等考慮されていない。したがって、同期はずれが発
生しないかぎり、セルの誤配、セルの損失が発生して
も、これを検出することはできない。言い換えれば、セ
ルの誤配、セルの損失があっても、VP試験装置の受信
部17では、受信信号のPNパタンにおける誤りビット
を単にカウントするだけであり、このカウントによっ
て、同期はずれが生じなければ、セルの誤配等があった
ことを検出することはできない。結果として、上記した
従来のVP試験装置は正確なVP試験結果が得られない
という問題点がある。
【0009】本発明の目的は、誤配セル、損失セルを検
出可能にし、高い誤り測定能力を有するVP試験方法及
びその装置を提供することである。
出可能にし、高い誤り測定能力を有するVP試験方法及
びその装置を提供することである。
【0010】
【課題を解決するための手段】本発明によれば、設定し
たバーチャルパス(VP)を用いて通信を行うATMシ
ステムのVP試験を行うATMシステムのVP試験方式
において、送信側において、送信データにPNパタンと
シーケンス番号とを含む試験用OAM(operation admin
istration monitoring) セルを挿入し、受信側におい
て、PNパタンを検出してビット誤りをカウントすると
共に、シーケンス番号を検出し、シーケンス番号に誤り
があるときには異常セルとしてカウントし、かつ前記ビ
ット誤りのカウントを停止するようにしたことを特徴と
するATMシステムのVP試験方式が得られる。
たバーチャルパス(VP)を用いて通信を行うATMシ
ステムのVP試験を行うATMシステムのVP試験方式
において、送信側において、送信データにPNパタンと
シーケンス番号とを含む試験用OAM(operation admin
istration monitoring) セルを挿入し、受信側におい
て、PNパタンを検出してビット誤りをカウントすると
共に、シーケンス番号を検出し、シーケンス番号に誤り
があるときには異常セルとしてカウントし、かつ前記ビ
ット誤りのカウントを停止するようにしたことを特徴と
するATMシステムのVP試験方式が得られる。
【0011】また、本発明によれば、設定したバーチャ
ルパス(VP)を用いて通信を行うATMシステムのV
P試験を行うATMシステムのVP試験装置において、
送信側は、PNパタンを発生するPNパタン発生回路
と、シーケンス番号をカウントし出力するシーケンス番
号カウンタと、前記PNパタンと前記シーケンス番号と
を送信データにOAM(operation administration moni
toring) セルとして挿入するOAMセル挿入回路とを有
し、受信側は、受信信号からシーケンス番号を検出して
検査し異常セル検出信号を出力するシーケンス番号検査
回路と、前記異常セル検出信号を受けて異常セルの数を
カウントする異常セルカウンタと、前記受信信号から前
記PNパタンを検出して同期をとり、比較用PNパタン
を発生するPNパタン検出回路と、前記PNパタンと前
記比較用PNパタンとを比較する比較回路と、該比較回
路の比較結果より誤りビット数をカウントする誤りビッ
トカウンタとを有し、該誤りビットカウンタは前記異常
セル検出信号が入力されたときカウントを中止すること
を特徴とするATMシステムのVP試験装置が得られ
る。
ルパス(VP)を用いて通信を行うATMシステムのV
P試験を行うATMシステムのVP試験装置において、
送信側は、PNパタンを発生するPNパタン発生回路
と、シーケンス番号をカウントし出力するシーケンス番
号カウンタと、前記PNパタンと前記シーケンス番号と
を送信データにOAM(operation administration moni
toring) セルとして挿入するOAMセル挿入回路とを有
し、受信側は、受信信号からシーケンス番号を検出して
検査し異常セル検出信号を出力するシーケンス番号検査
回路と、前記異常セル検出信号を受けて異常セルの数を
カウントする異常セルカウンタと、前記受信信号から前
記PNパタンを検出して同期をとり、比較用PNパタン
を発生するPNパタン検出回路と、前記PNパタンと前
記比較用PNパタンとを比較する比較回路と、該比較回
路の比較結果より誤りビット数をカウントする誤りビッ
トカウンタとを有し、該誤りビットカウンタは前記異常
セル検出信号が入力されたときカウントを中止すること
を特徴とするATMシステムのVP試験装置が得られ
る。
【0012】
【実施例】以下、図面を参照して、本発明の実施例に係
るVP試験装置を説明する。図1には、本発明の一実施
例のVP試験装置だけが示されており、ここでは、図4
に示された送信ユニット14及び受信ユニット15は省
略されている。本実施例のVP試験装置には、一連のセ
ルによって構成された入力信号Stが与えられており、
各セルはセル識別子を有している。図示されたVP試験
装置の送信部は、入力信号St中の空きセルを検出する
空きセル検出器31、空きセル検出器31の出力を受け
て、PNパタンを発生するPNパタン発生回路21、挿
入されるべきOAMセルに割り当てられるシーケンス番
号をカウントするカウンタ32、及びOAMセル挿入回
路22aを有している。また、受信部は、シーケンス番
号検査回路41、異常セルカウンタ42、PNパタン検
出回路23a、比較回路24、及び誤りビットカウンタ
43を有している。
るVP試験装置を説明する。図1には、本発明の一実施
例のVP試験装置だけが示されており、ここでは、図4
に示された送信ユニット14及び受信ユニット15は省
略されている。本実施例のVP試験装置には、一連のセ
ルによって構成された入力信号Stが与えられており、
各セルはセル識別子を有している。図示されたVP試験
装置の送信部は、入力信号St中の空きセルを検出する
空きセル検出器31、空きセル検出器31の出力を受け
て、PNパタンを発生するPNパタン発生回路21、挿
入されるべきOAMセルに割り当てられるシーケンス番
号をカウントするカウンタ32、及びOAMセル挿入回
路22aを有している。また、受信部は、シーケンス番
号検査回路41、異常セルカウンタ42、PNパタン検
出回路23a、比較回路24、及び誤りビットカウンタ
43を有している。
【0013】次に、本実施例の動作について説明する。
入力信号Stは送信部のOAMセル挿入回路22aに与
えられると共に、空きセル検出器31に与えられる。こ
のうち、OAMセル挿入回路22aは図3を参照して説
明するようなフォーマットを有する試験用OAMセルを
送出する。一方、空きセル検出器31は、入力信号St
のセル識別子を監視して空きセルであることを検出する
と、PNパタン発生回路21を動作状態にしPNパタン
を発生させる。また、シーケンス番号カウンタ32も、
空きセル検出器31の出力に応答して、PNパタン発生
回路21に同期した状態でシーケンス番号をカウント
し、シーケンス番号を発生する。発生したPNパタンと
シーケンス番号は、OAMセル挿入回路22aのセル組
立部35に入力される。
入力信号Stは送信部のOAMセル挿入回路22aに与
えられると共に、空きセル検出器31に与えられる。こ
のうち、OAMセル挿入回路22aは図3を参照して説
明するようなフォーマットを有する試験用OAMセルを
送出する。一方、空きセル検出器31は、入力信号St
のセル識別子を監視して空きセルであることを検出する
と、PNパタン発生回路21を動作状態にしPNパタン
を発生させる。また、シーケンス番号カウンタ32も、
空きセル検出器31の出力に応答して、PNパタン発生
回路21に同期した状態でシーケンス番号をカウント
し、シーケンス番号を発生する。発生したPNパタンと
シーケンス番号は、OAMセル挿入回路22aのセル組
立部35に入力される。
【0014】セル組立部35は、入力されたPNパタン
とシーケンス番号とを受け、図3に示されるような試験
用OAMセルを構成する。ここで、試験用OAMセル
は、図3からも明らかなように、4ビットのセル識別
子、4ビットのポート番号、12ビットのVPI(virtu
al path identifier) 、16ビットのVCI(virtual c
hannel identifier)、8ビットのヘッダエラーコントロ
ール(HEC )信号、8ビットのOAM種別信号、4ビッ
トのシーケンス番号、4ビットのシーケンス番号保護信
号、及び368ビットのPNパタンとによって構成され
ている。このため、図1のセル組立部35は、上記した
セル識別子、ポート番号、VPI、VCI、ヘッダエラ
ーコントロール(HEC )信号、及びOAM種別信号を発
生するための手段を備えている。このうち、ポート番号
は送信部に割り当てられたポートの番号であり、HEC 信
号はヘッダのエラーを訂正するための冗長ビット列によ
って構成される。また、OAM種別信号は当該OAMセ
ルが試験用か否かを示す信号であり、シーケンス番号保
護信号はシーケンス番号の訂正を行うための信号であ
り、冗長ビット列によって構成される。
とシーケンス番号とを受け、図3に示されるような試験
用OAMセルを構成する。ここで、試験用OAMセル
は、図3からも明らかなように、4ビットのセル識別
子、4ビットのポート番号、12ビットのVPI(virtu
al path identifier) 、16ビットのVCI(virtual c
hannel identifier)、8ビットのヘッダエラーコントロ
ール(HEC )信号、8ビットのOAM種別信号、4ビッ
トのシーケンス番号、4ビットのシーケンス番号保護信
号、及び368ビットのPNパタンとによって構成され
ている。このため、図1のセル組立部35は、上記した
セル識別子、ポート番号、VPI、VCI、ヘッダエラ
ーコントロール(HEC )信号、及びOAM種別信号を発
生するための手段を備えている。このうち、ポート番号
は送信部に割り当てられたポートの番号であり、HEC 信
号はヘッダのエラーを訂正するための冗長ビット列によ
って構成される。また、OAM種別信号は当該OAMセ
ルが試験用か否かを示す信号であり、シーケンス番号保
護信号はシーケンス番号の訂正を行うための信号であ
り、冗長ビット列によって構成される。
【0015】セル組立部35では、入力されたPNパタ
ン及びシーケンス番号を上記した信号と組み合わせて、
選択回路36に送出する。選択回路36では、入力信号
St中に上述した試験用OAMセルを挿入して、送信デ
ータとして伝送路、即ち、VP13に送出する。
ン及びシーケンス番号を上記した信号と組み合わせて、
選択回路36に送出する。選択回路36では、入力信号
St中に上述した試験用OAMセルを挿入して、送信デ
ータとして伝送路、即ち、VP13に送出する。
【0016】上記した送信データを受信信号として受け
た受信部では、この受信信号がシーケンス番号検査回路
41、PNパタン検出回路23a、及び比較回路24に
入力される。シーケンス番号検査回路41は受信信号が
入力されると、シーケンス番号を検出し、検出したシー
ケンス番号が正しいかどうかを検査する。検査の結果、
シーケンス番号に誤りがあれば、セルの誤配、あるいは
セルの損失があったものと判断する。
た受信部では、この受信信号がシーケンス番号検査回路
41、PNパタン検出回路23a、及び比較回路24に
入力される。シーケンス番号検査回路41は受信信号が
入力されると、シーケンス番号を検出し、検出したシー
ケンス番号が正しいかどうかを検査する。検査の結果、
シーケンス番号に誤りがあれば、セルの誤配、あるいは
セルの損失があったものと判断する。
【0017】図3をも参照すると、シーケンス番号検査
回路41はOAMセル抽出回路45において、OAMセ
ルを検出し、検出されたOAMセルのみをシーケンス番
号抽出回路46に送出する。シーケンス番号抽出回路4
6はOAMセルからシーケンス番号のみを抽出して、受
信OAMセル番号信号RCを出力する。一方、受信した
OAMセルの数は順次、シーケンス番号カウンタ47で
計数されており、その計数結果がカウント信号COとし
て出力されている。受信OAMセル番号信号RCとカウ
ント信号COとは、シーケンス番号照合回路48におい
て照合される。両者が一致している場合には、誤配セル
或いは損失セルが発生していないことを意味しており、
他方、両者が不一致の場合には、誤配セル等が発生した
ことを示している。
回路41はOAMセル抽出回路45において、OAMセ
ルを検出し、検出されたOAMセルのみをシーケンス番
号抽出回路46に送出する。シーケンス番号抽出回路4
6はOAMセルからシーケンス番号のみを抽出して、受
信OAMセル番号信号RCを出力する。一方、受信した
OAMセルの数は順次、シーケンス番号カウンタ47で
計数されており、その計数結果がカウント信号COとし
て出力されている。受信OAMセル番号信号RCとカウ
ント信号COとは、シーケンス番号照合回路48におい
て照合される。両者が一致している場合には、誤配セル
或いは損失セルが発生していないことを意味しており、
他方、両者が不一致の場合には、誤配セル等が発生した
ことを示している。
【0018】このことを考慮して、両者が不一致の場合
には、シーケンス番号検査回路41は図1に示すよう
に、異常セル検出信号DTを出力して異常セルカウンタ
42にカウントさせる。異常セルカウンタ42はカウン
トした異常セル数を外部に出力する。なお、異常セル検
出信号DTは、PNパタン検出回路23a及び誤りビッ
トカウンタ43にも入力され、これらPNパタン検出回
路23a及び誤りビットカウンタ43の動作を停止させ
る。
には、シーケンス番号検査回路41は図1に示すよう
に、異常セル検出信号DTを出力して異常セルカウンタ
42にカウントさせる。異常セルカウンタ42はカウン
トした異常セル数を外部に出力する。なお、異常セル検
出信号DTは、PNパタン検出回路23a及び誤りビッ
トカウンタ43にも入力され、これらPNパタン検出回
路23a及び誤りビットカウンタ43の動作を停止させ
る。
【0019】異常セル検出信号DTを受信しない通常の
状態では、PNパタン検出回路23aは、図4の場合と
同様に、受信信号からPNパタンを検出し、新たに、P
Nパタン発生回路21が発生させたPNパタンと同一パ
タンの比較用PNパタンを比較器24へ出力する。比較
回路24は受信信号に含まれるPNパタンと比較用PN
パタンとを比較し、ビット誤りがあれば、ビット誤り信
号Erを出力する。誤りビットカウンタ43はビット誤
り信号Erを受けて誤りビット数をカウントし、誤りビ
ット数信号Enを出力する。
状態では、PNパタン検出回路23aは、図4の場合と
同様に、受信信号からPNパタンを検出し、新たに、P
Nパタン発生回路21が発生させたPNパタンと同一パ
タンの比較用PNパタンを比較器24へ出力する。比較
回路24は受信信号に含まれるPNパタンと比較用PN
パタンとを比較し、ビット誤りがあれば、ビット誤り信
号Erを出力する。誤りビットカウンタ43はビット誤
り信号Erを受けて誤りビット数をカウントし、誤りビ
ット数信号Enを出力する。
【0020】ここで、PNパタン検出回路23a及び誤
りビットカウンタ43は、異常セル検出信号DTが入力
されると、上記したように、異常セルが検出されたとし
て動作を停止し、誤りビットのカウントを中止する。
りビットカウンタ43は、異常セル検出信号DTが入力
されると、上記したように、異常セルが検出されたとし
て動作を停止し、誤りビットのカウントを中止する。
【0021】この様に、本実施例のVP試験装置では、
異常セルの数をカウントすると共に、異常セルが検出さ
れたときには誤りビットのカウントを中止するので、従
来のように、同期が外れるまでPNパタンを誤りビット
としてカウントし続けるというようなことがない。
異常セルの数をカウントすると共に、異常セルが検出さ
れたときには誤りビットのカウントを中止するので、従
来のように、同期が外れるまでPNパタンを誤りビット
としてカウントし続けるというようなことがない。
【0022】
【発明の効果】本発明によれば、ATMシステムのVP
試験において、送信部でシーケンス番号を付与された試
験用OAMセルを送出し、受信部においてシーケンス番
号をチェックして異常セルを検出し、異常セルが検出さ
れたときは誤りビットのカウントを中止するようにした
ことで、正確なVP試験結果を得ることができる。
試験において、送信部でシーケンス番号を付与された試
験用OAMセルを送出し、受信部においてシーケンス番
号をチェックして異常セルを検出し、異常セルが検出さ
れたときは誤りビットのカウントを中止するようにした
ことで、正確なVP試験結果を得ることができる。
【図1】本発明の一実施例に係るVP試験装置を説明す
るためのブロック図である。
るためのブロック図である。
【図2】図1において使用される試験用OAMセルのフ
ォーマットを説明するための図である。
ォーマットを説明するための図である。
【図3】図1に使用されるシーケンス番号検出回路をよ
り詳細に説明するブロック図である。
り詳細に説明するブロック図である。
【図4】従来のVP試験装置を説明するためのブロック
図である。
図である。
11 送信側 12 受信側 16 VP試験装置の送信部 17 VP試験装置の受信部 21 PNパタン発生回路 22a OAMセル挿入回路 31 空きセル検出器 32 シーケンス番号カウンタ 41 シーケンス番号検査回路 42 異常セルカウンタ 23a PNパタン検出回路 24 比較回路 43 誤りビットカウンタ 22 OAMセル挿入回路 23 PNパタン検出回路 24 比較回路 25 PNパタン同期保護回路 26 誤りビットカウンタ
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 9076−5K H04Q 11/04 L 9076−5K R (72)発明者 松永 治彦 東京都千代田区内幸町一丁目1番6号 日 本電信電話株式会社内 (72)発明者 上田 裕巳 東京都千代田区内幸町一丁目1番6号 日 本電信電話株式会社内
Claims (5)
- 【請求項1】 設定したバーチャルパス(VP)を用い
て通信を行うATMシステムのVP試験を行うATMシ
ステムのVP試験方式において、送信側において、送信
データにPNパタンとシーケンス番号とを含む試験用O
AM(operation administration monitoring) セルを挿
入し、受信側において、PNパタンを検出してビット誤
りをカウントすると共に、シーケンス番号を検出し、シ
ーケンス番号に誤りがあるときには異常セルとしてカウ
ントし、かつ前記ビット誤りのカウントを停止するよう
にしたことを特徴とするATMシステムのVP試験方
式。 - 【請求項2】 設定したバーチャルパス(VP)を用い
て通信を行うATMシステムのVP試験を行うATMシ
ステムのVP試験装置において、送信側は、PNパタン
を発生するPNパタン発生回路と、シーケンス番号をカ
ウントし出力するシーケンス番号カウンタと、前記PN
パタンと前記シーケンス番号とを送信データにOAM(o
peration administration monitoring) セルとして挿入
するOAMセル挿入回路とを有し、受信側は、受信信号
からシーケンス番号を検出して検査し異常セル検出信号
を出力するシーケンス番号検査回路と、前記異常セル検
出信号を受けて異常セルの数をカウントする異常セルカ
ウンタと、前記受信信号から前記PNパタンを検出して
同期をとり、比較用PNパタンを発生するPNパタン検
出回路と、前記PNパタンと前記比較用PNパタンとを
比較する比較回路と、該比較回路の比較結果より誤りビ
ット数をカウントする誤りビットカウンタとを有し、該
誤りビットカウンタは前記異常セル検出信号が入力され
たときカウントを中止することを特徴とするATMシス
テムのVP試験装置。 - 【請求項3】 請求項2記載のVP試験装置において、
前記送信側は、更に、一連の入力セルの中から空きセル
を検出する空きセル検出手段を備え、該空きセル検出手
段からの出力により前記PNパタン発生回路及び前記シ
ーケンス番号カウンタを動作させることを特徴とするV
P試験装置。 - 【請求項4】 請求項2記載のVP試験装置において、
前記OAMセル挿入回路は、前記PNパタン発生回路及
び前記シーケンス番号カウンタからPNパタン及びシー
ケンス番号を受け、OAMセルを組み立てるセル組み立
て部と、前記OAMセルを前記一連の入力セル中に挿入
する選択回路とを有することを特徴とするVP試験装
置。 - 【請求項5】 請求項2記載のVP試験装置において、
前記シーケンス番号検査回路は、前記送信側から受信し
た受信信号から、前記OAMセルを抽出するOAMセル
抽出回路と、抽出したOAMセルからシーケンス番号を
抽出するシーケンス番号抽出回路と、シーケンス番号を
カウントするシーケンス番号カウンタと、前記シーケン
ス番号カウンタでカウントされたシーケンス番号とシー
ケンス番号抽出回路で抽出されたシーケンス番号とを照
合する照合回路とを備え、前記照合回路における照合結
果が一致しなかった場合に、前記異常セル検出信号を出
力することを特徴とするVP試験装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3-277964 | 1991-10-24 | ||
JP27796491 | 1991-10-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05244196A true JPH05244196A (ja) | 1993-09-21 |
Family
ID=17590731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4284535A Pending JPH05244196A (ja) | 1991-10-24 | 1992-10-22 | Atmシステムのvp試験方式及びvp試験装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5440565A (ja) |
JP (1) | JPH05244196A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0682422A3 (de) * | 1994-05-11 | 1996-07-17 | Siemens Ag | Verfahren und Schaltungsanordnung zum Synchronisieren von redundant übertragenen Nachrichtenzellenströmen. |
EP0683583A3 (de) * | 1994-05-11 | 1996-07-17 | Siemens Ag | Verfahren und Schaltungsanordnung zum störungsfreien Umleiten eines Nachrichtenzellenstromes auf einen Ersatzweg. |
JPH08307421A (ja) * | 1995-04-28 | 1996-11-22 | Nec Corp | 導通試験方法 |
US6925062B2 (en) | 1999-12-17 | 2005-08-02 | Nec Corporation | ATM test equipment operable as source and responder for conducting multiple tests |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5553302A (en) * | 1993-12-30 | 1996-09-03 | Unisys Corporation | Serial I/O channel having independent and asynchronous facilities with sequence recognition, frame recognition, and frame receiving mechanism for receiving control and user defined data |
US5717858A (en) * | 1994-10-17 | 1998-02-10 | Motorola, Inc. | Method and structure for prioritizing performance monitoring cells in an asynchronous transfer mode (ATM) system |
JPH08167907A (ja) * | 1994-12-15 | 1996-06-25 | Nec Corp | Atmセル交換装置 |
US5675578A (en) * | 1995-04-11 | 1997-10-07 | Bell-Northern Research Ltd. | Method of tracing the route of virtual connections |
JP3171773B2 (ja) * | 1995-08-31 | 2001-06-04 | 富士通株式会社 | 交換機におけるコネクション制御方法及び装置 |
JPH09219851A (ja) * | 1996-02-09 | 1997-08-19 | Nec Corp | 多地点ビデオ会議制御方法及び装置 |
US5822304A (en) * | 1996-03-22 | 1998-10-13 | Hewlett-Packard Company | Scanning for active ATM virtual channel/virtual path identifiers |
JPH09284299A (ja) * | 1996-04-16 | 1997-10-31 | Toshiba Corp | 通信制御方法及びその装置 |
DE19626132A1 (de) * | 1996-06-28 | 1998-01-08 | Sel Alcatel Ag | System und Verfahren zur digitalen Datenübertragung |
US5825751A (en) * | 1996-09-10 | 1998-10-20 | Ncr Corporation | Method and apparatus for tracing frames transmitted through a network path |
DE19641398A1 (de) * | 1996-09-27 | 1998-04-02 | Siemens Ag | Verfahren zum Ermitteln von auf einer ATM-Übertragungsstrecke in ATM-Nutzzellen aufgetretenen Bitfehlern mit Hilfe von Monitoring-OAM-Zellen |
DE19641399A1 (de) * | 1996-09-27 | 1998-04-02 | Siemens Ag | Verfahren zum Ermitteln von auf einer ATM-Übertragungsstrecke in ATM-Nutzzellen aufgetretenen Bitfehlern mit Hilfe von Monitoring-OAM-Zellen |
JP3011130B2 (ja) * | 1996-10-11 | 2000-02-21 | 日本電気株式会社 | Atm信号切替装置 |
FR2769778B1 (fr) * | 1997-10-14 | 2000-10-27 | France Telecom | Procede de securisation de la transmission de cellules d'un systeme de telecommunication |
US6500070B1 (en) | 1999-05-28 | 2002-12-31 | Nintendo Co., Ltd. | Combined game system of portable and video game machines |
US6236196B1 (en) | 1999-06-03 | 2001-05-22 | International Business Machines Corporation | Thermal modulation system and method for locating a circuit defect such as a short or incipient open independent of a circuit geometry |
US6371854B1 (en) | 1999-08-20 | 2002-04-16 | Ninetendo Co., Ltd. | Combined game system |
JP4691268B2 (ja) | 2001-05-02 | 2011-06-01 | 任天堂株式会社 | ゲームシステムおよびゲームプログラム |
US7535850B2 (en) * | 2004-05-28 | 2009-05-19 | Alcatel-Lucent Usa Inc. | Method and apparatus for providing voice path assurance testing through a packet network |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3912660C1 (ja) * | 1989-04-18 | 1990-08-30 | Wandel & Goltermann Gmbh & Co, 7412 Eningen, De | |
ATE149070T1 (de) * | 1990-08-08 | 1997-03-15 | Siemens Ag | Verfahren und schaltungsanordnung zum ermitteln der güte von über eine atm- vermittlungseinrichtung verlaufenden virtuellen verbindungen |
-
1992
- 1992-10-22 JP JP4284535A patent/JPH05244196A/ja active Pending
-
1994
- 1994-06-13 US US08/259,120 patent/US5440565A/en not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0682422A3 (de) * | 1994-05-11 | 1996-07-17 | Siemens Ag | Verfahren und Schaltungsanordnung zum Synchronisieren von redundant übertragenen Nachrichtenzellenströmen. |
EP0683583A3 (de) * | 1994-05-11 | 1996-07-17 | Siemens Ag | Verfahren und Schaltungsanordnung zum störungsfreien Umleiten eines Nachrichtenzellenstromes auf einen Ersatzweg. |
JPH08307421A (ja) * | 1995-04-28 | 1996-11-22 | Nec Corp | 導通試験方法 |
US6925062B2 (en) | 1999-12-17 | 2005-08-02 | Nec Corporation | ATM test equipment operable as source and responder for conducting multiple tests |
Also Published As
Publication number | Publication date |
---|---|
US5440565A (en) | 1995-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05244196A (ja) | Atmシステムのvp試験方式及びvp試験装置 | |
US5163057A (en) | Method of and circuit arrangement for determining a cell loss and/or a cell insertion during traversal of a cell oriented transmission device by cell structured signals | |
US5982743A (en) | Performance monitor system, transmission device and performance monitor method of transmission line | |
US7327735B2 (en) | System and method for detecting lost messages transmitted between modules in a communication device | |
US7609643B2 (en) | Transfer of error-analysis and statistical data after retry in a fibre channel input/output system | |
US4507782A (en) | Method and apparatus of packet switching | |
US6424632B1 (en) | Method and apparatus for testing packet data integrity using data check field | |
JP3025068B2 (ja) | Atmスイッチのパス試験方式 | |
JPH05252184A (ja) | バーチャルパス接続装置およびバーチャルパストレース方法 | |
US5661722A (en) | Usage parameter control and performance monitoring apparatus used for cell stream in ATM network | |
CN108337069B (zh) | 一种改进的降低误码率的末端并行分组crc校验系统 | |
US5581549A (en) | Processor resetting method and apparatus | |
US4653070A (en) | Channel monitoring circuit for use in a repeater station over radio digital transmission | |
US5606558A (en) | Method of and devices for transmitting in ATM cells information supplied in the form of a series of distinct entities for a given application | |
US5937032A (en) | Testing method and apparatus for verifying correct connection of curcuit elements | |
US20010023493A1 (en) | Signal used in the transmission of data in a communication system | |
US6373819B1 (en) | Routine testing parity maintenance | |
US6487215B1 (en) | ATM communications system and ATM testing method | |
JPH0823336A (ja) | Atmシステムの試験装置 | |
JP3533049B2 (ja) | Atm通信装置の監視方法 | |
JP3170048B2 (ja) | Atm試験方式 | |
KR100711658B1 (ko) | 에이티엠 네트워크의 중계선 시험 방법 | |
KR100251702B1 (ko) | 비동기 전송 모드 네트웍에서 특정 디바이스의 고장 진단 방법 | |
JP3076324B1 (ja) | Atm通信における回線試験方法及びその装置 | |
JPH1065671A (ja) | Atm装置の試験システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20000126 |