JPH0739244Y2 - 混成集積回路装置 - Google Patents

混成集積回路装置

Info

Publication number
JPH0739244Y2
JPH0739244Y2 JP1988164704U JP16470488U JPH0739244Y2 JP H0739244 Y2 JPH0739244 Y2 JP H0739244Y2 JP 1988164704 U JP1988164704 U JP 1988164704U JP 16470488 U JP16470488 U JP 16470488U JP H0739244 Y2 JPH0739244 Y2 JP H0739244Y2
Authority
JP
Japan
Prior art keywords
integrated circuit
lead terminal
support member
hybrid integrated
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1988164704U
Other languages
English (en)
Other versions
JPH0284342U (ja
Inventor
修 中本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1988164704U priority Critical patent/JPH0739244Y2/ja
Publication of JPH0284342U publication Critical patent/JPH0284342U/ja
Application granted granted Critical
Publication of JPH0739244Y2 publication Critical patent/JPH0739244Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【考案の詳細な説明】 (イ)産業上の利用分野 本考案は混成集積回路に関し、特に混成集積回路のリー
ド端子構造の改良に関する。
(ロ)従来の技術 従来、混成集積回路として第3図に示す構造が既に周知
技術として知られている。
第3図において、(21)は絶縁処理された金属基板であ
り、その金属基板(21)上にエポキシ樹脂等の絶縁樹脂
層(図示しない)を介して所望形状の導電路(22)が形
成されている。導電路(22)上にはIC、トランジスタ等
の複数の回路素子(23)が固着され、更に導電路(22)
の延在される基板(21)の周端部には複数のリード端子
(24)が固着されている。基板(21)には回路素子(2
3)を密封封止するためにケース材(25)が固着され、
回路素子(23)は外部から保護されている。
斯る周知技術は実公昭54-16285号公報及び実公昭55-424
44号公報に記載されている。
(ハ)考案が解決しようとする課題 上述した従来の混成集積回路のリード端子では外力に対
して非常に弱いため、リードの折曲がり、あるいはリー
ド端子固着部分が剥離され不良品となる問題があった。
(ニ)課題を解決するための手段 本考案は上述した課題に鑑みて為されたものであり、所
望形状の導電路が形成された混成集積回路基板と、前記
導電路が延在され前記基板の周端部に設けられた複数の
固着パッドと、前記固着パッドに固着され垂直方向に延
在されると共に水平方向に略直角に折曲げられた複数の
リード端子と、前記リード端子と一体化され前記リード
端子を支持するための支持部材と、前記基板上に設けら
れた複数の回路素子を密封封止するためのケース材とを
備えて解決することを特徴とする。
(ホ)作用 この様に本考案に依れば、リード端子にリード端子支持
用の支持部材を一体化することにより、支持部材によっ
てリード端子が支持され、外力に対してリード端子の折
曲を防止することができる。
(ヘ)実施例 以下に第1図及び第2図に示した実施例に基づいて本考
案の混成集積回路を詳細に説明する。
本考案の混成集積回路は第1図に示す如く、混成集積回
路基板(1)と、混成集積回路基板(1)上に固着され
た複数の回路素子(2)と、基板(1)の周端部に固着
されたリード端子(3)と、リード端子(3)と一体化
されリード端子(3)を支持する支持部材(4)と、回
路素子(2)を密封するケース材(5)とから構成され
る。
混成集積回路基板はセラミックあるいは絶縁処理された
金属基板を用いて所定の手段によって矩形状に形成され
ている。本実施例では基板(1)として絶縁処理された
アルミニウム基板を用いるものとする(以下基板とい
う)。
夫々の基板(1)上には絶縁樹脂層(図示しない)を介
して所望形状の導電路(6)が形成されている。この導
電路(6)は絶縁樹脂層上にあらかじめ貼着された銅箔
をエッチングすることによって形成される。
導電路(6)上にはトランジスタ、IC、LSI、チップ抵
抗及びチップコンデンサー等の複数の回路素子(2)が
固着され、近傍の導電路(6)とワイヤでボンディング
接続が為されている。導電路(6)が延在される基板
(1)の周端辺近傍には複数のリード端子用固着パッド
(6′)が形成されている。
リード端子(3)の一端は固着パッド(6′)上に半田
付され、他端は基板(1)周端辺より所定の長さだけ導
出されている。
リード端子(3)は第1図及び第2図に示す如く、その
一端が固着パッド(6′)に固着されて略垂直方向に延
在されて略直角に折曲げられて水平方向に導出されてい
る。斯るリード端子(3)では外力に対して弱いため本
考案ではリード端子(3)に支持部材(4)を一体化さ
せ外力からの悪影響を防止するものである。
支持部材(4)は絶縁樹脂で形成され、第1図及び第2
図に示す如く、支持部材(4)によって複数のリード端
子(3)が固着パッド(6′)のピッチ間隔と対応する
ピッチ間隔で固着一体化されている。支持部材(4)は
L字形に形成されており、その一辺はリード端子(3)
の水平部分(3′)と一体化され、他辺はリード端子
(3)の垂直部分(3″)と離間され、且つ、リード端
子(3)のパッド先端部まで延在配置されている。
リード端子(3)が固着された後、基板(1)には樹脂
製のケース材(5)が接着シートを介して固着一体化さ
れる。このケース材(5)は基板(1)上に固着された
回路素子(2)を密封封止する様な箱型状に樹脂の射出
成形によって形成されている。
斯る本考案の混成集積回路に依れば、リード端子(3)
に支持用の支持部材(4)を一体化させることにより、
リード端子(3)に外力が加わったとしても支持部材
(4)によってある程度その外力が吸収され、リード端
子(3)に加わる外力を著しく緩和させることができ
る。
(ト)考案の効果 以上に詳述した如く、本考案に依れば、基板に固着され
るリード端子に支持用の支持部材を一体化させることに
より、リード端子に外力が加わったとしても、その外力
は支持部材によって吸収されるためリード端子にかかる
外力が緩和され、外力によるリード端子の曲り、あるい
は固着部分の剥離等を防止することができ、混成集積回
路の信頼性を向上することができる。
【図面の簡単な説明】
第1図は本考案の実施例を示す断面図、第2図は本実施
例で用いる支持部材の斜視図、第3図は従来例を示す断
面図である。 (1)……混成集積回路基板、(2)……回路素子、
(3)……リード端子、(4)……支持部材、(5)…
…ケース材。

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】所望形状の導電路が形成された混成集積回
    路基板と、前記導電路が延在され前記基板の周端部に設
    けられた複数の固着パッドと、前記固着パッドに固着さ
    れ、前記固着パッドから垂直方向に延在された後水平方
    向に略直角に折曲げられた複数のリード端子と、前記リ
    ード端子を支持するための支持部材と、前記基板上に設
    けられた複数の回路素子を密封封止するためのケース材
    とを少なくとも有する混成集積回路装置にあって、 L字状の前記支持部材の一辺が、前記リード端子の水平
    部分と一体化され、下方に延びる他辺が、前記リード端
    子の垂直部分と離間された状態で前記支持部材と前記複
    数のリード端子が一体化された状態で成り、この支持部
    材の他辺の端部が前記混成集積回路基板と当接すること
    を特徴とした混成集積回路装置。
JP1988164704U 1988-12-20 1988-12-20 混成集積回路装置 Expired - Lifetime JPH0739244Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1988164704U JPH0739244Y2 (ja) 1988-12-20 1988-12-20 混成集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1988164704U JPH0739244Y2 (ja) 1988-12-20 1988-12-20 混成集積回路装置

Publications (2)

Publication Number Publication Date
JPH0284342U JPH0284342U (ja) 1990-06-29
JPH0739244Y2 true JPH0739244Y2 (ja) 1995-09-06

Family

ID=31450548

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1988164704U Expired - Lifetime JPH0739244Y2 (ja) 1988-12-20 1988-12-20 混成集積回路装置

Country Status (1)

Country Link
JP (1) JPH0739244Y2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6329947B2 (ja) * 1982-06-07 1988-06-15 Mitsubishi Electric Corp

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6329947U (ja) * 1986-08-08 1988-02-27

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6329947B2 (ja) * 1982-06-07 1988-06-15 Mitsubishi Electric Corp

Also Published As

Publication number Publication date
JPH0284342U (ja) 1990-06-29

Similar Documents

Publication Publication Date Title
US7547963B2 (en) Semiconductor device and its wiring method
KR950024311A (ko) 얇은 회로기판과 반도체 장치가 접합되어 있는 열전도성 지지부재를 갖춘 전자 패키지
KR19990083550A (ko) 수지밀봉형반도체장치및그제조방법,리드프레임
JPH10284873A (ja) 半導体集積回路装置およびicカードならびにその製造に用いるリードフレーム
JP3209977B2 (ja) 半導体モジュ−ル
JPH0739244Y2 (ja) 混成集積回路装置
KR19980025890A (ko) 리드 프레임을 이용한 멀티 칩 패키지
JP2737332B2 (ja) 集積回路装置
KR960019683A (ko) 반도체 장치
JPH06101493B2 (ja) プラスチツクチツプキヤリア
JPH0458189B2 (ja)
JPH10150065A (ja) チップサイズパッケージ
JPH0430566A (ja) 高出力用混成集積回路装置
JP2822446B2 (ja) 混成集積回路装置
JP3737093B2 (ja) 半導体装置
JP2993480B2 (ja) 半導体装置
JP2813587B2 (ja) 半導体装置およびその製造方法
JP2505359Y2 (ja) 半導体搭載用基板
JP3248117B2 (ja) 半導体装置
JPH08330704A (ja) 電子装置
JPS60262434A (ja) 半導体装置
JPS61177763A (ja) 半導体装置
JPH0430565A (ja) 高出力用混成集積回路装置
JP2004193634A (ja) 半導体装置とその製造方法
JPH09232378A (ja) 半導体チップ搭載の構造