JP2505359Y2 - 半導体搭載用基板 - Google Patents

半導体搭載用基板

Info

Publication number
JP2505359Y2
JP2505359Y2 JP1989119150U JP11915089U JP2505359Y2 JP 2505359 Y2 JP2505359 Y2 JP 2505359Y2 JP 1989119150 U JP1989119150 U JP 1989119150U JP 11915089 U JP11915089 U JP 11915089U JP 2505359 Y2 JP2505359 Y2 JP 2505359Y2
Authority
JP
Japan
Prior art keywords
semiconductor mounting
recess
circuit pattern
semiconductor
resin frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1989119150U
Other languages
English (en)
Other versions
JPH0359639U (ja
Inventor
丈士 鈴木
歳永 遠藤
泰雄 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Bakelite Co Ltd
Original Assignee
Sumitomo Bakelite Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Bakelite Co Ltd filed Critical Sumitomo Bakelite Co Ltd
Priority to JP1989119150U priority Critical patent/JP2505359Y2/ja
Publication of JPH0359639U publication Critical patent/JPH0359639U/ja
Application granted granted Critical
Publication of JP2505359Y2 publication Critical patent/JP2505359Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Description

【考案の詳細な説明】 〔産業上の利用分野〕 本考案は、熱衝撃等の信頼性に優れた半導体搭載用基
板に関するものである。
〔従来の技術〕
従来、半導体チップをプリント配線板に接続する方法
としては、ピングリッドアレー、リードレスチップキャ
リア、リーディッドチップキャリア等の半導体搭載用基
板を用いる方法が知られている。しかし、近年、搭載さ
れる半導体チップの高速化、高集積化、大容量化に伴
い、大型化が進展してきており、半導体チップ周辺の温
度上昇に伴う接続信頼性の低下、基板にかかる応力の増
大等の問題点があった。
第3図に示すように、従来の半導体搭載用基板は、回
路板(31)の中央部に設けた半導体搭載用の凹部(34)
の周囲にあるボンディングパッド(33)の先端から1mm
を残して、ソルダレジスト(32)を印刷した後、ボンデ
ィングパッド(33)及び導体の露出部分にニッケル・金
メッキをそれぞれ5μm・0.5μm施していた。形成さ
れた半導体搭載用基板の凹部(34)に、第4図に示すよ
うに半導体チップ(49)を搭載し、ボンディングワイヤ
(46)で回路パターン(45)のボンディングパッド(3
3)部と接続した後、樹脂枠(48)を貼り付け、封止樹
脂(47)にて半導体チップ(49)を封止してパッケージ
としていた。
しかし、本パッケージ状態で熱衝撃試験を実施する
と、基板(41)、回路パターン(45)、封止樹脂(47)
の熱膨張係数の違いにより、樹脂枠(48)の下部近傍ま
たは封止樹脂(47)の端部分に応力が集中することによ
る、回路パターン(45)の断線不良が発生する問題点が
あった。
〔考案が解決しようとする課題〕
本考案は、半導体搭載用基板のこのような応力集中に
よる熱衝撃等の回路パターンの断線をなくし、回路パタ
ーンの接続信頼性の優れた半導体搭載用基板を提供する
ことを目的としたものである。
〔課題を解決するための手段〕
即ち本考案は、プリント回路板に凹部を設け、該凹部
に半導体チップを搭載した後、凹部周辺のボンディング
パッドを取り囲む位置に樹脂枠を貼り付けて封止樹脂を
注入する半導体搭載用基板において、前記樹脂枠の下部
およびその内側に位置する回路パターン部分には、厚さ
5〜15μmのニッケルメッキを施し、さらに金メッキを
施したことを特徴とする半導体搭載用基板である。
以下、図面により本考案を具体的に説明する。
第1図は本考案による半導体搭載用基板の一実施例を
示す上面図であり、第2図は本考案にて作成した基板に
半導体チップを搭載し樹脂封止したものの側面の断面図
である。先ず、従来と同様にして半導体搭載用の凹部
(15)の形成及び基板(21)両面の回路加工を行ない、
回路パターン(14)を形成した回路板(11)を作成した
後、樹脂枠(28)の下部およびその内側にあたる回路パ
ターン(14)部分の領域は露出するようにして、ソルダ
ーレジスト(12)を基板(11)に印刷する。詳しくは、
各方向とも0.5〜1.0mm樹脂枠(28)より大きい、ソルダ
ーレジスト(12)のない部分ができるように印刷を行な
う。
続いて、露出している回路パターン(14)部分及びそ
の他の導体部分には、ニッケルメッキを5〜15μm、好
ましくは8〜10μmの厚さを施し、封止樹脂(27)及び
樹脂枠(28)の下部に位置する回路パターン(14)を厚
くし、続いて金メッキを施す。ソルダーレジスト(12)
と樹脂枠(28)の間隔が0.5mm以下では、ソルダーレジ
スト(12)の上に樹脂枠(28)を載置してしまう可能性
があり、また、樹脂枠(28)の直近の周辺部では回路パ
ターンを厚くすることが難しいため、熱衝撃にて回路パ
ターン(14)が断線する可能性がある。また、1.0mm以
上の場合では、ニッケル・金メッキの析出面積が広くコ
ストが高くなり、またレジストの印刷を行なっていない
回路パターン(14)の露出した部分が多いと、回路間の
ショート等の問題が発生する危険がある。また、ニッケ
ルメッキ厚が5μm以下では、回路パターンの厚みが十
分でなく熱衝撃において断線の可能性があり、ニッケル
メッキ厚が15μm以上ではコストが高くなる。
〔考案の効果〕
本考案により、熱衝撃による回路パターンの断線を起
こすことのない半導体搭載用基板の製造が可能になり、
接続信頼性の優れた半導体搭載用基板を提供するものと
してきわめて有用である。
【図面の簡単な説明】
第1図は本考案による半導体搭載用基板の一実施例を示
す上面図で、第2図は本考案にて作成した基板に半導体
チップを搭載し樹脂封止したものの側面の断面図であ
る。また、第3図は従来の半導体搭載用基板の概念を示
す上面図で、第4図は従来の半導体搭載用基板に半導体
チップを搭載し樹脂封止したものの側面の断面図であ
る。

Claims (1)

    (57)【実用新案登録請求の範囲】
  1. 【請求項1】プリント回路板に凹部を設け、該凹部に半
    導体チップを搭載した後、凹部周辺のボンディングパッ
    ドを取り囲む位置に樹脂枠を貼り付けて封止樹脂を注入
    する半導体搭載用基板において、前記樹脂枠の下部およ
    びその内側に位置する回路パターン部分には、厚さ5〜
    15μmのニッケルメッキを施し、さらに金メッキを施し
    たことを特徴とする半導体搭載用基板。
JP1989119150U 1989-10-13 1989-10-13 半導体搭載用基板 Expired - Lifetime JP2505359Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989119150U JP2505359Y2 (ja) 1989-10-13 1989-10-13 半導体搭載用基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989119150U JP2505359Y2 (ja) 1989-10-13 1989-10-13 半導体搭載用基板

Publications (2)

Publication Number Publication Date
JPH0359639U JPH0359639U (ja) 1991-06-12
JP2505359Y2 true JP2505359Y2 (ja) 1996-07-31

Family

ID=31667288

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989119150U Expired - Lifetime JP2505359Y2 (ja) 1989-10-13 1989-10-13 半導体搭載用基板

Country Status (1)

Country Link
JP (1) JP2505359Y2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5104462B2 (ja) * 2008-03-28 2012-12-19 凸版印刷株式会社 貼合装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54148480A (en) * 1978-05-15 1979-11-20 Nec Corp Semiconductor device
JPH07120730B2 (ja) * 1986-01-13 1995-12-20 イビデン 株式会社 電子部品を搭載した樹脂基板

Also Published As

Publication number Publication date
JPH0359639U (ja) 1991-06-12

Similar Documents

Publication Publication Date Title
US5942795A (en) Leaded substrate carrier for integrated circuit device and leaded substrate carrier device assembly
JP2568748B2 (ja) 半導体装置
US5239199A (en) Vertical lead-on-chip package
JP3113005B2 (ja) キャリアのない集積回路パッケージ
JPH04273451A (ja) 半導体装置
US5559305A (en) Semiconductor package having adjacently arranged semiconductor chips
JP2948595B2 (ja) Icカード用icモジュールおよびその製造方法
WO1996004682A1 (en) Electronic circuit package
JP2505359Y2 (ja) 半導体搭載用基板
EP0495629A1 (en) Vertical lead-on-chip package
JPH07226418A (ja) チップキャリア半導体装置及びその製造方法
JPH0936275A (ja) 表面実装型半導体装置の製造方法
JP2002324873A (ja) 半導体装置及びその製造方法
JP2652222B2 (ja) 電子部品搭載用基板
JPS60123093A (ja) 半導体装置の装着方法
JPS60138948A (ja) 半導体装置用パツケ−ジ
JP3739632B2 (ja) 半導体装置およびその製造方法
JPH0517709B2 (ja)
JP3965767B2 (ja) 半導体チップの基板実装構造
JP2822990B2 (ja) Csp型半導体装置
JP4175339B2 (ja) 半導体装置の製造方法
JPS62226636A (ja) プラスチツクチツプキヤリア
JP2822446B2 (ja) 混成集積回路装置
JPH0645763A (ja) 印刷配線板
JP3737093B2 (ja) 半導体装置