JPH07303056A - チューナ - Google Patents

チューナ

Info

Publication number
JPH07303056A
JPH07303056A JP9470594A JP9470594A JPH07303056A JP H07303056 A JPH07303056 A JP H07303056A JP 9470594 A JP9470594 A JP 9470594A JP 9470594 A JP9470594 A JP 9470594A JP H07303056 A JPH07303056 A JP H07303056A
Authority
JP
Japan
Prior art keywords
inductor
power supply
amplifying element
circuit
high frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9470594A
Other languages
English (en)
Inventor
Toshio Kimura
俊雄 木村
Takeshi Hachitani
健 蜂谷
Naoyuki Horiuchi
直幸 堀内
Mitsuharu Yamashiro
光晴 山城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP9470594A priority Critical patent/JPH07303056A/ja
Publication of JPH07303056A publication Critical patent/JPH07303056A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

(57)【要約】 【目的】バイポーラトランジスタでダブルバランス方式
Mixerと局部発振回路を構成した集積回路を使用す
る、CATVを含むテレビ信号を受信するチューナにお
いて、バンド内での利得偏差を補正すること。 【構成】高周波増幅素子の出力端の電源供給路に適宜な
インダクタを配し、上記インダクタと増幅素子の出力容
量とで、共振回路を形成させて、ピーキングをかける。 【効果】本発明によれば、バイポーラトランジスタでダ
ブルバランス方式Mixerと局部発振回路を構成した
集積回路を使用するチューナにおいて、高周波増幅素子
の出力端の電源供給路に、適宜なインダクタを配し、上
記インダクタと増幅素子の出力容量とで、共振回路を形
成することにより、ピーキングをかけ、バンド内での利
得偏差を補正することができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、有線放送を含むテレビ
信号を受信するテレビチューナに関するものである。
【0002】
【従来の技術】有線放送(以下CATVと略す)の発達
に伴い、テレビ信号が受信できる周波数帯域は VHF
Low バンドから UHF バンドまで連続して受
信できるほど拡大されている。
【0003】この広い周波数帯域の放送を漏れなく受信
するために、周波数帯域を複数のバンドに分割し受信す
る方法が、一般に採用されている。回路規模を小さくす
るため、バンドの数は、必要最小限にすることが望まし
いが、反面、一つのバンドの周波数帯域が広くなり、同
調回路等における損失が受信周波数の高低により大きく
異なるため、バンド内での利得偏差が、大きくなってし
まう。
【0004】それを改善するため、従来技術では FE
T Mixerの入力端とアース間に、インダクタを配
し、FETのゲート容量とインダクタとで、共振回路を
形成させ、ピーキングをかけることにより、バンド内で
の利得偏差を補正する方法が、提案されている。(例え
ば、実開平1−77045号公報) 妨害性能の向上、回路実装の簡略化のため、最近では、
ダブルバランス方式Mixerと局部発振回路をバイポ
ーラトランジスタで構成した集積回路を、使用する例が
多くなっているが、バイポーラトランジスタで、Mix
erを構成しているため、前述のFETゲート容量を利
用した共振回路を形成させることができず、また、FE
Tゲート容量の代わりに、個別の容量を配し、前述のイ
ンダクタとで共振回路を形成させても、Mixerの入
力インピーダンスが比較的低いため、その効果は不十分
であり、共振回路とMixer入力端間に、インピーダ
ンス整合回路を必要とし、回路構成が複雑になる欠点が
ある。
【0005】
【発明が解決しようとする課題】本発明は、バイポーラ
トランジスタでダブルバランス方式Mixerと局部発
振回路を構成した集積回路を使用するチューナにおい
て、簡単な構成で、前述と同様な共振回路を形成させ、
ピーキングをかけることにより、バンド内での利得偏差
を補正する方法を、提供することを目的とする。
【0006】
【課題を解決するための手段】上記目的を達成するた
め、本発明は、チューナの高周波増幅回路に使用する増
幅素子の出力端と電源供給端の間に、適宜なインダクタ
ンス値を有するインダクタを配置して、電源供給路を形
成すると共に、上記インダクタと増幅素子の出力容量と
で、共振回路を形成したものである。
【0007】
【作用】本発明においては、増幅素子の出力端の電源供
給路に、適宜なインダクタを配し、上記インダクタと増
幅素子の出力容量とで、共振回路を形成することによ
り、ピーキングをかけ、バンド内での利得偏差を補正す
る。これにより、回路規模を増大させることなく、バイ
ポーラトランジスタでダブルバランス方式Mixerと
局部発振回路を構成した集積回路を使用するチューナ
が、構成可能となる。
【0008】
【実施例】以下、本発明の一実施例を図を用いて説明す
る。
【0009】図1において、1は高周波増幅素子、2は
段間同調回路、3はMixer/局部発振回路、4は高
周波増幅素子1の出力容量、5はインダクタ、6はバイ
パス容量、7はバイアス抵抗、8はバイパス容量、9は
電源供給端、10は結合容量である。
【0010】高周波増幅素子1の出力端と電源供給端9
の間にインダクタ5を配し電源供給路を形成して高周波
増幅素子1を駆動する。高周波増幅素子1にて増幅され
た信号は微小な結合容量10を介して段間同調回路2に
入力され、更にMixer/局部発振回路3で周波数変
換されて出力される。インダクタ5の電源供給端側はバ
イパス容量8で接地されている。かかる構成にすること
により、高周波増幅素子1の出力容量4とインダクタ5
により並列共振回路が形成されその共振点を中心にして
信号がピーキングされる。
【0011】CATVを受信するチューナでは、一つの
バンドの受信帯域が広いため同調回路等の損失により一
般に受信周波数の低いところでは利得が急激に低下し、
バンド内での利得偏差が非常に大きくなる。上記出力容
量4とインダクタ5の共振点をバンド内の低い受信周波
数帯域あるいはその帯域外近傍に選定しピーキング効果
により利得を上げバンド内での利得偏差を補正すること
が可能となる。
【0012】図2に本発明による他の一実施例を示す。
【0013】図1と同一個所には同じ符号を付してあ
る。
【0014】図1と異なる点は受信周波数帯域を複数の
バンドに分割して受信する場合それぞれのバンドでピー
キング効果を持たせたことにある。
【0015】図2で11、12はインダクタ、13は受
信バンドに応じてインダクタ11、インダクタ12を分
割するためのスイッチ手段、14は電流逆流阻止用ダイ
オード、15、16はバイパス容量、17、18はそれ
ぞれの受信バンドに応じて高周波増幅素子を駆動するた
めの電源供給端である。
【0016】二つのバンドに受信周波数帯域を分割した
場合、周波数の高いバンドを受信する時は電源供給端1
7に電源を供給しスイッチ手段13を導通させる。この
時、増幅素子の出力容量4とインダクタ11とで、共振
回路が形成される。この共振点を前述と同様にそのバン
ド内の低い受信周波数帯域あるいはその帯域外近傍に選
定する。周波数の低いバンドを受信する時は電源供給端
18に電源を供給することにより、スイッチ手段13が
遮断し、インダクタ11とインダクタ12の直列インダ
クタンスと増幅素子の出力容量4とで共振回路が形成さ
れこの共振点を前述と同様にそのバンド内の低い受信周
波数帯域、あるいはその帯域外近傍に選定する。
【0017】かかる構成にすることにより、複数のバン
ドにおいても、前述と同様にピーキング効果により利得
を上げ、バンド内での利得偏差を補正することが可能と
なる。ここでは、二つにバンドを分割した場合を例にと
ったが、それ以上のバンド分割の場合でも、インダクタ
とスイッチ手段の数を増せば、同様な効果が得られるこ
とは明らかである。
【0018】
【発明の効果】本発明によれば、バイポーラトランジス
タでダブルバランス方式Mixerと局部発振回路を構
成した集積回路を使用するチューナにおいて、高周波増
幅素子の出力端の電源供給路に、適宜なインダクタを配
し、上記インダクタと増幅素子の出力容量とで、共振回
路を形成することにより、ピーキングをかけ、バンド内
での利得偏差を補正することができる。
【図面の簡単な説明】
【図1】本発明によるCATVを含むテレビ信号を受信
するテレビチューナ回路の一実施例を示す図である。
【図2】本発明によるCATVを含むテレビ信号を受信
するテレビチューナ回路の他の実施例を示す図である。
【符号の説明】
1…高周波増幅素子、 2…段間同調回路、 3…Mixer/局部発振回路、 4…出力容量、 5…インダクタ、 6…バイパス容量、 7…バイアス抵抗、 8…バイパス容量、 9…電源供給端、 10…結合容量、 11…インダクタ、 12…インダクタ、 13…スイッチ手段、 14…電流逆流阻止用ダイオード、 15…バイパス容量、 16…バイパス容量、 17…電源供給端、 18…電源供給端。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 堀内 直幸 神奈川県横浜市戸塚区吉田町292番地株式 会社日立画像情報システム内 (72)発明者 山城 光晴 神奈川県横浜市戸塚区吉田町292番地株式 会社日立製作所AV機器事業部内

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】CATVを含むテレビ信号を受信するテレ
    ビチューナにおいて、チューナの高周波増幅回路に使用
    する増幅素子の出力端と電源供給端の間に、適宜なイン
    ダクタンス値を有するインダクタを配置して、電源供給
    路を形成すると共に、上記インダクタと増幅素子の出力
    容量とで、共振回路を形成し、その共振周波数を適宜に
    選定することにより、増幅素子の出力端に現われる信号
    をピーキングし、バンド内での利得偏差を補正したこと
    を特徴とするチューナ。
  2. 【請求項2】一端が増幅素子の出力端に接続された複数
    個からなる直列インダクタと、前記複数個のインダクタ
    のそれぞれの接続点と、複数個の電源供給端間に、それ
    ぞれスイッチ手段を配し、受信バンドに応じて、前記電
    源供給端に電源を供給し、前記スイッチ手段を切り換え
    ることにより、前記直列インダクタと増幅素子の出力容
    量とから成る共振回路の共振周波数を切り替え、それぞ
    れの受信バンドで利得偏差を補正したことを特徴とする
    請求項1記載のチューナ。
JP9470594A 1994-05-09 1994-05-09 チューナ Pending JPH07303056A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9470594A JPH07303056A (ja) 1994-05-09 1994-05-09 チューナ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9470594A JPH07303056A (ja) 1994-05-09 1994-05-09 チューナ

Publications (1)

Publication Number Publication Date
JPH07303056A true JPH07303056A (ja) 1995-11-14

Family

ID=14117585

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9470594A Pending JPH07303056A (ja) 1994-05-09 1994-05-09 チューナ

Country Status (1)

Country Link
JP (1) JPH07303056A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030083815A (ko) * 2002-04-22 2003-11-01 엘지이노텍 주식회사 복조 아이씨 내장형 디지털 튜너의 상호 간섭 및 비트발생 방지회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030083815A (ko) * 2002-04-22 2003-11-01 엘지이노텍 주식회사 복조 아이씨 내장형 디지털 튜너의 상호 간섭 및 비트발생 방지회로

Similar Documents

Publication Publication Date Title
JP2002027341A (ja) テレビジョンチューナ
US5499056A (en) Bandswitchable double tuned RF circuit with balanced secondary
US5003620A (en) Tuner circuit and receiving band change-over circuit with a push-pull amplifier
JP2002300065A (ja) テレビジョンチューナ
KR100415408B1 (ko) 고주파신호 왜곡을 억제한 고주파신호 전환회로
JPH07303056A (ja) チューナ
JP2848976B2 (ja) 中間周波増幅回路およびチューナ
JP2002368639A (ja) テレビジョンチューナ
JPS6187406A (ja) 高周波増幅装置
JP2525443Y2 (ja) チューナ回路
KR100292169B1 (ko) 텔레비전튜너회로
JPH0964769A (ja) テレビジョン用チューナ
JP3103017U (ja) テレビジョンチューナ
JP3857565B2 (ja) テレビジョンチューナ
JPH0132434Y2 (ja)
JP2003124786A (ja) テレビジョンチューナ
EP1569337B1 (en) Intermediate frequency circuit of television tuner
JPS6029247Y2 (ja) 平衡形混合回路
JPH0718190Y2 (ja) チューナ回路
JPH046274Y2 (ja)
JPH0349471Y2 (ja)
JPH0375098B2 (ja)
JPH04367106A (ja) Fm用高周波増幅回路
JPH03214930A (ja) テレビジョン信号切替装置
JPH03228436A (ja) 入力回路