JPH0564473B2 - - Google Patents
Info
- Publication number
- JPH0564473B2 JPH0564473B2 JP59164117A JP16411784A JPH0564473B2 JP H0564473 B2 JPH0564473 B2 JP H0564473B2 JP 59164117 A JP59164117 A JP 59164117A JP 16411784 A JP16411784 A JP 16411784A JP H0564473 B2 JPH0564473 B2 JP H0564473B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor
- protrusion
- superconducting
- walls
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N60/00—Superconducting devices
- H10N60/10—Junction-based devices
Landscapes
- Superconductor Devices And Manufacturing Methods Thereof (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP16411784A JPS6142179A (ja) | 1984-08-03 | 1984-08-03 | 半導体結合超伝導素子及びその製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP16411784A JPS6142179A (ja) | 1984-08-03 | 1984-08-03 | 半導体結合超伝導素子及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6142179A JPS6142179A (ja) | 1986-02-28 |
| JPH0564473B2 true JPH0564473B2 (cg-RX-API-DMAC7.html) | 1993-09-14 |
Family
ID=15787071
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP16411784A Granted JPS6142179A (ja) | 1984-08-03 | 1984-08-03 | 半導体結合超伝導素子及びその製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6142179A (cg-RX-API-DMAC7.html) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005294782A (ja) * | 2004-03-31 | 2005-10-20 | Takeshi Awaji | 半導体超伝導素子 |
| WO2024069696A1 (ja) | 2022-09-26 | 2024-04-04 | 富士通株式会社 | 量子デバイス、量子演算装置及び量子デバイスの製造方法 |
-
1984
- 1984-08-03 JP JP16411784A patent/JPS6142179A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS6142179A (ja) | 1986-02-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0354464B2 (cg-RX-API-DMAC7.html) | ||
| JP2616130B2 (ja) | 超伝導素子の製造方法 | |
| US5334865A (en) | MODFET structure for threshold control | |
| JP3119248B2 (ja) | 電界効果トランジスタおよびその製造方法 | |
| JPH0564473B2 (cg-RX-API-DMAC7.html) | ||
| CA1271850A (en) | Method for fabricating a field-effect transistor with a self-aligned gate | |
| JP2817217B2 (ja) | 金属・半導体接合を有する半導体装置およびその製造方法 | |
| JP3144089B2 (ja) | 電界効果トランジスタの製造方法 | |
| JPS6237890B2 (cg-RX-API-DMAC7.html) | ||
| JPS60251671A (ja) | 電界効果形トランジスタおよびその製造方法 | |
| JP3139003B2 (ja) | 共鳴トンネリングダイオードの製造方法 | |
| JPS61160978A (ja) | 半導体装置 | |
| JP2677800B2 (ja) | パーミアブルベーストランジスタの製造方法 | |
| JPS6115375A (ja) | ヘテロ接合電界効果トランジスタ | |
| JP2844995B2 (ja) | 電界効果型トランジスタ及びその製造方法 | |
| JP2961805B2 (ja) | 超伝導素子およびその製造方法 | |
| JPH02192172A (ja) | 超伝導トランジスタ | |
| JPH0797634B2 (ja) | 電界効果トランジスタとその製造方法 | |
| JP2973461B2 (ja) | 超伝導素子およびその製造方法 | |
| JPS6366432B2 (cg-RX-API-DMAC7.html) | ||
| JPH0217935B2 (cg-RX-API-DMAC7.html) | ||
| JPH07120673B2 (ja) | ショットキゲート電界効果トランジスタの製造方法 | |
| JPH03231424A (ja) | 化合物半導体装置の製造方法 | |
| JPH03196574A (ja) | 半導体装置及びその製造方法 | |
| JPS6337511B2 (cg-RX-API-DMAC7.html) |