JPH0543143B2 - - Google Patents
Info
- Publication number
- JPH0543143B2 JPH0543143B2 JP62143259A JP14325987A JPH0543143B2 JP H0543143 B2 JPH0543143 B2 JP H0543143B2 JP 62143259 A JP62143259 A JP 62143259A JP 14325987 A JP14325987 A JP 14325987A JP H0543143 B2 JPH0543143 B2 JP H0543143B2
- Authority
- JP
- Japan
- Prior art keywords
- block access
- signal
- data
- bus
- block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
- Memory System (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62143259A JPS63308656A (ja) | 1987-06-10 | 1987-06-10 | ブロックアクセス制御装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62143259A JPS63308656A (ja) | 1987-06-10 | 1987-06-10 | ブロックアクセス制御装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63308656A JPS63308656A (ja) | 1988-12-16 |
| JPH0543143B2 true JPH0543143B2 (OSRAM) | 1993-06-30 |
Family
ID=15334588
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62143259A Granted JPS63308656A (ja) | 1987-06-10 | 1987-06-10 | ブロックアクセス制御装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS63308656A (OSRAM) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3215105B2 (ja) * | 1990-08-24 | 2001-10-02 | 富士通株式会社 | メモリアクセス装置 |
| US5537555A (en) * | 1993-03-22 | 1996-07-16 | Compaq Computer Corporation | Fully pipelined and highly concurrent memory controller |
| JP3490131B2 (ja) | 1994-01-21 | 2004-01-26 | 株式会社ルネサステクノロジ | データ転送制御方法、データプロセッサ及びデータ処理システム |
| JP2704113B2 (ja) * | 1994-04-26 | 1998-01-26 | 日本電気アイシーマイコンシステム株式会社 | データ処理装置 |
| US8713277B2 (en) * | 2010-06-01 | 2014-04-29 | Apple Inc. | Critical word forwarding with adaptive prediction |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS57125425A (en) * | 1981-01-28 | 1982-08-04 | Hitachi Ltd | System for information transmission |
-
1987
- 1987-06-10 JP JP62143259A patent/JPS63308656A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS63308656A (ja) | 1988-12-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0449144B2 (OSRAM) | ||
| US6457121B1 (en) | Method and apparatus for reordering data in X86 ordering | |
| JPH0543143B2 (OSRAM) | ||
| JPH01120660A (ja) | マイクロコンピュータ装置 | |
| JP4112813B2 (ja) | バスシステム及びそのコマンドの伝達方法 | |
| US5243702A (en) | Minimum contention processor and system bus system | |
| JP3808525B2 (ja) | ライト及び/もしくはリードアクセス優先順位管理装置 | |
| JP2564624B2 (ja) | スタック方式 | |
| JP3492139B2 (ja) | バスを介したデータ転送方法およびバスマスタ制御装置 | |
| JP3227575B2 (ja) | 共有資源アクセス制御装置 | |
| JPH0133862B2 (OSRAM) | ||
| JP2000285087A (ja) | ノード間データ通信方法 | |
| JPH0232649B2 (OSRAM) | ||
| JP5929600B2 (ja) | 情報処理システム、情報処理装置、及び電子装置 | |
| JP2585852B2 (ja) | バッファ制御方式 | |
| JP2581144B2 (ja) | バス制御装置 | |
| JPH05173936A (ja) | データ転送処理装置 | |
| JPS6337412B2 (OSRAM) | ||
| JPH07253962A (ja) | 半導体装置 | |
| JPH0685166B2 (ja) | マルチプロセッサシステムの命令制御方式 | |
| JPH1195812A (ja) | プログラマブルコントローラ | |
| JP2002073529A (ja) | データ転送装置 | |
| JPS5825299B2 (ja) | メモリ制御方式 | |
| JPH081634B2 (ja) | データ転送装置 | |
| JPS61241870A (ja) | ベクトルプロセツサ |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |