JPH0435241A - 伝送路インタフェース装置 - Google Patents

伝送路インタフェース装置

Info

Publication number
JPH0435241A
JPH0435241A JP13649090A JP13649090A JPH0435241A JP H0435241 A JPH0435241 A JP H0435241A JP 13649090 A JP13649090 A JP 13649090A JP 13649090 A JP13649090 A JP 13649090A JP H0435241 A JPH0435241 A JP H0435241A
Authority
JP
Japan
Prior art keywords
circuit
signal
alarm
main signal
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13649090A
Other languages
English (en)
Other versions
JP2747086B2 (ja
Inventor
Hajime Kawamura
河村 元
Hideaki Funae
船江 英章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP2136490A priority Critical patent/JP2747086B2/ja
Publication of JPH0435241A publication Critical patent/JPH0435241A/ja
Application granted granted Critical
Publication of JP2747086B2 publication Critical patent/JP2747086B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、時分割多重化装置の伝送路インクフエース装
置に利用する。特に、時分割多重化装置のディジタル伝
送網とのインタフェース機能を有する伝送路インタフェ
ース装置の二重化に関するものである。
〔概要〕
本発明は伝送路インタフェース装置において、二重化を
構成する0系および1系のインタフェース回路から出力
されたアラーム信号、この各アラーム信号に基づき選択
回路で判定した動作系信号および主信号をそれぞれ互い
に異なる信号線を介して各インタフェース回路と切替回
路との間を転送することにより、 切替選択動作に関してはソフトウェアを使用せずにすべ
てハードウェアで処理することができ、またアラーム検
出から判断および切替実行にいたる過程でオーバヘッド
のないリアルタイムの確実な切替動作ができ、さらに各
回路の実装位置による制約を受けず実装フリー化ができ
るようにしたものである。
〔従来の技術〕
第4図は従来例の伝送路インタフェース装置のブロック
構成図である。
従来、伝送路インタフェース装置は、各種インタフェー
ス回路の盤を収容サブラック内のどこの実装スロットに
でも実装可能とする実装フリーのシステム構成の多重化
装置で、伝送路インタフェース装置の盤の二重化機能を
実現する場合に第4図に示すように0系インタフ工−ス
回路10Aの盤、1系インタフェース回路2OAの盤、
切替回路30Aの盤および制御回路80の盤により構成
する。
さらに、あらかし約ソフトウェアに対し実装スロットの
どの盤どうしが0系と1系とのペアを構成しているか、
どちらが0系か1系かの情報を設定しておく。その上で
制御回路80は、0系インタフ工−ス回路10Aおよび
1系インタフェース回路2OAの各盤のアラーム状態を
中央処理装置インタフェース回路17.27.87を介
して常時監視し、所定のロジックで判定を行い動作系を
決定し、その動作系信号S31を中央処理装置インタフ
ェース回路87.37.17.27を介して切替回路3
0.0系インタフ工−ス回路10Aおよび1系インタフ
ェース回路2OAの各盤に対して通知する。
この動作系信号S31に基づき、切替回路30AではO
系インタフェース回路10Aの送信信号SDと1系イン
タフェース回路2OAとの切替選択動作を行い、0系イ
ンタフ工−ス回路10Aおよび1系インタフェース回路
2OAでは、装置データバス70に対する受信信号RD
の送信または非送信の制御を行う。
二発明が解決しようとする問題点〕 しかし、このような従来例の伝送路インタフェース装置
では、O系と1系との切替動作の判定基準となるO系イ
ンタフェース回路10Aおよびl系インタフェース回路
2OAのアラーム状態の収集をある時間的周期でソフト
ウェアが行い、その情報をもとに決定した動作系指示も
またソフトウェアが各パネルに対して行うために、全体
の切替動作にある一定以上の時間的ロスが生じ、またそ
のロス時間もソフトウェアの負荷条件が厳しい場合には
一層大きくなる欠点があった。さらに、中央処理装置8
8が暴走した場合に、まったく機能が果たせなくなり、
伝送路側の切替動作という重要機能にとって大きなリス
クをともなう欠点があった。
本発明は上記の欠点を解決するもので、切替選択動作に
関してはソフトウェアを使用せずにすべてハードウェア
で処理することができ、またアラーム検出かみ判断およ
び切替実行にいたる過程でオーバヘッドのないリアルタ
イムの確実な切替動作ができ、さらに各回路の実装位置
による制約を受けずに実装フリー化ができる伝送路イン
タフェース装置を提供することを目的とする。
5課題を解決するための手段〕 本発明は、回線終端装置に接続された切替回路と、この
切替回路と装置データバスとの間に挿入された二つのイ
ンタフェース回路とを備え、上記各インタフェース回路
は、入力する制御信号に基づき上記切替回路からの主信
号を上記装置内データバスに転送する送信手段と、上記
装置内データバスからの主信号を上記切替回路に転送す
る受信手段と、自回路のアラーム情報を検出しアラーム
信号を出力する検出回路とを含み、上記切替回路は、入
力する動作系信号に基づき上記二つのインタフェース回
路のうちの一つからの主信号を選択して上記回線終端装
置に与える選択回路と、上記回線終端装置からの主信号
を上記各送信手段に与える供給手段とを含む伝送路イン
タフェース装置において、上記切替回路は上記各検出回
路からのアラーム信号を判定して動作系信号を上記選択
回路に与える判定回路を含み、上記各インタフェース回
路に上記動作系信号に基づき制御信号を自送信手段に与
える論理手段を含むことを特徴とする。
また、本発明は、上記各受信手段の主信号出力と上記選
択回路の主信号入力との間、上記供給手段の主信号出力
と上記各送信手段の主信号入力との間、上記各検出回路
のアラーム信号出力と上記判定回路のアラーム信号入力
との間および上記判定回路の動作系信号出力と上記論理
手段の動作系信号入力との間はそれぞれ互いに異なる信
号線を介して接続されることが望ましい。
〔作用〕
切替回路は判定回路で各検出回路からのアラーム信号を
判定して動作系信号を選択回路(こ与える。
選択回路はこの動作系信号に基つき二つのインタフェー
ス回路のうちの一つから主信号を選択して回線終端装置
に転送する。各インタフェース回路は論理手段で動作系
信号に基づき制御信号を自送信手段に与える。自送信手
段はこの制御信号(こ基つき切替回路からの主信号を装
置内データノース:こ転送する。
また、各受信手段の主信号出力と選択回路の主信号入力
との間、供給手段の主信号出力と各送(言手段の主信号
入力との間、各検出回路のアラーム信号出力と判定回路
のアラーム信号入力との間および判定回路の動作系信号
出力と論理手段の動作系信号出力との間は互いに異なる
信号線を介してそれぞれの信号が転送される。
以上のことにより切替選択動作に関して(マ゛ノフトウ
ェアを使用せずにすべてノー−ドウエアで処理すること
ができ、またアラーム検出から判断および切替実行にい
たる過程でオーハヘンドのないリアルタイムの確実な切
替動作ができ、さらに各回路の実装位置による制約を受
けず実装フリー化ができる。
口実絶倒〕・ 本発明の実施例について図面を参照して説明する。第1
図は本発明一実施例伝送路インタフェース装置のブロッ
ク構成図である。第1図において、伝送路インタフェー
ス装置は、回線終端装置50に1対1の接続ケーブル6
0に接続された切替回路30と、切替回路30と装置デ
ータバス70との間に挿入された二つのインタフェース
回路として0系インタフ工−ス回路10および1系イン
タフェース回路20とを備え、0系インタフ工−ス回路
1oおよび1系インタフェース回路20は、入力する制
御信号S12、S22に基づき切替回路3oからの主信
号を装置データバス70に転送する送信手段としてドラ
イバ13.23と、装置データバス7oからの主信号を
切替回路30に転送する受信手段としてレシーバ14.
24と、自回路のアラーム情報を検出しアラーム信号S
ll、521を出力する検出回路としてアラーム検出回
路11.21とを含み、切替回路30は、入力する動作
系信号531に基づきO系インタフェース回路10およ
び1系インタフェース回路20のうちの一つからの主信
号を選択して回線終端装置50に与える選択回路35と
、回線終端装置50かるの主信号をドライバ13.23
に与える供給手段とを含む。
ユニで本発明の特徴とするところは、切替回路30は各
アラーム検出回路11、?1かろのアラーム信号S i
 l z S 21を判定して動作系信号S3iを選択
回路35に与える判定回路36を含み、0系インタフ工
−ス回路10および1系インタフェース回路20は動作
系信号S3iおよびスイッチ設定などによる割当て情報
に基づき制御信号Si2、S22を自ドライバ13.2
3に与える論理手段として排他的論理和回路12.22
を含むことにある。
また、各し/−ハ14.24の主信号出力と選択回路3
5の主信号入力との間、上記供給手段の主信号出力と各
ドライバ13.23の主信号入力との間、各アラーム検
出回路11.21のアラーム信号出力と判足回路3Bの
アラーム信号入力との間および判定回路36の動作系信
号出力と各排他的論理和回路12.22の動作系信号入
力との間は、それぞれ互いに異なる信号線として二股の
接続ケーブル40を介して接続される。
このような構成伝送路インタフェース装置の動作につい
て説明する。第2図は本発明の伝送路インタフェース装
置の二重化構成の接続形態を示す図である。第3図は伝
送路インタフェース装置の一重化構成の接続形態を示す
図である。
第3図は伝送路インタフェース装置を二重化しない場合
で、インタフェース回路81は回線終端装置50と1対
1の接続ケーブル60を介して接続されている。
次に、インタフェース回路が二重化される場合について
、その接続形態およびその動作について説明する。第2
図がその接続形態であり、二重化されるO系インタフェ
ース回路10および1系インタフェース回路20と切替
回路30との間は二股の接続ケーブル40により接続さ
れ、切替回路30と回線終端装置50との間は、−重化
時と同様に接続ケーブル60により接続される。
第1図において、0系インタフ工−ス回路lOではアラ
ーム検出回路11により検出されたアラーム信号Sll
を、また1系インタフェース回路20では、同様にアラ
ーム信号S21を、接続ケーブル40を介して切替回路
30に転送し、切替回路30では判定回路36により動
作系を決定し、その動作系信号S31に従い、装置デー
タバス70経由で送られてくる回線終端装置50に対す
る送信信号SDを選択する。
これと同時に動作系信号S31は、接続ケーブル40を
介してO系インタフェース回路10および1系インタフ
ェース回路20に送られる。
次に、回線終端装置50から受信する受信信号RDは、
0系インタフ工−ス回路10およびI系インタフェース
回路20に対し同報的に送られ、0系インタフ工−ス回
路10および1系インタフェース回路20では動作系信
号S31およびスイッチ設定などにより各々に与えられ
た「0系」および「1系」の割当て情報に基づき受信信
号RDを装置データバス70に対して出力するか否かの
制御を行う。常に0系インタフ工−ス回路10および1
系インタフェース回路20のどちらか一方が出力する。
上述のように送信信号SDおよび受信信号RDO主信号
の他に二重化切替動作に関わる信号を接続ケーブル40
内に定義して収容しすべてハードウェア処理により動作
する。
S発明の効果〕 以上説明したように、本発明は、切替選択動作に関して
はソフトウェアを使用せずにすべてハードウェアで処理
することができ、またアラーム検出から判断および切替
実行にいたる過程でオーバヘッドのないリアルタイムの
確実な切替動作ができ、さらに各回路の実装位置による
制約を受けず実装フリー化ができる優れた効果がある。
【図面の簡単な説明】
第1図は本発明一実施例伝送路インタフェース装置のブ
ロック構成図。 第2図は本発明の伝送路インタフェース装置の二重化構
成の接続形態を示す図。 第3図は伝送路インタフェース装置の一重化構成の接続
形態を示す図。 第4図は従来例の伝送路インタフェース装置のブロック
構成図。 10、IOA・・・0系インタフ工−ス回路、11.2
1・・アラーム検出回路、12.22・・・排他的論理
和回路、13.23・・・ドライバ、14.24・・・
レシーバ、17.27.37.87・・・中央処理装置
インタフェース回路、20.2OA・・・1系インタフ
ェース回路、30.30A・・・切替回路、35・・・
選択回路、36・・・判定回路、40.60・・・接続
ケーブル、50・・・回線終端装置、70・・・装置デ
ータバス、80・・・制御回路、81・・・インタフェ
ース回路、88・・・中央処理装置、90・・・中央処
理装置バス、Sll、521・・・アラーム信号、S1
2、S22・・・制、御信号、S14、S24・・・制
御回路、331・・・動作系信号、RD・・・受信信号
、SD・・・送信信号。

Claims (1)

  1. 【特許請求の範囲】 1、回線終端装置に接続された切替回路と、この切替回
    路と装置データバスとの間に挿入された二つのインタフ
    ェース回路とを備え、 上記各インタフェース回路は、入力する制御信号に基づ
    き上記切替回路からの主信号を上記装置内データバスに
    転送する送信手段と、上記装置内データバスからの主信
    号を上記切替回路に転送する受信手段と、自回路のアラ
    ーム情報を検出しアラーム信号を出力する検出回路とを
    含み、 上記切替回路は、入力する動作系信号に基づき上記二つ
    のインタフェース回路のうちの一つからの主信号を選択
    して上記回線終端装置に与える選択回路と、上記回線終
    端装置からの主信号を上記各送信手段に与える供給手段
    とを含む 伝送路インタフェース装置において、 上記切替回路は上記各検出回路からのアラーム信号を判
    定して動作系信号を上記選択回路に与える判定回路を含
    み、 上記各インタフェース回路に上記動作系信号に基づき制
    御信号を自送信手段に与える論理手段を含む ことを特徴とする伝送路インタフェース装置。 2、上記各受信手段の主信号出力と上記選択回路の主信
    号入力との間、上記供給手段の主信号出力と上記各送信
    手段の主信号入力との間、上記各検出回路のアラーム信
    号出力と上記判定回路アラーム信号入力との間および上
    記判定回路の動作系信号出力と上記論理手段の動作系信
    号入力との間は、それぞれ互いに異なる信号線を介して
    接続された請求項1記載の伝送路インタフェース装置。
JP2136490A 1990-05-25 1990-05-25 伝送路インタフェース装置 Expired - Lifetime JP2747086B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2136490A JP2747086B2 (ja) 1990-05-25 1990-05-25 伝送路インタフェース装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2136490A JP2747086B2 (ja) 1990-05-25 1990-05-25 伝送路インタフェース装置

Publications (2)

Publication Number Publication Date
JPH0435241A true JPH0435241A (ja) 1992-02-06
JP2747086B2 JP2747086B2 (ja) 1998-05-06

Family

ID=15176371

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2136490A Expired - Lifetime JP2747086B2 (ja) 1990-05-25 1990-05-25 伝送路インタフェース装置

Country Status (1)

Country Link
JP (1) JP2747086B2 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62261241A (ja) * 1986-05-08 1987-11-13 Fujitsu Ltd 回線切替方式
JPS63169844A (ja) * 1987-01-08 1988-07-13 Mitsubishi Electric Corp 多重化装置
JPS6427334A (en) * 1987-07-22 1989-01-30 Mitsubishi Electric Corp Duplex switching system
JPH02125533A (ja) * 1988-11-04 1990-05-14 Fujitsu Ltd 装置状態設定方式

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62261241A (ja) * 1986-05-08 1987-11-13 Fujitsu Ltd 回線切替方式
JPS63169844A (ja) * 1987-01-08 1988-07-13 Mitsubishi Electric Corp 多重化装置
JPS6427334A (en) * 1987-07-22 1989-01-30 Mitsubishi Electric Corp Duplex switching system
JPH02125533A (ja) * 1988-11-04 1990-05-14 Fujitsu Ltd 装置状態設定方式

Also Published As

Publication number Publication date
JP2747086B2 (ja) 1998-05-06

Similar Documents

Publication Publication Date Title
EP1473883B1 (en) System an method for implementing RMII ethernet reset
US7266625B2 (en) Data communication system
EP0266151A2 (en) Method and apparatus for coupling computer work stations
US5524237A (en) Controlling data transfer between two microprocessors by receiving input signals to cease its data output and detect incoming data for reception and outputting data thereafter
US5107257A (en) Bus relay apparatus for multi-data communication processing system
KR19990073974A (ko) 알에스-485 다중접속을 위한 팬-아웃 확장회로
US4962378A (en) Multi-user serial bus system
JPH0435241A (ja) 伝送路インタフェース装置
JP2766242B2 (ja) 印刷機用バスシステム
CN108337143B (zh) 通信结构、通信系统及通信方法
JPH1188391A (ja) ネットワーク管理システム
JP2989918B2 (ja) 多重伝送方式のフェイルセーフ方法
KR100202398B1 (ko) 이중화구조를 갖는 종합정보통신망 디바이스 제어계
JPH09233152A (ja) データ処理システムにおけるシリアル通信方法
KR100385159B1 (ko) 부하 분산 아이피씨시스템에서 송신 점유 제어 장치 및 방법
JPH0223740A (ja) 通信ネットワークシステム
JPH11205321A (ja) 通信路切替え装置
JPS63274244A (ja) デ−タ伝送方式
JPH04278749A (ja) データ通信方式
JP2636569B2 (ja) 回線切替装置
JPH05130108A (ja) バス型ローカルエリアネツトワーク監視装置
JPS60220639A (ja) シリアルバス通信装置
JPH03254248A (ja) 多重伝送方式
JPS6059847A (ja) 同報通信確認方式
JPH02217039A (ja) ポーリング/セレクティング制御手順方式