JPH04331569A - 画像処理装置 - Google Patents

画像処理装置

Info

Publication number
JPH04331569A
JPH04331569A JP3101520A JP10152091A JPH04331569A JP H04331569 A JPH04331569 A JP H04331569A JP 3101520 A JP3101520 A JP 3101520A JP 10152091 A JP10152091 A JP 10152091A JP H04331569 A JPH04331569 A JP H04331569A
Authority
JP
Japan
Prior art keywords
image data
line
synchronization signal
storage means
resolution
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3101520A
Other languages
English (en)
Inventor
Masaharu Matsui
正治 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP3101520A priority Critical patent/JPH04331569A/ja
Publication of JPH04331569A publication Critical patent/JPH04331569A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Laser Beam Printer (AREA)
  • Image Input (AREA)
  • Image Processing (AREA)
  • Fax Reproducing Arrangements (AREA)
  • Editing Of Facsimile Originals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、プリンター等の印刷装
置に印刷装置の持つ解像度より低い解像度の画像データ
を印刷する場合の画像データを処理する画像処理装置に
関する。
【0002】
【従来の技術】従来、こういった場合の画像処理装置の
画像データを印刷装置に印刷する場合、たとえば印刷し
ようとする印刷装置が持つ解像度に対して1/2(1/
4または1/8)の解像度の画像データを印刷するとき
、両者の解像度の違いから画像データの画素を主走査方
向および副走査方向に対してそれぞれ2倍(4倍または
8倍)にする必要がある。すなわち、まず画像メモリか
らバスを介してバッファメモリに転送された1ライン分
のパラレルな画像データを読み出して、P/S(パラレ
ル/シリアル)変換回路にてシリアル形式に変換した後
、その読み出し時のクロックを印刷装置のクロックの1
/2(1/4または1/8)にして主走査方向を出力す
る。そして、前述した同じ1ライン分の画像データをも
う1回(3回または7回)画像メモリからバスを介して
バッファメモリに転送、主走査方向と同様にしてこれを
読み出してP/S変換回路にてシリアル形式に変換した
後、その読み出し時のクロックを印刷装置のクロックの
1/2(1/4または1/8)にして副走査方向を出力
している。これで、1ライン分の画像データが印刷され
たからnラインからなる全画像データを印刷するには前
述した1ライン分の印刷手順をn回繰り返して行う。
【0003】
【発明が解決しようとする課題】ところが、上述したよ
うに画像データの解像度と印刷装置の解像度を合わせる
ために副走査方向については1ライン分の画像データを
画像メモリからバッファメモリにバスを介して複数回繰
り返し転送する。すなわち1ライン分の画像データを印
刷するだけでそのデータを2回(4回または8回)バス
を介して画像メモリからバッファメモリへ転送するわけ
でnラインからなる全画像データを印刷するにはn×2
回(n×4回またはn×8回)繰り返し転送する。した
がって、その間バスはデータ転送に専有されてしまい、
バスの使用効率が悪くなりバスに接続されている他の処
理回路のバスの利用が制限されてしまう結果、その並行
処理ができないという問題点があった。
【0004】本発明は、以上のような点に鑑みなされた
ものでありデータ転送によるバスの使用時間を削減する
ことにより、画像データの転送によるバスの専有率を低
くすることを目的とする。
【0005】
【課題を解決するための手段】本発明の画像処理装置は
、画像データの解像度が印刷装置の解像度の1/m(m
は2以上の整数)のときの画像処理装置において、n(
nは整数)ラインからなる全画像データを記憶する第1
の記憶手段と、1ライン分の画像データを記憶する第2
の記憶手段と、前記第1の記憶手段内の全画像データを
1ラインずつ前記第2の記憶手段に転送する転送手段と
、外部から入力された同期信号を分周するとともに前記
全画像データの解像度に応じて所定の分周された同期信
号を選択する選択手段と、該選択手段が所定の前記分周
された同期信号を選択するように制御する制御手段とを
具備し、前記選択手段が選択した分周された同期信号に
よりnラインからなる全画像データは前記第1の記憶手
段から前記第2の記憶手段へ1ラインずつn回転送され
るとともに、前記第2の記憶手段内に記憶されている1
ライン分の画像データは前記印刷装置にm回転送され印
刷することを特徴とするものである。
【0006】また、前記選択手段は入力された同期信号
の周期の1/2、1/4および1/8の周期の同期信号
に分周することを特徴とするものである。
【0007】また、前記第2の記憶手段は複数から構成
されることを特徴とするものである。
【0008】
【作用】画像データの解像度が印刷装置の解像度の1/
m(mは2以上の整数)のときの画像処理装置において
、印刷装置から入力された同期信号の周期の1/2、1
/4および1/8の周期の同期信号に分周し、画像デー
タの解像度に応じて所定の分周された同期信号を選択す
る選択手段を設け、この分周された同期信号により転送
手段は第1の記憶手段内のnラインからなる画像データ
を第2の記憶手段にn回転送し、第2の記憶手段内に記
憶されている1ライン分の画像データをm回印刷装置に
転送することにより全画像データの印刷処理ができる。
【0009】
【実施例】図1は本発明の一実施例を示すブロック図、
図2は印刷装置から入力された同期信号を分周した説明
図である。ここでは、印刷装置(7)の持つ解像度に対
して1/2の解像度の画像データを印刷する場合につい
て説明する。
【0010】図1において、(1)は装置全体の主制御
を行うCPU(中央処理装置)で後述する画像メモリ(
2)、バッファメモリ(3)、メモリ転送回路(4)お
よび制御部(8)がバス(10)を介して接続されてい
る。(2)は全画像データを記憶する画像メモリ、(3
)は1ライン分の画像データを記憶するバッファメモリ
で、本実施例では2個で構成されている。(4)はメモ
リ転送回路で画像メモリ(1)に記憶されている全画像
データを1ライン分ずつバス(10)を介してバッファ
メモリ(3)に転送するとともに、2個のバッファメモ
リ(3)の後述するP/S変換回路(5)への転送切替
制御を行う。(5)はバッファメモリ(3)の1ライン
分の画像データをパラレルデータからシリアルデータに
変換するP/S変換回路、(6)は印刷装置(7)との
I/Oを実行するとともに種々のタイミング回路から構
成されるI/F部、(8)は制御部でCPU(2)から
の命令によってI/F部(6)を制御するとともに後述
する同期信号選択回路(9)が所定の分周された同期信
号を選択するように制御する。(9)は同期信号選択回
路で印刷装置(7)から入力された同期信号を分周する
とともに画像データの解像度に応じて所定の分周された
同期信号を選択し、データ転送制御信号としてメモリ転
送回路(4)およびバッファメモリ(3)に入力する。
【0011】さて、このように構成された画像処理装置
の全画像データをプリンター等の印刷装置(7)に印刷
する場合について説明する。いま、CPU(1)から印
刷実行命令が出されると制御部(8)はI/F部(6)
を制御して印刷装置(7)に対して印刷開始の指示を行
う。すると、印刷装置(7)から同期信号がI/F部(
6)を介して同期信号選択回路(9)に入力され、たと
えば図2の(a)に示すような同期信号が入力されると
同図(b)、(c)および(d)に示すようにその同期
信号の周期の1/2、1/4および1/8の周期の同期
信号に分周する。一方、CPU(1)からは画像データ
の解像度情報(印刷装置(7)のもつ解像度に対して1
/2、1/4または1/8のうちどの程度の解像度の画
像データかという情報)あるいは印刷モード情報(拡大
印刷または縮小印刷等の情報)が制御部(8)に送られ
る。制御部(8)は前述の解像度情報をもとに所定の分
周された同期信号を同期信号選択回路(9)が選択する
ように同期信号選択回路(9)に選択信号を入力して制
御する。本実施例の説明で言うと、制御部(8)は図2
の(b)に示したように周期1/2に分周された同期信
号を同期信号選択回路(9)が選択するように制御する
。同期信号選択回路(9)は選択信号により指示された
1/2に分周された同期信号(図2の(b))を選択し
てデータ転送制御信号としてメモリ転送回路(4)へ入
力する。メモリ転送回路(4)はこのデータ転送制御信
号によって画像メモリ(2)内のデータをバス(10)
を介してバッファメモリ(3)への転送を開始させる。 まず、最初の1ライン分の画像データをバッファメモリ
(3)へ転送する。この画像データはパラレル形式であ
るのでシリアル形式に変換するためP/S変換回路(5
)へ送る。このとき、バッファメモリ(3)へはメモリ
転送回路(4)からの前述したデータ制御信号が入力さ
れており、1ライン分の画像データをバッファメモリ(
3)からP/S変換回路(5)に転送する回数を制御す
る。すなわち、図2において印刷装置(7)からの同期
信号(a)をその同期信号の周期の1/2の周期に分周
した(b)に示す信号がデータ制御信号としてバッファ
メモリ(3)に入力されている。(b)の信号のクロッ
ク間波長bは(a)の信号のクロック間波長aの2倍に
なっているので、1ライン分の画像データをP/S変換
回路へ2回(主走査方向と副走査方向)転送するよう制
御される。このとき、同時にバッファメモリ(3)のP
/S変換回路(5)への画像データの転送切替制御をも
行う。すなわち、バッファメモリ(3)に転送された画
像データは次の転送タイミングにより2個のうちどちら
か一方のバッファメモリ(3)に切り替えて切り替えら
れた方のバッファメモリ(3)内の画像データをP/S
変換回路(5)へ2回送る。
【0012】こうして、最初の1ライン分の画像データ
はP/S変換回路(5)にてシリアル形式に変換して、
I/F部(6)を経由して印刷装置(7)へ出力させる
。2個のバッファメモリ(3)のうち片方には2番目の
1ライン分の画像データが画像メモリ(2)から転送さ
れているので、これを1番目と同様にしてP/S変換回
路(5)へ2回転送してシリアル形式に変換した後、I
/F部(6)を経由して印刷装置(7)へ出力させる。 これをnライン分繰り返して全画像データを印刷できる
【0013】
【発明の効果】以上説明したように本発明によれば、印
刷装置の持つ解像度より低い解像度のnラインからなる
全画像データを印刷する場合、画像メモリからバッファ
メモリへバスを介してn回転送するような構成としたの
で、バスの専有度を低くできとともにバスの使用効率の
低下を防止できる。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図である。
【図2】印刷装置から入力された同期信号を分周した説
明図である。
【符号の説明】
1  CPU 2  画像メモリ 3  バッファメモリ 4  メモリ転送回路 5  P/S変換回路 6  I/F部 7  印刷装置 8  制御部 9  同期信号選択回路 10  バス

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】    画像データの解像度が印刷装置の
    解像度の1/m(mは2以上の整数)のときの画像処理
    装置において、n(nは整数)ラインからなる全画像デ
    ータを記憶する第1の記憶手段と、1ライン分の画像デ
    ータを記憶する第2の記憶手段と、前記第1の記憶手段
    内の全画像データを1ラインずつ前記第2の記憶手段に
    転送する転送手段と、外部から入力された同期信号を分
    周するとともに前記全画像データの解像度に応じて所定
    の分周された同期信号を選択する選択手段と、該選択手
    段が所定の前記分周された同期信号を選択するように制
    御する制御手段とを具備し、前記選択手段が選択した分
    周された同期信号によりnラインからなる全画像データ
    は前記第1の記憶手段から前記第2の記憶手段へ1ライ
    ンずつn回転送されるとともに、前記第2の記憶手段内
    に記憶されている1ライン分の画像データは前記印刷装
    置にm回転送され印刷することを特徴とする画像処理装
    置。
  2. 【請求項2】    前記選択手段は入力された同期信
    号の周期の1/2、1/4および1/8の周期の同期信
    号に分周することを特徴とする請求項1記載の画像処理
    装置。
  3. 【請求項3】    前記第2の記憶手段は複数から構
    成されることを特徴とする請求項1記載の画像処理装置
JP3101520A 1991-05-07 1991-05-07 画像処理装置 Pending JPH04331569A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3101520A JPH04331569A (ja) 1991-05-07 1991-05-07 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3101520A JPH04331569A (ja) 1991-05-07 1991-05-07 画像処理装置

Publications (1)

Publication Number Publication Date
JPH04331569A true JPH04331569A (ja) 1992-11-19

Family

ID=14302786

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3101520A Pending JPH04331569A (ja) 1991-05-07 1991-05-07 画像処理装置

Country Status (1)

Country Link
JP (1) JPH04331569A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07212575A (ja) * 1993-12-18 1995-08-11 Samsung Electron Co Ltd 画像処理装置の解像度整合回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07212575A (ja) * 1993-12-18 1995-08-11 Samsung Electron Co Ltd 画像処理装置の解像度整合回路

Similar Documents

Publication Publication Date Title
JPH0297994A (ja) 画像表示装置
JPH08251398A (ja) 高アドレス能力印刷機の像信号を変調する方法及び装置
US5337409A (en) Parallel/serial data conversion system
JPH04331569A (ja) 画像処理装置
US5717874A (en) Apparatus for data transfer between image memory and external I/O device wherein inner registers set the image valid area, direction and moder of transfer
JPS61129975A (ja) プリンタ制御回路
JP2955300B2 (ja) 画像処理方法及びその装置
JPH07129139A (ja) 表示装置
JPS63249663A (ja) プリンタ制御装置
JPH11355583A (ja) 画像信号処理装置
JP2955301B2 (ja) 画像処理方法
JP2563724B2 (ja) 副走査制御装置
JPH07261703A (ja) 液晶表示制御装置
JPH09331445A (ja) 画像処理装置
JP2993618B2 (ja) 画像処理方法
JP2552305Y2 (ja) 画像データ転送装置
JP2567428B2 (ja) データ転送速度変換装置
JP3262054B2 (ja) プリンタ制御回路
JP2502883B2 (ja) ファクシミリ制御装置
JPH09130592A (ja) 画像処理装置
JPH0379364A (ja) 記録装置
JPH052643A (ja) 画像処理装置
JPH09254440A (ja) 電子写真プリンタ
JPH05304601A (ja) イメージ情報変換装置
JPH06332668A (ja) 同期回路