JPH04160573A - 画像データ変換装置 - Google Patents

画像データ変換装置

Info

Publication number
JPH04160573A
JPH04160573A JP2286696A JP28669690A JPH04160573A JP H04160573 A JPH04160573 A JP H04160573A JP 2286696 A JP2286696 A JP 2286696A JP 28669690 A JP28669690 A JP 28669690A JP H04160573 A JPH04160573 A JP H04160573A
Authority
JP
Japan
Prior art keywords
data
conversion
stored
line
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2286696A
Other languages
English (en)
Inventor
Takanao Koike
孝尚 小池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2286696A priority Critical patent/JPH04160573A/ja
Publication of JPH04160573A publication Critical patent/JPH04160573A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)
  • Image Processing (AREA)
  • Editing Of Facsimile Originals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、デジタル画像信号の画像データ変換装置に関
し、より詳細にはデジタル画像信号を変換してメモリに
格納し、メモリに格納されている画像データのフォーマ
ン1〜の変更、および各ユニットのセルフテストを実行
する画像データ変換装置に関する。
〔従来の技術〕
従来、スキャナ等から送信される画像データを複数の画
像データ変換装置で画像処理を行う場合の標準的なモー
トとして、スキャナから送られてくるシリアルデータを
ビットマツプフォーマツl−に変換するピッI・マツプ
格納形式と、シリアルデータのランレングス符号化によ
る画像圧縮型形式〔発明が解決しようとする課題〕 しかしながら、」二記のピントマツプ格納形式を使用し
た画像データ変換装置にあってば、CPUでビットマン
プ画像を作成して出力する場合、対応するフォントをビ
ットマツプ形式でROMに予め用意して格納しておく必
要があるため、大容量メモリを装備しなくてはならない
という問題点があった。
また、ランレングス符号化を用いた画像圧縮形式では、
ソフトウェアによって処理を行うときは直接に(原画像
に戻す必要がない)画像処理が可能であるという利点が
ある反面、この圧縮形式で格納されている画像データを
ソフトウェアでビットマツプ形式に変換する際の処理時
間が長いという問題点があった。
また、上記のようなビットマツプ格納形式と画像圧縮格
納形式において、複数の画像データ変換手段を装備する
と、その構成が複雑化し、さらに画像処理時の変換ミス
のチェツクが困難であるという問題点があった。
本発明は上記に鑑みてなされたものであって、メモリに
格納されている画像データのフォーマットの変更、およ
び各格納ユニットのセルフテストを簡単、且つ、正確に
実行しえるようにすることを目的とする。
〔課題を解決するための手段〕
本発明は上記に鑑みてなされたものであって、外部より
送信されてくる画像信号を複数の方法により変換する変
換手段と、該変換手段により変換されたデータを格納す
る格納手段と、該格納手段に複数のフォーマットで可能
されたデータを逆変換して出力する逆変換手段とを具備
する画像データ変換装置において、前記変換手段による
変換後のデータと、前記逆変換前のデータを1ライン分
保持する複数のラインバッファを備え、前記ラインバッ
ファには、前記画像変換手段からの出力データ、前記格
納手段からの出力データ、及び前記逆変換手段からの出
力データが各々入力し、前記ラインバッファからの出力
は、前記変換手段、前記格納手段、及び前記逆変換手段
に各々入力するように構成されている画像データ変換装
置を提供するものである。
また、前記ラインバッファは通常の動作において、読出
動作、書込動作を時分割で実行しながら外部との入出力
を行う。
更に、前記格納手段のフォーマットを変更するとき、或
いはセルフテストを実行するとき、前記複数のラインバ
ッファの1つに変換前(逆変換前)のデータを格納し、
他のラインバファに変換後(逆変換後)のデータを格納
する画像データ変換装置を提供するものである。
〔作 用〕
本発明による画像データ変換装置は、変換後のデータと
、逆変換前のデータを1ライン分保持する複数のライン
バッファに画像変換手段からの出力データ、格納手段か
らの出力データ、及び逆変換手段からの出力データが各
々入力し、また、ラインバッファからの出力は、変換手
段、格納手段、及び逆変換手段に各々入力する。
また、ラインバッファは通常の動作において、読出動作
、書込動作を時分割で実行しながら外部との入出力を行
う。
更に、データ格納手段に格納されているフォーマットデ
ータを変更するとき、或いはセルフテスト時において、
変換後のデータと逆変換前のデータを1ライン分保持す
る複数のラインバッファのうち1つのラインバッファに
変換前のデータを格納し、別のラインバッファに変換後
のデータを格納して画像処理を実行する。
〔実施例〕
以下、本発明の一実施例を添付図面を参照して説明する
第1図は、本発明による画像データ変換装置の構成とデ
ータの流れを示す説明図である。
第1図において、101〜105はバッファであり、1
06は画像データをランレングス符号化による圧縮処理
を実行するデータ圧縮装置を示し、107ば直列的に入
力される2値情報(シリアルデータ)を並列(パラレル
)データに変換するシリアル−パラレル変換装置である
。108と109はパラレルデータを格納し、使用に応
じて書き込みと読み出しが行われるラインバッファAと
ラインバッファBである。110は圧縮フォーマットで
格納されたデータを伸張し、2ビツトシリアルデータに
復元するデータ伸張装置であり、111はパラレルデー
タをシリアルデータに変換して出力するパラレル→シリ
アル変換装置である。
以上のような構成において、その動作を説明する。尚、
ここで画像データの格納形式が圧縮形式とビットマツプ
形式の2種類の場合について述べる。
第1図において、画像データはバッファ102に入力さ
れシリアルデータとして送られる。
また、画像データを圧縮して格納するときはデータ圧縮
装置106により符号化し、圧縮データとして、ライン
バッファAlO3、或いはラインバッファB109に送
信し、−時的に記憶保持する。
その後、次のラインのデータが入力すると、前記ライン
バッファAlO3或いはB109のいずれかに一時的に
記憶保持されているデータを読み出し、バッファ105
及びCPUデータバスを介してメモリ(図示せず)に格
納する。
上記メモリに格納されたデータを読み出して外部にデー
タとして出力するときには、データをCPUデータバス
及びバッファ104を介して、ラインバッファAlO3
或いはB109に一時的に記憶保持する。
その後、次のラインのスタートとともに前記ラインバッ
ファAlO3或いはB109のいずれかに一時的に記憶
保持されたデータを読み出し、データ伸張装置110に
より該データを伸張して外部に出力する。
尚、上記の2つのラインバッファAlO3、B109の
読み出しと書き込みの動作タイミングは1ライン毎の入
力信号によりトグル動作(フリップ・フロップ)で制御
される。
また、画像格納形式がビットマツプ形式の場合、2ビツ
トシリアルデータである画像データはバッファ102を
通りシリアル−パラレル変換装置107によってパラレ
ルデータに変換され、ラインバッファAlO3或いはラ
インバッファB109に送信されて一時的に記憶保持さ
れる。
その後、次のラインのデータが入力すると、前記ライン
バッファAlO3或いはB109のいずれかに一時的に
記憶保持されたデータを読み出し、バッファ105及び
CPUデータバスを介してメモリに格納する。
上記メモリに格納されたデータを読み出して外部にデー
タとして出力するときには、データはCPUデータバス
を介してバッファ104を通り、ラインバッファAlO
3或いはラインバッファB109に一時的に記憶保持さ
れる。
その後、次のラインのスタートとともに前記ラインバッ
ファAlO3或いはB109のいずれかに一時的に記憶
保持されたデータは読み出され、パラレル→シリアル変
換装置111により2ビツト化されて外部に出力される
次に上記の構成と動作に基づいて画像データの具体的な
変換例を第2図〜第5図を参照して説明する。
第2図は本画像データ変換装置において、データを圧縮
して取り込む場合のデータの流れを示す説明図であり、
図中の矢印はデータの流れる方向を表す。
画像データがバッファ102を経てデータ圧縮装置10
6に入力し、圧縮変換されてラインバッファAlO3に
書き込まれ、ラインバッファB109からの読み出しに
よりバッファ105を経てCPUデータバスに出力され
、次の1ラインデータが入力される度に前記2つのライ
ンバッファの書き込みと読み出しの機能を交替させる。
次に本画像データ変換装置でデータ伸張を行う場合のデ
ータの流れを示したものが第3図であり、図中の矢印は
データの流れる方向を示す。
CP Uのメモリから送られてくるデータはバッファ1
04を経てラインバッファB109において書き込みを
、そしてラインバッファAlO3において読み出しされ
る。
このように、1ライン毎の信号によりトグル動作さセ、
ラインバッファAlO3から読み出されたデータはデー
タ伸張装置110により2値デークに復元されて外部へ
出力される。
次に第1図の構成におりる圧縮形式でCPUのメモリに
格納されている圧縮データをビットマツプ形式にデータ
変換する場合のデータの流れを示したものが第4図と第
5図である。この例では、ピノ1−マツプ」二で作図を
実行するとき、予め、固定データとしてキャラクタやグ
ラフ等のデータをビットマツプデータで格納して置くと
、前述したように大容量のメモリが必要となるため、ま
ず、圧縮形式で前記固定データを格納して置き、使用時
にビットマツプデータに変換する。
第4図において、CPUのメモリに格納されている圧縮
データは図中の破線で示されるようにバッファ104を
通り、ラインバッファB109に転送される。
その後、ラインバッファB109からデータを読み出し
、データ伸張装置110によりデータを伸張復元させた
後、図中の実線の示す流れに沿ってバッファ103を経
てラインバッファAlO3に戻り格納される。
更に、第5図を用いて上記の、次ステツプの動作を説明
する。
本ステップではラインバッファAlO3に格納されてい
る1ライン分のデータがシリアルデータであるのに対し
、ラインバッファの人出力はパラレルデータで行われる
ため、ここではパラレルデータの下位ビットデータを使
用する。
ラインバッファAlO3に格納されている伸張データ(
シリアルデータ)は、読み出され図中の実線の流れに示
されるようにバッファ101を経て、シリアル→パラレ
ル変換装置107によりパラレルデータに変換され、ラ
インバッファB109に再格納される。再格納されたデ
ータは図中の破線の示す流れのようにバッファ105、
CPUデータバスを介してCPUのメモリに格納される
従って、上記のように画像変換を行うことによりメモリ
容量をアップしないで、しかも比較的簡単な構成でピン
トマツプ形式と圧縮形式の各々の利点を生かした効率的
な画像データ変換装置となる。
次に本発明のセルフテスト機能の一例について第1図に
戻り説明する。
ここでは、1ライン分のピノ1〜マツプを本変換装置で
処理し、再びビットマツプデータとなるよう下記の4ス
テンプの動作を行う。
■CPUメモリの1ライン分のピントマンプデ−タをバ
ッファ104を介しラインバッファAlO3に転送し、
更にパラレル→シリアル変換装置IIIでシリアルデー
タ化して、バッファ103を通しラインバッファB10
9に転送する。
■ラインバッファB109に格納したデータをバッファ
101を介してデータ圧縮装置106で圧縮処理し、ラ
インバッファ AlO3に転送し、バッファ105を通し、CPUデー
タバスを介してCPUメモリに格納する。
これにより、1ライン分の圧縮フォーマットデータが作
られたことになる。
■CPUメモリに格納した圧縮データをバッファ104
を介してラインバッファAlO3に転送し、データ伸張
装置110で伸張復元してバッファ103を通し、ライ
ンバッファB109に転送する。
■ラインバッファB109の伸張されたデータをバッフ
ァ101を介してシリアル→パラレル変換装置107に
よりパラレルデータ化し、ラインバッファAlO3に転
送し、バッファ105、CPUデータバスを介してcP
Uのメモリに格納する。これにより、1547分のビッ
トマツプデータがCPUメモリ上に格納されたことにな
る。
このように、上記4つの動作により、1ライン分のビッ
トマツプデータが再度ビットマツプデータとして戻るた
め、本変換装置を構成するユニットの機能チエツクが可
能となる。
しかも1ライン分のビットマツプデータを任意に設定し
、前後の処理データを比較することによりチエツクを行
うことができる。
尚、データ変換に遅延が生じたときには適宜補正を行う
ことにより上記の機能チエツクが実行できる。
従って、上記の機能チエツクにより、複数のデータ変換
装置での予測されるデータ変換ミスの発生を未然に防止
でき、信頼性の高いデータ変換が実現できることになる
〔発明の効果〕
以上説明した通り、本発明による画像データ変換装置に
よれば、ビットマツプ形式のデータと圧縮形式のデータ
の合成画像変換の際、キャラクタやグラフ等の固定デー
タを圧縮形式で格納し、使用時にビットマツプ形式に変
換して使用することができるため、メモリ容量をアップ
しないで、しかも比較的簡単な構成でビットマツプ形式
と圧縮形式のそれぞれの利点を生かした効率的な画像デ
ータ変換装置となり、更には1ライン分のビットマツプ
データが再度ピッI・マツプデータとして戻す動作が行
えるため、本変換装置を構成するユニットの機能チエツ
クが可能となる。しかも1ライン分のビットマツプデー
タを任意に設定し、前後の処理データを比較することに
よりチエツクを実行することができる。
【図面の簡単な説明】
第1図は本発明による画像データ変換装置の構成を示す
説明図、第2図は本発明の圧縮形式でデータを取込む時
のデータの流れを示す説明図、第3図は本発明の伸張出
力時のデータの流れを示す説明図、第4図と第5図は第
1図の構成における圧縮形式でCPUのメモリに格納さ
れている圧縮データをビットマツプ形式にデータ変換す
る場合のデータの流れを示した説明図である。 符号の説明 101〜105−バッファ 106−データ圧縮装置 107−シリアル→パラレル変換装置 108−ラインバッファA 1、09−−−ラインバッファB 110−データ伸張装置

Claims (3)

    【特許請求の範囲】
  1. (1)外部より送信されてくる画像信号を複数の方法に
    より変換する変換手段と、 前記変換手段により変換されたデータを格納する格納手
    段と、 前記格納手段に複数のフォーマットで格納されたデータ
    を逆変換して出力する逆変換手段とを具備する画像デー
    タ変換装置において、 前記変換手段による変換後のデータと、前記逆変換前の
    データを1ライン分保持する複数のラインバッファを備
    え、 前記ラインバッファには、前記画像変換手段からの出力
    データ、前記格納手段からの出力データ、及び前記逆変
    換手段からの出力データが各々入力し、 前記ラインバッファからの出力は、前記変換手段、前記
    格納手段、及び前記逆変換手段に各々入力するように構
    成されていることを特徴とする画像データ変換装置。
  2. (2)前記請求項1において、 前記ラインバッファは通常の動作において、読出動作、
    書込動作を時分割で実行しながら外部との入出力を行う
    ことを特徴とする画像データ変換装置。
  3. (3)前記請求項1において、 前記格納手段のフォーマットを変更するとき、或いはセ
    ルフテストを実行するとき、前記複数のラインバッファ
    の1つに変換前(逆変換前)のデータを格納し、他のラ
    インバファに変換後(逆変換後)のデータを格納するこ
    とを特徴とする画像データ変換装置。
JP2286696A 1990-10-24 1990-10-24 画像データ変換装置 Pending JPH04160573A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2286696A JPH04160573A (ja) 1990-10-24 1990-10-24 画像データ変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2286696A JPH04160573A (ja) 1990-10-24 1990-10-24 画像データ変換装置

Publications (1)

Publication Number Publication Date
JPH04160573A true JPH04160573A (ja) 1992-06-03

Family

ID=17707803

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2286696A Pending JPH04160573A (ja) 1990-10-24 1990-10-24 画像データ変換装置

Country Status (1)

Country Link
JP (1) JPH04160573A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102012022793A1 (de) 2012-02-03 2013-08-08 Murakami Corporation Stromzuführungsverbinder

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102012022793A1 (de) 2012-02-03 2013-08-08 Murakami Corporation Stromzuführungsverbinder

Similar Documents

Publication Publication Date Title
JPH04107070A (ja) 符号,復号装置
JPH03105789A (ja) 半導体記憶装置
US4800440A (en) Digital image signal coding/decoding circuit with buffer memory storing reference line as compression codes
JPS6275773A (ja) 画像圧縮装置
JPS6345684A (ja) 画像圧縮装置
JPS63148717A (ja) データ圧縮復元処理装置
JPH04160573A (ja) 画像データ変換装置
JPS6338152B2 (ja)
JPH09154021A (ja) 印字制御装置と印字制御方法
JP3195427B2 (ja) データ変換/逆変換装置
JPH0654121A (ja) 高密度熱記録ヘッドのためのデータ伝達装置
JPS61130996A (ja) ビデオ入出力装置
JPH09219782A (ja) 印字用データ発生装置
JP2859507B2 (ja) 画像データの圧縮・伸長方法および装置
JPS6132867B2 (ja)
JP2662114B2 (ja) 画像データ境界処理装置
JP3332412B2 (ja) 画像処理装置及びその方法
JPH0148594B2 (ja)
JPS6139771B2 (ja)
JP2941574B2 (ja) 高速伸張処理装置
JPS61256868A (ja) デ−タ処理方式
JPS63248281A (ja) インタフエ−ス回路
JPS6342472B2 (ja)
JPS59175270A (ja) 画像蓄積方式
JPS62138975A (ja) 画像記憶装置