JPH038004A - 基準電圧回路 - Google Patents

基準電圧回路

Info

Publication number
JPH038004A
JPH038004A JP12370789A JP12370789A JPH038004A JP H038004 A JPH038004 A JP H038004A JP 12370789 A JP12370789 A JP 12370789A JP 12370789 A JP12370789 A JP 12370789A JP H038004 A JPH038004 A JP H038004A
Authority
JP
Japan
Prior art keywords
transistor
circuit
current
emitter
transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12370789A
Other languages
English (en)
Other versions
JP2722663B2 (ja
Inventor
Koichi Ikeda
浩一 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP12370789A priority Critical patent/JP2722663B2/ja
Publication of JPH038004A publication Critical patent/JPH038004A/ja
Application granted granted Critical
Publication of JP2722663B2 publication Critical patent/JP2722663B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Electrical Variables (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は基準電圧回路に係シ、特に電流密度の異なる2
つのバイポーラトランジスタのベース・エミッタ間順方
向電圧とその電位差との温度係数を相殺してなり、2つ
のバイポーラトランジスタに流れる電流比が正確な基準
電圧回路に関する。
〔従来の技術〕
従来、この種の基準電圧回路は、第2図のような構成で
あった。即ち、NPN)う/ジスタフ。
8のベースを共に抵抗10.11の共通接続点に接続し
、抵抗11の他端は電源端子2に接続し、抵抗10の他
端はNPNIランジスタ9のエミッタおよび出力端子3
に接続している。PNP トランジスタ5.6は共通接
続したエミッタを電源端子lに接続し、トランジスタ5
0ベースおよびコレクタはトランジスタ60ベースとト
ランジスタ7のコレクタとスイッチ12とに接続し、ト
ランジスタ6のコレクタはトランジスタ8のコレクタと
トランジスタ9のベースに接続している。トランジスタ
7のエミッタは抵抗14の一端に接続し、抵抗14の他
端はトランジスタ8のエミッタと抵抗15の一端に接続
し、抵抗15の他端は電ひR端子2に接続しでいる。さ
らPこ、スイッチ12の他端Io電流源13の一端に接
続し、電流源13の他端は電源端子2に接続することK
よって起動回路4を構成している。
この回路では、スイッチ12が開いている場合は、電源
端子1,2間に電圧を加えても、トランジスタ5,6の
ベース電流が流れず、回路が起動し、ないため、出力端
子3には電圧が得られない。
このスイッチ12を閉じると、トランジスタ5゜6のベ
ース電流が流れ、この回路が起動する。スイッチ12は
、回路起動後トランジスタ7のコレクタ電流に影響を与
えないため、切シばなされる。
トランジスタ7.8は電流密度が異なるよう投網され、
ベース・エミッタ間順方向電圧差の示す正の温度係数と
、ベース・エミッタ間順方向電圧の示す負の温度係数と
を相殺させることにより、温度変動のない基準電圧を抵
抗11の両端に発生させる。通常トランジスタ7.8の
ベースと電源端子2との間の電圧は、バンドギャップ電
圧に等しくなるよう設計する。また抵抗11の両端の電
圧は、抵抗10.11の比によシ、出力端子3には増幅
された電圧を得る。
〔発明が解決しようとする課題〕
前述した従来の基準電圧回路は、トランジスタ5.6の
コレクタ・エミッタ間電圧の不整合と、トランジスタ9
0ベース電流の影響のためにトランジスタ7.8のコレ
クタ電流比を正確にすることができず、また回路、およ
び起動回路の分離が必要であるという欠点があった。
本発明の目的は、前記欠点が解決され、回路起動後の起
動回路の分離を不要とした基準電圧回路を提供すること
Kある。
〔課題を解決するだめの手段〕
本発明の基準電圧回路の構成は、ベース・エミッタ間に
バンドギャップ電圧を発生させる第1および第2のトラ
ンジスタと、前記第1のトランジスタのコレクタにベー
スおよびコレクタを接続した第3のトランジスタと、前
記第3のトランジスタとベースを共通に接続した第4の
トランジスタと、ベースを前記第2および第4のトラン
ジスタのコレクタに接続した第5のトランジスタと、前
記第5のトランジスタのエミッタにカソードを接続した
ダイオードと、前記ダイオードのアノードにベースを接
続した5g7のトランジスタと、入力を前記第3および
第4のトランジスタのエミッタとし、かつ出力を前記第
5のトランジスタのエミッタとし、かつ共通端子を前記
第7のトランジスタのエミッタとしたカレントミラー回
路と、前記第6のトランジスタのエミッタと前記第1お
よび第2のトランジスタのベースとの間に形成した帰還
回路と、前記第7のトランジスタと一電源端子との間に
回路を起動させる電流源とを備えたことを特徴とする。
〔実施例〕
次に本発明について図面を用いて説明する。
第1図は本発明の一実施例の基準電圧回路を示す回路図
である。第1図において、本実施例の基準電圧回路は、
NPNトランジスタ20.21のベースを共に抵抗27
.28の共通接続点に接続し、抵抗28の他端は電源端
子2に接続し、抵抗27の他端はNPN)ランジスタ2
4のエミッタと出力端子3とに接続し、ベースを共通に
接続し、カレントミラー回路を構成したPNP )ラン
ジスタ18.19のエミッタを出力端子3に接続してい
る。
トランジスタ24のコレクタは、IJ電流源25の一端
とともに電源端子lに接続し、電流源25の他端はトラ
ンジスタ240ベースとダイオード30のアノードに接
続する。ダイオード30のカ7−)’ld、PNP )
ランジスタ26のエミッタに接続している。トランジス
タ19のコレクタは、PNP )ランジスタ29のエミ
ッタとトランジスタ26のベースとに接続している。P
NPトランジスタ22、トランジスタ23は、共通接続
したベースヲトランジスタ18のベースおよびコレクタ
K、共通接続したベースをトランジスタ20のコレクタ
にそれぞれ接続し、トランジスタ22のコレクタはトラ
ンジスタ20のコレクタに、トランジスタ23のコレク
タはトランジスタ21のコレクタとトランジスタ29の
ベースに接続している。トランジスタ20のエミッタは
、抵抗17の一端に接続し、抵抗17の他端はトランジ
スタ21のエミッタと、抵抗16の一端に接続している
トランジスタ29.26のコレクタは、ともに電源端子
2に接伏している。さらに、抵抗27.28とで、帰還
回路31を構成している。トランジスタ26のエミッタ
と電流源25との間に、夕゛イオード30が介在する。
前述の回路で、電源端子1.2間に電圧をhvえると、
電流源25がトランジスタ24のベース電流を供給し、
これをON状態にする。トランジスタ24のエミッタI
JXkにより、カレントミラー回路を構成するトランジ
スタ18.19のコレクタ電流が流れ、回路が起動する
。いま、トランジスタ18.19及びトランジスタ22
.23のコレクタ・エミッタ間電圧はおのおの等しいの
で、エミツタ面積比をそれぞれlとすれば、次式が得ら
れる。
■。□2+I8□3≠2I、□2#■8□、   ・・
・・・・・・・・・・(1)ここで、トランジスタの電
流増幅率βが全て等しいとすると、次式が得られる。
但L、IgBl:トランジスタnのエミッタ電流、IC
n : )ランジスタnのコレクタ電流。
従って、トランジスタ20.21のコレクタ’を流#′
i整合する。こうして、抵抗28の両端に、安定で正確
なバンドギャップ電圧が発生し、抵抗27゜28の比に
よって増幅された電圧を出力端子3より得る。加えて、
この電圧はトランジスタ24のベース電流が、トランジ
スタ20.21のコレクタ電流に影響しないため、負荷
電流によらず安定である。
また、■、電fi源25は、トランジスタ24のベース
電流およびトランジスタ26のエミッタ電流を供給回路
とするため、分離の必要がない。
〔発明の効果〕
以上説明したように、本発明は、基準電圧を発生させる
2つのバイポーラトランジスタのコレクタ電流比が正確
に得られ、回路動作開始後の起動回路の分離が不要であ
り、負荷電流の影響がないため、回路動作を安定かつ容
易にできる効果がある。
銘文である。
11,2・・・・・・電源端子、3・旧・・出力端子、
4・・・・・・起動回路、5乃至9.18乃至24,2
6.29・・・・・・トランジスタ、10,11,14
,15,16,17,27゜28・・・・・・抵抗、1
2・・・・・・起動回路分離スイッチ、13.25・・
・・・・定電流源、3o・・・・・・ダイオ・・・ド、
31・・・・・・帰還回路。

Claims (1)

    【特許請求の範囲】
  1. ベース同士を互いに接続し、ベース・エミッタ間にバン
    ドギャップ電圧を発生させる第1のトランジスタおよび
    第2のトランジスタと、前記第1のトランジスタのコレ
    クタにベースおよびコレクタを接続した第3のトランジ
    スタと、前記第3のトランジスタとベースを共通に接続
    した第4のトランジスタと、ベースを前記第2および第
    4のトランジスタのコレクタに接続した第5のトランジ
    スタと、前記第5のトランジスタのエミッタにベースを
    接続した第6のトランジスタと、前記第6のトランジス
    タのエミッタにカソードを接続したダイオードと、前記
    ダイオードのアノードにベースを接続した第7のトラン
    ジスタと、入力を前記第3および第4のトランジスタの
    エミッタとし、かつ出力を前記第5のトランジスタのエ
    ミッタとし、かつ共通端子を前記第7のトランジスタの
    エミッタとしたカレントミラー回路と、前記第6のトラ
    ンジスタのエミッタと前記第1および第2のトランジス
    タのベースとの間に形成した帰還回路と、前記第7のト
    ランジスタと一電源端子との間に回路を起動させる電流
    源とを備えたことを特徴とする基準電圧回路。
JP12370789A 1989-05-16 1989-05-16 基準電圧回路 Expired - Lifetime JP2722663B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12370789A JP2722663B2 (ja) 1989-05-16 1989-05-16 基準電圧回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12370789A JP2722663B2 (ja) 1989-05-16 1989-05-16 基準電圧回路

Publications (2)

Publication Number Publication Date
JPH038004A true JPH038004A (ja) 1991-01-16
JP2722663B2 JP2722663B2 (ja) 1998-03-04

Family

ID=14867357

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12370789A Expired - Lifetime JP2722663B2 (ja) 1989-05-16 1989-05-16 基準電圧回路

Country Status (1)

Country Link
JP (1) JP2722663B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07230331A (ja) * 1994-02-15 1995-08-29 Lg Semicon Co Ltd 起動回路を有する基準電圧発生回路
US5570251A (en) * 1993-07-07 1996-10-29 Tdk Corporation Thin film magnetic device with plural valves of magnetostriction
KR980008518A (ko) * 1996-07-03 1998-04-30 황덕현 노펑크 타이어
US6870421B2 (en) 2002-03-15 2005-03-22 Seiko Epson Corporation Temperature characteristic compensation apparatus

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5570251A (en) * 1993-07-07 1996-10-29 Tdk Corporation Thin film magnetic device with plural valves of magnetostriction
JPH07230331A (ja) * 1994-02-15 1995-08-29 Lg Semicon Co Ltd 起動回路を有する基準電圧発生回路
KR980008518A (ko) * 1996-07-03 1998-04-30 황덕현 노펑크 타이어
US6870421B2 (en) 2002-03-15 2005-03-22 Seiko Epson Corporation Temperature characteristic compensation apparatus

Also Published As

Publication number Publication date
JP2722663B2 (ja) 1998-03-04

Similar Documents

Publication Publication Date Title
US4567426A (en) Current stabilizer with starting circuit
JPH0322723B2 (ja)
JPH038004A (ja) 基準電圧回路
JPH0522929B2 (ja)
JP3263410B2 (ja) トランジスタの制御電流補償用回路装置
JPH06110573A (ja) 定電圧回路
JPS6333726B2 (ja)
JP2976750B2 (ja) 電流クランプ回路
JPH0272705A (ja) 電流電圧変換回路
JP2754824B2 (ja) 定電圧回路
JP2828836B2 (ja) 帰還型増幅器のバイアス回路
JP2596151B2 (ja) 電圧比較器
JPS63182723A (ja) 基準電圧発生回路
JP2674274B2 (ja) 基準電圧回路
JP2647725B2 (ja) 電圧比較器
JPS5852736Y2 (ja) トランジスタ回路
JPH0680997B2 (ja) 掛算回路
JPS58146111A (ja) 定電流回路
JPH0222725Y2 (ja)
JPS6145625Y2 (ja)
JPH05343933A (ja) 電圧電流変換回路
JPH05121969A (ja) 入力回路
JPH0623940B2 (ja) 定電流回路
JPS634962B2 (ja)
JPS62222715A (ja) スイツチ回路