JPH0376154A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JPH0376154A JPH0376154A JP21228189A JP21228189A JPH0376154A JP H0376154 A JPH0376154 A JP H0376154A JP 21228189 A JP21228189 A JP 21228189A JP 21228189 A JP21228189 A JP 21228189A JP H0376154 A JPH0376154 A JP H0376154A
- Authority
- JP
- Japan
- Prior art keywords
- region
- type
- forming
- source
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 11
- 239000004065 semiconductor Substances 0.000 title claims description 9
- 239000012535 impurity Substances 0.000 claims abstract description 15
- 238000009792 diffusion process Methods 0.000 claims abstract description 11
- 239000000758 substrate Substances 0.000 claims abstract description 3
- 238000000034 method Methods 0.000 claims description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 5
- 229910052710 silicon Inorganic materials 0.000 claims description 5
- 239000010703 silicon Substances 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 238000005468 ion implantation Methods 0.000 abstract description 9
- 229910052698 phosphorus Inorganic materials 0.000 abstract description 6
- 229920002120 photoresistant polymer Polymers 0.000 abstract description 6
- 238000002955 isolation Methods 0.000 abstract description 4
- 230000001590 oxidative effect Effects 0.000 abstract description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 6
- 229910052796 boron Inorganic materials 0.000 description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 5
- 229910052785 arsenic Inorganic materials 0.000 description 5
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 5
- 239000011574 phosphorus Substances 0.000 description 5
- 238000009826 distribution Methods 0.000 description 4
- 230000001133 acceleration Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- HAYXDMNJJFVXCI-UHFFFAOYSA-N arsenic(5+) Chemical compound [As+5] HAYXDMNJJFVXCI-UHFFFAOYSA-N 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
Landscapes
- Bipolar Transistors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体装置の製造方法に関し、特にBiCMO
3半導体装置の製造方法に関する。
3半導体装置の製造方法に関する。
BiCMO3−ICはバイポーラトランジスタの高速動
作、高駆動能力と、CMOS)ランジスタの低消費電力
を同時に実現できることから、近年多くの試みが報告さ
れている。設計寸法の微細化に伴い、NチャンネルMO
3)ランジスタで問題となるホットエレクトロンの発生
を抑制するために、ドレイン端に電界が集中するのを緩
和する二重拡散型ドレイン(以下、DDDと記す〉を用
いたB iCMOS・ICの製造方法の開発が盛んに行
なわれている。
作、高駆動能力と、CMOS)ランジスタの低消費電力
を同時に実現できることから、近年多くの試みが報告さ
れている。設計寸法の微細化に伴い、NチャンネルMO
3)ランジスタで問題となるホットエレクトロンの発生
を抑制するために、ドレイン端に電界が集中するのを緩
和する二重拡散型ドレイン(以下、DDDと記す〉を用
いたB iCMOS・ICの製造方法の開発が盛んに行
なわれている。
従来報告されているDDDを用いたシリコンゲートB
i CMOS・1.Cの素子断面図を第3図に示す。こ
の製造工程を順を追って説明する。
i CMOS・1.Cの素子断面図を第3図に示す。こ
の製造工程を順を追って説明する。
まず、不純物濃度1〜2×1015cm−3のP−型半
導体基板1にN+型埋込み領域2.P+型埋込み領域3
を形成し、N−型エピタキシャル領域4を1〜5μm程
度形成する。
導体基板1にN+型埋込み領域2.P+型埋込み領域3
を形成し、N−型エピタキシャル領域4を1〜5μm程
度形成する。
次に、P型ウェル領域5およびN型ウェル領域6を形成
した後、素子間分離酸化膜7.ゲート酸化膜を形成する
。
した後、素子間分離酸化膜7.ゲート酸化膜を形成する
。
その後、MOSトランジスタのゲート電極9およびNP
N型トランジスタのコレクタ電極10となる多結晶シリ
コン層を成長し、不純物拡散を行ないNPN型I・ラン
ジスタのN“型コレクタ領域11を形成する。
N型トランジスタのコレクタ電極10となる多結晶シリ
コン層を成長し、不純物拡散を行ないNPN型I・ラン
ジスタのN“型コレクタ領域11を形成する。
次に、P型ベース領域17をドース量1〜3×IQ13
cm−”のボロンのイオン注入等で形成した後、Nチャ
ンネルMOSトランジスタのDDD型ソース、ドレイン
領域13およびNPN型トランジスタのエミッタ領域1
4をそれぞれドース量5X10”cm−2程度のひ素お
よびドース量5×1013〜3 X 10 ”c m−
2程度のりんのイオン注入により形成する。
cm−”のボロンのイオン注入等で形成した後、Nチャ
ンネルMOSトランジスタのDDD型ソース、ドレイン
領域13およびNPN型トランジスタのエミッタ領域1
4をそれぞれドース量5X10”cm−2程度のひ素お
よびドース量5×1013〜3 X 10 ”c m−
2程度のりんのイオン注入により形成する。
さらに、PチャンネルMO3)ランジスタのP+型ソー
ス、ドレイン領域15およびNPN型トランジスタのP
+型ベースコンタクト領域16をドース量5X1015
cm−2程度のボロンのイオン注入により形成し、素子
を完成する。
ス、ドレイン領域15およびNPN型トランジスタのP
+型ベースコンタクト領域16をドース量5X1015
cm−2程度のボロンのイオン注入により形成し、素子
を完成する。
上述した従来のDDDを用いたシリコンゲートB i
CMO3・ICは、ソース、ドレイン領域を形成するた
めにひ素およびりんのイオン注入を1回のフォトリソグ
ラフィ工程で連続して行なうため、エミッタ領域の形成
を兼用して行なうと、エミッタ領域もまたDDD構造と
なる。
CMO3・ICは、ソース、ドレイン領域を形成するた
めにひ素およびりんのイオン注入を1回のフォトリソグ
ラフィ工程で連続して行なうため、エミッタ領域の形成
を兼用して行なうと、エミッタ領域もまたDDD構造と
なる。
ベース幅はボロン等のP型不純物とりんの接合の深さに
より決定するが、りんはひ素に比べて拡散係数が大きく
、接合の深さがばらつき易いため、ベース幅はばらつき
易くなる。従って、バイポーラトランジスタの電流増幅
率のばらつきは大きくなる。逆に、これを解消するため
にベースへの不純物を深く拡散するとベース幅が拡がり
、高周波特性が劣化するという欠点がある。
より決定するが、りんはひ素に比べて拡散係数が大きく
、接合の深さがばらつき易いため、ベース幅はばらつき
易くなる。従って、バイポーラトランジスタの電流増幅
率のばらつきは大きくなる。逆に、これを解消するため
にベースへの不純物を深く拡散するとベース幅が拡がり
、高周波特性が劣化するという欠点がある。
本発明のDDD構造を有するシリコンゲートBiCMO
3・ICの製造方法は、NチャンネルMOSトランジス
タのソース、ドレイン領域並にびNPN型トランジスタ
のエミッタ領域の高濃度および低濃度N型領域とNPN
型トランジスタのベース領域のP壁領域の形成において
、不純物濃度の関係が高濃度N型領域〉P壁領域〉低濃
度N型領域となり、接合の深さの関係が高濃度N型領域
くP壁領域く低濃度N型領域となるように形成する工程
を有している。
3・ICの製造方法は、NチャンネルMOSトランジス
タのソース、ドレイン領域並にびNPN型トランジスタ
のエミッタ領域の高濃度および低濃度N型領域とNPN
型トランジスタのベース領域のP壁領域の形成において
、不純物濃度の関係が高濃度N型領域〉P壁領域〉低濃
度N型領域となり、接合の深さの関係が高濃度N型領域
くP壁領域く低濃度N型領域となるように形成する工程
を有している。
次に本発明について図面を参照して説明する。
第1図(a)〜(d)は本発明の一実施例の工程断面図
である。
である。
まず、第1図(a>に示すように、不純物濃度1〜2
X 1015c m−’のP−型半導体基板1にN+型
埋込み領域2.P+型埋込み領域3を形成し、不純物濃
度が2〜5 X 1015c m−’のN−型エピタキ
シャル領域4を1〜5μm程度形成する。
X 1015c m−’のP−型半導体基板1にN+型
埋込み領域2.P+型埋込み領域3を形成し、不純物濃
度が2〜5 X 1015c m−’のN−型エピタキ
シャル領域4を1〜5μm程度形成する。
次に、P型ウェル領域5およびN型ウェル領域6を形成
した後、素子間分離酸化膜7.ゲート酸化膜8を形成す
る。
した後、素子間分離酸化膜7.ゲート酸化膜8を形成す
る。
次に、第1図(b)に示すように、コレクタ形成予定領
域上に拡散窓を開口後、ゲート電極9゜コレクタ電極1
0となる多結晶シリコン層を0.6μm程度成長し、不
純物拡散を行なってN+型コレクタ領域11を形成し、
多結晶シリコン表面を酸化した後、フォトレジスト12
を形成する。
域上に拡散窓を開口後、ゲート電極9゜コレクタ電極1
0となる多結晶シリコン層を0.6μm程度成長し、不
純物拡散を行なってN+型コレクタ領域11を形成し、
多結晶シリコン表面を酸化した後、フォトレジスト12
を形成する。
次に、第1図(C)に示すように、フォトレジスト12
をマスクとして、加速エネルギー70keV、ドース量
3〜5×1015cm−2のひ素のイオン注入を行ない
、連続して加速エネルギー40〜50ke■、ドース量
I X 10 ”c rn−2を行なって、Nチャンネ
ルMOS)−ランジスタのDDD型のソース、ドレイン
領域13およびNPN型トランジスタのDDD型のエミ
ッタ領域14を形成する。
をマスクとして、加速エネルギー70keV、ドース量
3〜5×1015cm−2のひ素のイオン注入を行ない
、連続して加速エネルギー40〜50ke■、ドース量
I X 10 ”c rn−2を行なって、Nチャンネ
ルMOS)−ランジスタのDDD型のソース、ドレイン
領域13およびNPN型トランジスタのDDD型のエミ
ッタ領域14を形成する。
さらに、フォトレジスト12を除去した後、別のフォ1
〜レジストパターンをマスクとして用い、Pチャンネル
MOS)ランジスタのP+型ソース、ドレイン領域15
およびNPN型トランジスタのP4′型ベースコンタク
ト領域16をドース量5X10”cm−2程度のボロン
のイオン注入により形成する。
〜レジストパターンをマスクとして用い、Pチャンネル
MOS)ランジスタのP+型ソース、ドレイン領域15
およびNPN型トランジスタのP4′型ベースコンタク
ト領域16をドース量5X10”cm−2程度のボロン
のイオン注入により形成する。
最後に、第1図(d)に示すように、加速エネルギー3
0〜40 k e V 、ドース量5×1014〜I
X 1015cm−2のボロンのイオン注入を行ないP
型ベース領域17を形成する。
0〜40 k e V 、ドース量5×1014〜I
X 1015cm−2のボロンのイオン注入を行ないP
型ベース領域17を形成する。
以下従来の半導体装置の製造方法に基すいて、金属配線
等を形成し、素子を完成する。
等を形成し、素子を完成する。
以上の工程によって形成されたNPN型トランジスタの
第1図(d’ )に示したAA’線におけるひ素、りん
、ボロンの濃度分布は第2図(a)に示す通りであり、
これらの濃度分布を合成すると、N型、P型の不純物分
布は第2図(b)のようになり、ベース幅を薄くするこ
とができる。
第1図(d’ )に示したAA’線におけるひ素、りん
、ボロンの濃度分布は第2図(a)に示す通りであり、
これらの濃度分布を合成すると、N型、P型の不純物分
布は第2図(b)のようになり、ベース幅を薄くするこ
とができる。
以上説明したように本発明は、DDD構造を有するシリ
コンゲートB iCMO3・ICの製造方法において、
NチャンネルMOSトランジスタのソース、ドレイン領
域並にびNPN型トランジスタのエミッタ領域の高濃度
および低濃度N型領域とNPN型トランジスタのベース
領域のP壁領域の形成において、不純物濃度の関係が高
濃度N型領域〉P壁領域〉低濃度N型領域となり、接合
の深さの関係が高濃度N型領域くP壁領域く低濃度N型
領域となるように形成することにより、幅の薄いベース
領域を簡単に形成することができ、高周波特性の向上を
図ることができる。
コンゲートB iCMO3・ICの製造方法において、
NチャンネルMOSトランジスタのソース、ドレイン領
域並にびNPN型トランジスタのエミッタ領域の高濃度
および低濃度N型領域とNPN型トランジスタのベース
領域のP壁領域の形成において、不純物濃度の関係が高
濃度N型領域〉P壁領域〉低濃度N型領域となり、接合
の深さの関係が高濃度N型領域くP壁領域く低濃度N型
領域となるように形成することにより、幅の薄いベース
領域を簡単に形成することができ、高周波特性の向上を
図ることができる。
また、エミッタ・ベース接合は高濃度N型領域とP型ベ
ース領域で決まり、一般に高濃度N型領域はひ素等の拡
散係数の比較的小さな不純物を選ぶため、ベース幅のば
らつきは小さくなり、従ってバイポーラトランジスタの
電流増幅率のばらつきも小さくすることができる。
ース領域で決まり、一般に高濃度N型領域はひ素等の拡
散係数の比較的小さな不純物を選ぶため、ベース幅のば
らつきは小さくなり、従ってバイポーラトランジスタの
電流増幅率のばらつきも小さくすることができる。
第1図(a)〜(d)は本発明の一実施例の工程順断面
図、第2図(a>、(b)は一実施例のバイポーラトラ
ンジスタにおける不純物の深さ方向に対する分布図、第
3図は従来技術を示す断面図である。 1・・・P−型半導体基板、 2・・・N+型埋込み領
域、3・・・P+型埋込み領域、4・・・N−型エピタ
キシャル領域、5・・・P型ウェル領域、6・・・N型
ウェル領域、7・・・素子間分離酸化膜、8・・・ゲー
ト酸化膜、9・・・ゲート電極、10・・・コレクタ電
極、11・・・N+型コレクタ領域、12・・・フォト
レジスト、13・・・DDD型ソース、ドレイン領域、
14・・・DDD型エミッタ領域、15・・・P1型ソ
ース、ドレイン領域、16・・・P1型ベースコンタク
ト領域、17・・・P型ベース領域。
図、第2図(a>、(b)は一実施例のバイポーラトラ
ンジスタにおける不純物の深さ方向に対する分布図、第
3図は従来技術を示す断面図である。 1・・・P−型半導体基板、 2・・・N+型埋込み領
域、3・・・P+型埋込み領域、4・・・N−型エピタ
キシャル領域、5・・・P型ウェル領域、6・・・N型
ウェル領域、7・・・素子間分離酸化膜、8・・・ゲー
ト酸化膜、9・・・ゲート電極、10・・・コレクタ電
極、11・・・N+型コレクタ領域、12・・・フォト
レジスト、13・・・DDD型ソース、ドレイン領域、
14・・・DDD型エミッタ領域、15・・・P1型ソ
ース、ドレイン領域、16・・・P1型ベースコンタク
ト領域、17・・・P型ベース領域。
Claims (1)
- 二重拡散型ドレインを有するシリコンゲートCMOSト
ランジスタとバイポーラトランジスタとを同一の半導体
基板上に形成する半導体装置の製造方法において、Nチ
ャンネルMOSトランジスタのソースおよびドレイン並
びにエミッタの形成予定領域に高濃度のN型不純物を拡
散して高濃度N型拡散層を形成する工程と、ベース形成
予定領域に前記高濃度N型拡散層より低濃度かつ接合の
深さが前記高濃度N型拡散層より深いP型拡散層を形成
する工程と、前記NチャンネルMOSトランジスタの前
記ソースおよび前記ドレイン並びに前記エミッタの前記
形成予定領域に前記P型拡散層より低濃度かつ接合の深
さが前記P型拡散層より深いN型拡散層を形成する工程
とを有することを特徴とする半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21228189A JP2881833B2 (ja) | 1989-08-18 | 1989-08-18 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21228189A JP2881833B2 (ja) | 1989-08-18 | 1989-08-18 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0376154A true JPH0376154A (ja) | 1991-04-02 |
JP2881833B2 JP2881833B2 (ja) | 1999-04-12 |
Family
ID=16620005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21228189A Expired - Lifetime JP2881833B2 (ja) | 1989-08-18 | 1989-08-18 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2881833B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6459129B1 (en) | 1997-03-14 | 2002-10-01 | Nec Corporation | BiCMOS device having a CMOS gate electrode and a bipolar emitter each containing two impurities of the same conductivity type |
-
1989
- 1989-08-18 JP JP21228189A patent/JP2881833B2/ja not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6459129B1 (en) | 1997-03-14 | 2002-10-01 | Nec Corporation | BiCMOS device having a CMOS gate electrode and a bipolar emitter each containing two impurities of the same conductivity type |
Also Published As
Publication number | Publication date |
---|---|
JP2881833B2 (ja) | 1999-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62155553A (ja) | バイポ−ラ・トランジスタとcmosトランジスタの同時製造方法 | |
JPH01264253A (ja) | 半導体装置の製造方法 | |
JPH04239760A (ja) | 半導体装置の製造法 | |
JPH0348458A (ja) | Bi―CMOS集積回路およびその製造方法 | |
JPH0193159A (ja) | BiCMOS素子の製造方法 | |
JP2982420B2 (ja) | 半導体集積回路装置 | |
JPH0376154A (ja) | 半導体装置の製造方法 | |
JPS62181458A (ja) | 相補型mosトランジスタ及びその製造方法 | |
JPS63244768A (ja) | バイポーラ―cmos半導体装置の製造方法 | |
JP2610906B2 (ja) | BiMOS半導体回路装置の製造方法 | |
JPH0713971B2 (ja) | バイポーラトランジスタの製造方法 | |
JPH04116968A (ja) | 半導体装置の製造方法 | |
JPH09129747A (ja) | 半導体装置の製造方法 | |
JPS63240058A (ja) | 半導体装置の製造方法 | |
JPS61139057A (ja) | 半導体集積回路装置の製造方法 | |
JPH0575033A (ja) | 半導体集積回路装置およびその製造方法 | |
JPH02152240A (ja) | 半導体装置の製造方法 | |
JPH0474434A (ja) | Bi―CMOS集積回路の製造方法 | |
JPH07335662A (ja) | 半導体装置およびその製造方法 | |
JPH08340108A (ja) | Mos電界効果トランジスタとその製造方法 | |
JPH0353562A (ja) | 半導体集積回路装置の製造方法 | |
JPH0260158A (ja) | 半導体装置の製造方法 | |
JPH0485936A (ja) | 半導体装置の製造方法 | |
JPH0897226A (ja) | Pnpトランジスタ、半導体集積回路、半導体装置の製造方法及び半導体集積回路の製造方法 | |
JPS63269558A (ja) | 半導体装置 |