JPH0370812B2 - - Google Patents

Info

Publication number
JPH0370812B2
JPH0370812B2 JP59181954A JP18195484A JPH0370812B2 JP H0370812 B2 JPH0370812 B2 JP H0370812B2 JP 59181954 A JP59181954 A JP 59181954A JP 18195484 A JP18195484 A JP 18195484A JP H0370812 B2 JPH0370812 B2 JP H0370812B2
Authority
JP
Japan
Prior art keywords
control device
data
program control
memory
memory area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59181954A
Other languages
English (en)
Other versions
JPS6160158A (ja
Inventor
Masao Komatsu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59181954A priority Critical patent/JPS6160158A/ja
Publication of JPS6160158A publication Critical patent/JPS6160158A/ja
Publication of JPH0370812B2 publication Critical patent/JPH0370812B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Debugging And Monitoring (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は通信制御装置等で用いられるデータ監
視装置に関する。
フアクシミリ等における通信制御装置はその動
作手順制御をプログラム制御装置により行なうよ
うに構成されている。そして、そのプログラム制
御装置の動作を監視する一手段としてプログラム
走行中の内部データの変化を監視する方式があ
る。
そのプログラム制御装置で取り扱わなければな
らないデータ量は通信制御装置の機能により多く
なつて来る場合があるが、そのような稼働状態に
おいてもプログラム制御装置の動作監視を滞りな
く遂行し得ることが又、要請されるところであ
る。
〔従来の技術〕
従来のこの種のデータ監視装置は第2図に示す
ように、監視対象となるプログラム制御装置aが
そのMPUの通常の読み出しモードでデータを読
むことができる単一アドレス空間のメモリエリア
b一個だけを接続使用するように構成されている
ことから、被監視データエリアであるメモリエリ
アbのアドレスだけをデータ監視制御部cの内部
テーブルdに外部入力装置eから入力してデータ
監視処理を行なうように構成されている。
〔発明が解決しようとする問題点〕
このようなデータ監視方式において、通信制御
装置の機能により、プログラム制御装置で取り扱
わなければならないデータが多くなると、そのメ
モリエリアの構成、用途によつて各種のアクセス
態様が必要になつて来るにも拘らず監視すべきデ
ータエリアの指定がその従来方式の制約上から満
足に行ない得ず、そのために監視機能を十分に発
揮し得ないことになる。
〔発明が解決しようとする手段〕
本発明は、上述の問題点を解決し得るデータ監
視装置を提供するもので、その手段は、プログラ
ム制御装置によつてアクセスされるメモリエリア
を内部テーブルの内容でアクセスして前記プログ
ラム制御装置の動作を監視するデータ監視装置に
おいて、 前記メモリエリアは、同一のアドレス空間を有
する複数のメモリエリアとされ、メモリエリアの
各々は、前記プログラム制御装置からのメモリエ
リア切り替え信号によつて指定され、且つ前記プ
ログラム制御装置からのメモリアクセスモードで
指定されたメモリアクセスモードでアクセスされ
る一方、 内部テーブルに予め登録された監視の対象とな
るメモリエリア対応のアドレスデータ、メモリエ
リア切り替えデータ、及びメモリアクセスモード
指定データに従つて、前記複数のメモリエリアの
内の所望のメモリエリアへのアクセスを行なつて
前記プログラム制御装置の動作を監視するように
して構成したものである。
〔作用〕
本発明装置によれば、同一アドレス空間を有す
る複数のメモリエリアへのプログラム制御装置に
よるアクセスは、プログラム制御装置からのメモ
リエリア切り替え信号によつて指定され、且つ前
記プログラム制御装置からのメモリアクセスモー
ドで指定されたメモリアクセスモードで為される
ように構成されると共に、そのようなアクセス態
様にあるメモリエリアへのアクセスをデータ監視
用内部テーブルに予め登録してある監視制御デー
タ、即ち監視の対象となるメモリエリア対応のア
ドレスデータ、メモリエリア切り替えデータ、及
びメモリアクセスモード指定データに従つて一意
的に決められる所望のメモリエリアにアクセスす
るように構成したから、プログラム制御装置で取
り扱わねばならないデータが増え、又前記プログ
ラム制御装置の中に生起する各種の動作モードに
ついて監視を遂行しなければならない要請が求め
られるに至つても、そのデータ監視機能を充分に
発揮させることができる。
〔実施例〕
以下、添付図面を参照しながら本発明の実施例
を説明する。
第1図は本発明の一実施例を示す。この図にお
いて、1は通信制御装置のプログラム制御装置
で、これは通信制御装置の動作手順を制御するも
のである。プログラム制御装置1はそれ自身の切
替え制御の下にあるバンクスイツチ(Bank
SW)2からの選択信号により選択アクセス可能
とされる複数の、同一アドレス空間を有するメモ
リエリア31,…,3Nにバス4を介して接続され
ている。バンクスイツチ2は又、後述する内部テ
ーブルの切替えデータ(Bank SWデータ)によ
つても切替えられるようにも構成されている。
5はバス6を介してメモリエリア31,…,3N
に接続されるデータ監視制御部で、そこには内部
テーブル7が備えられている。この内部テーブル
は被監視アドレス、Bank SWデータ、アクセス
モードデータ(プログラムモード、DMAモード
等)及びデータを記憶し得るものであり、それら
の入力は外部入力装置8から行なわれる。又、デ
ータ監視制御部5からの出力データは出力装置9
に送られるように構成されている。
このように構成することにより、メモリエリア
1,…,3Nのいずれのメモリエリアもバンクス
イツチ2によつて選択アクセス可能とされた状態
において、プログラム制御装置1によつてそこへ
の可能とされたアクセスモードのうちの1つのア
クセスモードでアクセスされて所要の処理を遂行
している。
このような動作状態にある任意の時刻に、又は
それに先立つて、外部入力装置8から監視したい
アドレスデータ、Bank SW(切替え)データ、
アクセスモードデータを内部テーブル7に入力す
る。そして、監視動作に入れば、内部テーブル7
の内容に従つてメモリエリアをアクセスしてその
メモリエリアのデータをCRTデイスプレイ等の
出力装置9に出力する。このようにして、プログ
ラム制御装置の動作監視をそこで取り扱うデータ
量の増大、動作モードに依存することなく、又、
ハードウエア制御の複雑化を低度に抑えつつ、思
う存分行なうことができる。
なお、上記実施例においては、内部テーブルの
内容の入力を専ら、外部入力装置から行なう場合
について説明したが、部分的に又は全部的にプロ
グラム制御装置によつて行ない得るように構成し
てもよい。
〔発明の効果〕
以上述べたように、本発明によれば、 プログラム制御装置で取り扱うデータ量の増
大や動作モードによるその動作監視機能への影
響を除き得て、 それに要するハードウエアの制御の簡易化も
享受し得る、等の効果も得られる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す図、第2図は
従来のデータ監視装置の構成を示す図である。 図中、1はプログラム制御装置、2はバンクス
イツチ、31,…,3Nはメモリエリア、4,6は
バス、5はデータ監視制御部、7は内部テーブ
ル、8は外部入力装置、9は出力装置である。

Claims (1)

  1. 【特許請求の範囲】 1 プログラム制御装置によつてアクセスされる
    メモリエリアを内部テーブルの内容でアクセスし
    て前記プログラム制御装置の動作を監視するデー
    タ監視装置において、 前記メモリエリアは、同一のアドレス空間を有
    する複数のメモリエリアとされ、メモリエリアの
    各々は、前記プログラム制御装置からのメモリエ
    リア切り替え信号によつて指定され、且つ前記プ
    ログラム制御装置からのメモリアクセスモードで
    指定されたメモリアクセスモードでアクセスされ
    る一方、 内部テーブルに予め登録された監視の対象とな
    るメモリエリア対応のアドレスデータ、メモリエ
    リア切り替えデータ、及びメモリアクセスモード
    指定データに従つて、前記複数のメモリエリアの
    内の所望のメモリエリアへのアクセスを行なつて
    前記プログラム制御装置の動作を監視することを
    特徴とするデータ監視装置。
JP59181954A 1984-08-31 1984-08-31 デ−タ監視装置 Granted JPS6160158A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59181954A JPS6160158A (ja) 1984-08-31 1984-08-31 デ−タ監視装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59181954A JPS6160158A (ja) 1984-08-31 1984-08-31 デ−タ監視装置

Publications (2)

Publication Number Publication Date
JPS6160158A JPS6160158A (ja) 1986-03-27
JPH0370812B2 true JPH0370812B2 (ja) 1991-11-11

Family

ID=16109774

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59181954A Granted JPS6160158A (ja) 1984-08-31 1984-08-31 デ−タ監視装置

Country Status (1)

Country Link
JP (1) JPS6160158A (ja)

Also Published As

Publication number Publication date
JPS6160158A (ja) 1986-03-27

Similar Documents

Publication Publication Date Title
JPH0370812B2 (ja)
JPH02128250A (ja) 情報処理装置のアクセス制御回路
JP2800540B2 (ja) パネル監視方式
US5434979A (en) Disk drive controller
JPH021014A (ja) 電子機器
JPS58181134A (ja) デ−タ転送回路
JPH06110828A (ja) メモリ制御装置
JPS63187368A (ja) Cad部品ライブラリのアクセス方式
JPS61251943A (ja) デ−タ処理装置
JPH08314801A (ja) メモリ管理方式
JPH04432Y2 (ja)
JPH08297916A (ja) データ記録装置
JPH0215355A (ja) コンピュータ表示システム
JPH0261749A (ja) データ転送装置
JPS60159954A (ja) メモリ制御方式
JPH05120128A (ja) ローカルメモリアクセス制御システム
JPH03259335A (ja) データ処理装置
JPH0341849B2 (ja)
JPH0240752A (ja) 装置情報転送方式
JPH02121043A (ja) データ処理装置
JPH05250496A (ja) 運用情報書き替え方式
JPS60101662A (ja) Dma転送方式
JPH02199556A (ja) ファイル装置のダンプ方式
JPH02220143A (ja) パーソナルコンピュータシステム
JPH0118453B2 (ja)