JPH03257645A - メモリ装置 - Google Patents

メモリ装置

Info

Publication number
JPH03257645A
JPH03257645A JP5713590A JP5713590A JPH03257645A JP H03257645 A JPH03257645 A JP H03257645A JP 5713590 A JP5713590 A JP 5713590A JP 5713590 A JP5713590 A JP 5713590A JP H03257645 A JPH03257645 A JP H03257645A
Authority
JP
Japan
Prior art keywords
memory
address
address pointer
area
pointer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5713590A
Other languages
English (en)
Inventor
Mikio Ogisu
荻須 幹雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP5713590A priority Critical patent/JPH03257645A/ja
Publication of JPH03257645A publication Critical patent/JPH03257645A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、メモリアドレスの下限と上限を示すアドレス
ポインタを持ち、上限アドレスを越えると下限アドレス
に、逆に下限アドレスを越えると上限アドレスのメモリ
をアクセスするループメモリ装置に関するものである。
従来の技術 従来、一定のメモリ内をループするメモリでは、−旦メ
モリに値を書き込んた後、順次読み出していくという定
数テーブル的な使用に対応するもので、ループ形式は採
用しているが、メモリに一度書き込んだ同じ値を何回も
使用するという使われ方がほとんどであった。従って、
−度書き込んだ値に書き込み保護をかける場合、ループ
メモリ領域全体を書き込み禁止領域とし、読み出しのみ
を行なえるようにするという方法がとられていた。
これに対し、メモリをテンポラリデータを格納する用途
として使用する場合は、メモリ領域がノ\−ド的に制限
されるため、一定のメモリ領域をテンボラリン領域とし
て使用し、使用済の部分から順次データを重ね書きくオ
ーバーライド)するという方法がとられている。この場
合、一定の領域を越えると使用済領域を指定するが、こ
れは一種のループメモリ方法である。
発明が解決しようとする課題 しかしながら、メモリアドレスがループするようにソフ
トウェアでアドレス判断をしており、ソウトウエアの負
担や、アドレス判断のため、スルーブツトが低下すると
いう問題点があった。更に、ループするメモリ領域に対
し、保護機能を持たせる場合、データを新たに書き込ん
だ領域には、書き込みに対する保護を、使用済領域には
、保護をかけないという、二重の設定が必要であり、こ
れもソフトウェア処理されていた。
本発明は上記従来の課題を解決するもので、未使用のメ
モリ領域に対してはメモリ保護を行ない、使用済のメモ
リ領域に対しては保護をかけないメモリをテンポラリ用
途等に使用する場合、有効なループメモリ構造をとるメ
モリ装置を提供することを目的としている。
課題を解決するための手段 この課題を解決するために本発明のメモリ装置は、これ
から使用しようとする未使用領域に対するポインタと新
たにデータを書き込み領域を示すポインタを持ち、両ポ
インタではさまれた領域に対してのみメモリ保護をかけ
、またシステムの汎用性を持たせるため、ループする領
域の上限と下限を示す、任意指定可能な2本のポインタ
を持つように構成されている。
作用 この構成により、メモリ保護が容易に実現でき、ソフト
ウェアの負担、処理が軽減でき、システムのスルーブツ
トを向上させることができる。
実施例 以下本発明の実施例について説明する。
第1図は本発明のメモリ装置の構成を示した図である。
上限アドレスポインタ2はループメモリの上限を示すポ
インタ、下限アドレスポインタ3はループメモリの下限
を示すポインタであり、メモリ1の上限アドレスポイン
タ2と下限アドレスポインタ3ではさまれた領域がルー
プメモリとして動作する。上限アドレスポインタ2及び
下限アドレスポインタ3はユーザにより任意設定が可能
である。ロードアドレスポインタ4は新たにデータをロ
ードする領域の先頭を示すポインタ、カレントアドレス
ポインタ5はこれから使用する領域の先頭を示すポイン
タである。データを書き込む(以下ロードと記す)する
場合、ロードアドレスポインタ4を先頭とする領域に対
し、ロードが開始される。データがロードされるとロー
ドポインタ4の値は順次更新される。比較器6によりロ
ードアドレスポインタ4と上限アドレスポインタ2の値
が比較され、ロードアドレスポインタ4の値が上限アド
レスポインタ2の値を越えるとロードアドレスポインタ
4の値には下限アドレスポインタ3の値が書き込まれる
。データのロードはロードアドレスポインタ4の値がカ
レントアドレスポインタ5の値と一致するまで継続され
る。ロードアドレスポインタ4とカレントアドレスポイ
ンタ5の比較は比較器6により行なわれる。次に、ルー
プメモリ領域のデータを使用する場合、メモリアドレス
がアドレスレジスタ8に格納され、比較器6に入力され
る。メモリアドレスは上限アドレスポインタ2.ロード
アドレスポインタ4.カレントアドレスポインタ5.下
限アドレスポインタ3の値と比較される。比較の結果、
上限アドレスポインタ2とロードアドレスポインタ4の
間にメモリアドレスが位置する場合とカレントアドレス
ポインタ5と下限アドレスポインタ3の間にメモリアド
レスが位置する場合にリード/ライト信号(以下R/W
信号)9.10が出力され、メモリに対して読み出し、
書き込みが可能となる。メモリアドレスがロードアドレ
スポインタ4とカレントアドレスポインタ5の間に位置
するときはリード信号(以下R信号と記す)11が出力
され読み出しのみが許可される。メモリアドレスが上限
アドレスポインタ2の値を越えると比較器6からエラー
信号12が出力され、加算器7に於いてメモリアドレス
値から上限アドレスポインタ2の値が引算されて、その
値を新しいメモリアドレス値とし、アドレスレジスタ8
に対して書き替えが行なわれる。下限アドレスポインタ
3の値より小さい場合、比較器6からエラー信号12が
出力され、加算器7でメモリアドレス値と下限アドレス
ポインタ3の値を加算され、その値を新しいメモリアド
レス値とし、アドレスレジスタ8に対して書き替えが行
なわれる。メモリに対するアクセスはこの新しいメモリ
アドレス値によって行なわれる。
カレントアドレスポインタ5とロードアドレスポインタ
4にはさまれた領域は未使用空間であり、誤まって書き
込み動作が行なわれた場合、保護がかかりデータの書き
替えを防ぐことができる。カレントアドレスポインタ5
の値はメモリへのアクセスとともに更新される。カレン
トアドレスポインタ5の値の更新により、停止していた
データのロードが再開される。上限アドレス及び下限ア
ドレス内でループ構造をとることができ、テンポラリ領
域として使用する場合、使用済領域を順次書き替えて次
のデータ格納領域として使用でき、メモリを効率良く使
うことができる。また、保護機能を有しており、未使用
領域に対して書き込み保護ができる。
第2図は本発明のポインタ制御構成を示した図である。
使用するデータ或いはロードするデータのメモリアドレ
スの高い方から低い方へ使用するか、低い方から高い方
へ使用するかを方向指定しレジスタ13により決定する
。ロードアドレスポインタ4或いはカレントアドレスポ
インタ5の値は加算器7により更新されていくが、方向
指定レジスタ13をメモリアドレスの低い方から高い方
に使用するようにセットするとロードの際やデータを使
用した際にロードアドレスポインタ4またはカレントア
ドレスポインタ5の値をどれだけの大きさのデータをロ
ードしたか或いは使用したかを示すデータサイズ情報と
ロードアドレスポインタ4或いはカレントアドレスポイ
ンタ5との加算が加算器7によって行なわれる。ロード
アドレスポインタ4或いはカレントアドレスポインタ5
の値は上限アドレスポインタ2の値を越えるまで加算が
続けられ、比較器6によりロードアドレスポインタ4或
いはカレントアドレスポインタ5と上限アドレスポイン
タ2の値が一致すると判断されると、ロードアドレスポ
インタ4或いはカレントアドレスポインタ5には下限ア
ドレスポインタ3の値が格納され、ある−窓領域を巡回
するメモリが構成される。方向指定レジスタ13がメモ
リアドレスの高い方から低い方にしようするように指定
されるとデータサイズ情報とロードアドレスポインタ4
或いはカレントアドレスポインタ5との減算が行なわれ
る。つまり、ロードアドレスポインタ4とカレントアド
レスポインタ5の値はデータサイズ情報分だけ減ってい
き下限アドレスポインタ3の値と一致したと比較器6で
判断されるとロードアドレスポインタ4或いはカレント
アドレスポインタ5には上限アドレスポインタ2の値が
格納される。メモリを使用する方法が任意に設定できる
ことにより、様々な用途にループメモリが使用でき、シ
ステムの柔軟性が向上する。
発明の効果 以上のように本発明によれば、テンポラリ領域としてル
ープメモリを使用することができ、効率の良いメモリ使
用をすることができる。また、保護機能を有しているこ
とから、高い信頼性を持つ柔軟性を持ったシステムを提
供でき、ソフトウェアの負担も軽減することができる。
【図面の簡単な説明】
第1図は本発明のメモリ装置の構成を示した図、第2図
は本発明のポインタ制御構成を示した図である。 1・・・・・・メモリ、2・・・・・・上限アドレスポ
インタ、3・・・・・・下限アドレスポインタ、4・・
・・・・ロードアドレスポインタ、5・・・・・・カレ
ントアドレスボイン夕、6・・・・・・比較器、7・・
・・・・加算器、8・・・・・・アドレスレジスタ、9
,10・・・・・・R/W信号、11・・・・・・R信
号、12・・・・・・エラー信号、13・・・・・・方
向指定レジスタ。

Claims (1)

    【特許請求の範囲】
  1. (1)リードライト可能なRAMメモリに於いて、メモ
    リアドレスの下限と上限の値を任意に設定できるアドレ
    スポインタを持ち、上限アドレスを越えると下限アドレ
    スに、逆に、下限アドレスを越えると上限アドレスのメ
    モリをアクセスするループメモリ構造をとり、現在使用
    しているメモリアドレスを示すポインタと新たなデータ
    をロードするメモリアドレスを示すポインタにより、順
    次新しいデータがロードでき、かつ、前記現在使用して
    いるメモリアドレスを示すポインタと新たにデータをロ
    ードするメモリアドレスを示すポインタにはさまれた領
    域はリードのみ可能な保護機能を持つこと特徴とするメ
    モリ装置。(2)使用するデータのアドレス或いはロー
    ドするデータのアドレス方向を正側或いは負側に任意指
    定でき、指定された方向に基づいて現在使用しているメ
    モリアドレスを示すポインタ或いは新たなデータをロー
    ドするメモリアドレスを示すポインタの値を自動的に増
    減させることを特徴とする特許請求の範囲第1項記載の
    メモリ装置。
JP5713590A 1990-03-08 1990-03-08 メモリ装置 Pending JPH03257645A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5713590A JPH03257645A (ja) 1990-03-08 1990-03-08 メモリ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5713590A JPH03257645A (ja) 1990-03-08 1990-03-08 メモリ装置

Publications (1)

Publication Number Publication Date
JPH03257645A true JPH03257645A (ja) 1991-11-18

Family

ID=13047119

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5713590A Pending JPH03257645A (ja) 1990-03-08 1990-03-08 メモリ装置

Country Status (1)

Country Link
JP (1) JPH03257645A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5099637A (ja) * 1973-12-31 1975-08-07
JPS59200361A (ja) * 1983-04-14 1984-11-13 エステイ−シ− ピ−エルシ− デイジタルプロセツサ及び処理方式
JPS61148547A (ja) * 1984-12-24 1986-07-07 Canon Inc メモリ制御装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5099637A (ja) * 1973-12-31 1975-08-07
JPS59200361A (ja) * 1983-04-14 1984-11-13 エステイ−シ− ピ−エルシ− デイジタルプロセツサ及び処理方式
JPS61148547A (ja) * 1984-12-24 1986-07-07 Canon Inc メモリ制御装置

Similar Documents

Publication Publication Date Title
JPH03257645A (ja) メモリ装置
JPS6220583B2 (ja)
JPS60252973A (ja) ダイナミツクロ−デイング制御方式
JP3022011B2 (ja) データバックアップシステム
JPH04205144A (ja) マイクロプロセッサ
JP2716254B2 (ja) リストベクトル処理装置
JPH04105110A (ja) 電源制御装置
JP3789248B2 (ja) プログラムロード方法、プログラムロード装置及びその記録媒体
JPS5933553A (ja) デ−タ処理装置
JPH01300352A (ja) ダンプ領域指示制御方式
JPH01166148A (ja) メモリアクセス装置
JPS58203700A (ja) メモリ内の情報プライバシ−保護装置
JP2798492B2 (ja) リストベクトル処理装置
JPH04152443A (ja) データ記憶方法および記憶装置
JPH0675863A (ja) 誤り検出修正機能付メモリファイル
JPH10240627A (ja) セクタ管理方法及び装置
JPH02105237A (ja) 順編成ファイルのデータ更新方式
JPH02205937A (ja) 情報処理システム
JPS6124737B2 (ja)
JPS63165931A (ja) 不連続命令フエツチアドレス情報記憶方式
JPH05165603A (ja) メモリコントローラ
JPS62182925A (ja) 共有されるプログラムのパツチ修正方法
JPH07129333A (ja) 半導体ディスク装置
JPH0512029A (ja) 管理テーブル使用によるプログラムのロードシステム
JPS6353641A (ja) プログラム修正方式