JPH02310657A - バス接続装置 - Google Patents

バス接続装置

Info

Publication number
JPH02310657A
JPH02310657A JP13245289A JP13245289A JPH02310657A JP H02310657 A JPH02310657 A JP H02310657A JP 13245289 A JP13245289 A JP 13245289A JP 13245289 A JP13245289 A JP 13245289A JP H02310657 A JPH02310657 A JP H02310657A
Authority
JP
Japan
Prior art keywords
level
processing
interruption
input
interrupt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13245289A
Other languages
English (en)
Inventor
Nobuko Ishimaru
石丸 暢子
Hiroyuki Eguchi
江口 裕之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP13245289A priority Critical patent/JPH02310657A/ja
Publication of JPH02310657A publication Critical patent/JPH02310657A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、データ処理装置に利用する。特に、中央処理
装置の処理レベルに応じて入出力装置の割込み処理を実
行するデータ処理装置のバス接続装置に関する。
〔概要〕
本発明は、中央処理装置の処理レベルに応じて入出力装
置の割込み処理を実行するデータ処理装置に利用される
バス接続装置において、割込み処理要求の処理をバス接
続装置内で行う1−とにより、 中央処理装置の処理レベル変更時の負担を軽減しかつバ
スの転送処理能力の低下を防止することができるように
したものである。
〔従来の技術〕
従来例では、各入出力装置の割込み処理起動要求に対し
て中央処理装置の処理レベルにより割込み受付可能か否
かを中央処理装置が判断し、受付不可の場合に要求元入
出力装置に割込み受付不可の応答を返す。割込み受付不
可の応答を受は取った入出力装置は中央処理装置からの
処理レベルの変更通知を待つ状態すなわちベンディング
状態になる。中央処理装置からの処理レベル変更通知を
受は取ると、ベンディング状態にあった入出力装置は再
度割込み処理起動要求を実行する。
〔発明が解決しようとする問題点〕
このように、従来例では、バス接続装置によりバスを増
設してこのバスに接続された入出力装置を多重に使用す
る処理に際して、各レベルの変更の度にベンディング中
の入出力装置から割込み処理要求が発生し、中央処理装
置の処理能力およびバスの転送処理能力が低下する欠点
がある。
本発明は、このような欠点を除去するもので、増設バス
に接続された入出力装置の割込み処理起動要求をバス接
続装置内で処理することにより、中央処理装置の処理お
よび基本バス転送処理能力を向上させることができるバ
ス接続装置を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、中央処理装置での処理レベルの更新の都度こ
の更新された処理レベルが送出される第一のバスとこの
更新された処理レベルに応じて再割込み要求を発行する
入出力制御装置が接続された第二のバスとを接続する経
路に挿入されたバス接続装置において、上記第一のバス
を経由する処理レベルを保持する保持手段と、上記入出
力制御装置が発行する再割込み要求に応じてこの入出力
制御装置に設定された割込み処理レベルと上記保持手段
に保持された処理レベルとを比較するレベル比較手段と
、このレベル比較手段の比較結果に基づいて再割込み要
求を上記中央処理装置に伝達するかまたは上記入出力制
御装置を割込み待ち状態にさせる判断手段とを備えたこ
とを特徴とする。
〔作用〕
中央処理装置の処理レベル変更通知を増設バスに接続さ
れた入出力装置に伝達すると共に、中央処理装置の処理
レベルを保持する。この処理レベル変更通知に応じる入
出力装置からの中央処理装置への割込み処理起動要求に
ついて、割込みレベルレジスタの値と比較し、高レベル
の割込み処理起動要求については基本バスに伝達して中
央処理装置に割込み処理起動要求を実行し、低レベルま
たは同レベルの割込み処理起動要求については割込み受
付不可応答を要求元の入出力装置に通知する。
〔実施例〕
以下、本発明の一実施例について図面を参照して説明す
る。図はこの実施例の構成を示すブロック構成図である
この実施例は、図に示すように、中央処理装置10と、
入出力制御装置30および60と、バス接続装置40と
を備え、ここで、中央処理装置10は、処理レベル報告
回路70を備え、また、バス接続装置40は、処理レベ
ルレジスタ80と、割込み処理起動要求レベルレジスタ
90と、処理レベル変更通知伝送回路100と、割込み
レベル比較回路110と、割込み不可応答回路120と
、割込み処理起動要求伝達回路130とを備える。
すなわち、この実施例は、中央処理装置10での処理レ
ベルの更新の都度この更新された処理レベルが送出され
る第一のバスである基本バス20とこの更新された処理
レベルに応じて再割込み要求を発行する入出力制御装置
60が接続された第二のバスである増設バス50とを接
続する経路に挿入され、上記第一のバス20を経由する
処理レベルを保持する保持手段である処理レベルレジス
タ80と、入出力制御装置60が発行する再割込み要求
に応じてこの入出力制御装置60に設定された割込み処
理レベルと上記保持手段に保持された処理レベルとを比
較するレベル比較手段である割込みレベル比較回路lO
と、このレベル比較手段の比較結果に基づいて再割込み
要求を中央処理装置10に伝達するかまたは入出力制御
装置30を割込み待ち状態にさせる判断手段である割込
み処理起動要求伝達回路130および割込み不可応答1
20とを備える。
次に、この実施例の動作を説明する。
中央処理装置10に対して入出力装置30または入出力
装置60が割込み処理要求を実行するに際して割込みレ
ベルをバス転送により中央処理装置10に伝達する。中
央処理装置10は実行中の処理のレベルより高い場合は
、割込み処理受付応答を転送元の入出力装置30または
入出力装置60に返す。実行中の処理のレベルと同じか
低い場合は、割込み処理受付不可応答を転送元の入出力
装置30または入出力装置60に返し、割込み待ち(ベ
ンディング)状態にさせる。中央処理装置10は処理プ
ログラムの処理レベルの変更を行うと、処理レベル報告
回路70により基本バス20に接続されている入出力装
置A30およびバス接続装置40に対して変更後の処理
レベルを報告する。バス接続装置40は、レベル変更通
知伝達回路100により増設バス50に接続された入出
力装置60に中央処理装置IOの処理レベルの変更を通
知すると共に、処理レベルレジスタ80の内容を更新す
る。割込み待ち状態の入出力装置30または入出力装置
60は中央処理装置10の処理レベルの変更通知に応じ
て再割込み要求を起動する。
バス接続装置40は入出力装置60からの割込み処理レ
ベルをバス接続装置40の割込み処理起動要求レベルレ
ジスタ90に取り込み、処理レベルレジスタ80の内容
と割込みレベル比較回路110でレベルを比較し、割込
みレベルが高い場合は、割込み処理起動要求伝達回路1
30から割込み処理起動要求を伝達し、割込みレベルが
同じかまたは低い場合は、バス接続装置40の割込み不
可応答回路120で入出力装置60を割込み待ち状態に
させる。
〔発明の効果〕
本発明は、以上説明したように、中央処理装置に対する
割込み処理要求をバス接続装置内で処理するので、入出
力装置の増設による中央処理装置の処理レベル変更時の
処理能力の低下を防止し、かつ基本バス転送処理能力の
低下を防止することができる効果がある。
【図面の簡単な説明】
図は、本発明実施例の構成を示すブロック構成図。 10・・・中央処理装置、20・・・基本バス、30.
60・・・入出力制御装置、40・・・バス接続装置、
50・・・増設バス、70・・・処理レベル報告回路、
80・・・処理レベルレジスタ、90・・・割込み処理
起動要求レベルレジスタ、100・・・処理レベル変更
通知伝達回路、110・・・割込みレベル比較回路、1
20・・・割込み不可応答回路、130・・・割込み処
理起動要求伝達回路。

Claims (1)

  1. 【特許請求の範囲】 1、中央処理装置での処理レベルの更新の都度この更新
    された処理レベルが送出される第一のバスとこの更新さ
    れた処理レベルに応じて再割込み要求を発行する入出力
    制御装置が接続された第二のバスとを接続する経路に挿
    入されたバス接続装置において、 上記第一のバスを経由する処理レベルを保持する保持手
    段と、 上記入出力制御装置が発行する再割込み要求に応じてこ
    の入出力制御装置に設定された割込み処理レベルと上記
    保持手段に保持された処理レベルとを比較するレベル比
    較手段と、 このレベル比較手段の比較結果に基づいて再割込み要求
    を上記中央処理装置に伝達するかまたは上記入出力制御
    装置を割込み待ち状態にさせる判断手段と を備えたことを特徴とするバス接続装置。
JP13245289A 1989-05-25 1989-05-25 バス接続装置 Pending JPH02310657A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13245289A JPH02310657A (ja) 1989-05-25 1989-05-25 バス接続装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13245289A JPH02310657A (ja) 1989-05-25 1989-05-25 バス接続装置

Publications (1)

Publication Number Publication Date
JPH02310657A true JPH02310657A (ja) 1990-12-26

Family

ID=15081687

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13245289A Pending JPH02310657A (ja) 1989-05-25 1989-05-25 バス接続装置

Country Status (1)

Country Link
JP (1) JPH02310657A (ja)

Similar Documents

Publication Publication Date Title
JPH02310657A (ja) バス接続装置
JPH02128250A (ja) 情報処理装置のアクセス制御回路
JPH01305461A (ja) バス使用権制御方式
KR100199021B1 (ko) 순차식 pci 버스용 다중 인터럽트 제어장치 및 방법
JPS6213706B2 (ja)
JPS60183659A (ja) 情報転送制御方式
JP2586157B2 (ja) システム制御装置
JPH0325552A (ja) バス接続装置
JPS61134862A (ja) Cpuウエイト時間制御方式
JP2699604B2 (ja) バス接続装置
JPS60168240A (ja) 割込処理回路
JP2737179B2 (ja) バスシステム
JP2842639B2 (ja) データ転送方式
JP2666782B2 (ja) 多重バス制御システム
JP2976343B2 (ja) 起動受け付け方法
JPH04274524A (ja) プロセス間通信制御方式
JPS61264829A (ja) ネツトワ−ク制御装置の割込み制御方式
JPH0374751A (ja) 入出力制御装置
JPH05114906A (ja) 端末装置のデータ送信制御方法
JPH03265250A (ja) 通信制御装置
JPH0573512A (ja) マルチプロセツサシステム
JPH08101807A (ja) Dmaコントローラ
JPS6168665A (ja) 電子計算機における入出力制御装置
JPS63300346A (ja) Dma制御方式
JPS63265349A (ja) デ−タ転送制御装置