JPH02215953A - エンジン制御装置 - Google Patents

エンジン制御装置

Info

Publication number
JPH02215953A
JPH02215953A JP8936189A JP3618989A JPH02215953A JP H02215953 A JPH02215953 A JP H02215953A JP 8936189 A JP8936189 A JP 8936189A JP 3618989 A JP3618989 A JP 3618989A JP H02215953 A JPH02215953 A JP H02215953A
Authority
JP
Japan
Prior art keywords
reset
signal
cpu
voltage
ram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8936189A
Other languages
English (en)
Inventor
Shigeki Yamada
茂樹 山田
Shoji Sasaki
昭二 佐々木
Kenji Tabuchi
憲司 田渕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Automotive Systems Engineering Co Ltd
Original Assignee
Hitachi Automotive Engineering Co Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Automotive Engineering Co Ltd, Hitachi Ltd filed Critical Hitachi Automotive Engineering Co Ltd
Priority to JP8936189A priority Critical patent/JPH02215953A/ja
Publication of JPH02215953A publication Critical patent/JPH02215953A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrical Control Of Air Or Fuel Supplied To Internal-Combustion Engine (AREA)
  • Combined Controls Of Internal Combustion Engines (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はエンジン制御装置に係り、特に電源瞬断時のシ
ステム回復時間の改善に関する。
〔従来の技術〕
従来、装置に印加される。電圧が低下した時RAMに記
憶されたデータを確保する方法としては特願昭61−9
9486号記載のように必要なデータを退避させた後、
RAMをスタンバイ状態にし、CPUにリセットをかけ
るものがある。
〔発明が解決しようとする課題〕
上記従来技術で電源瞬断により一度CPUがリセットさ
れてから復帰するまでの時間が電源投入時システムをリ
セットする(パワーオンリセット)時間と同じであるた
め、電源瞬断時、システムの復帰に要する時間が大きい
という問題があった。
(3111題を解決するための手段〕 上記目的は、システムの電圧低下分に応じてCPUリセ
ット時間を変えることにより達成される。
〔作用〕
RAMバックアップ装置にて低電圧を検出した場合低下
した電圧に応じてCPUのリセット時間を変えることに
より電源瞬断時のリセット時間を短かくすることができ
る。
〔実施例〕
以下1本発明の一実施例を図面を用いて説明する。
第1図は本発明の概要を示す図面である。1はCPUで
エンジンの各種入力信号を基準に最適の燃料噴射量や点
火時期を演算する。2は演算結果や演算に必要な各種デ
ータを記憶し書き込み及び読み出し可能なメモリRAM
である。
Vaはバッテリ電圧であり通常12V程度の電圧がある
m Vccは定電圧電源であり、CPUI。
RAM2の各種ICへの電源電圧を供給し通常5V程度
である。この定電圧電源Vccが始動時や電源瞬断時C
PUI、RAM2の動作限界電圧(3V程度)まで低下
する場合があり、CPUが正常動作せずプログラム暴走
状態となり、RAM5に異常なデータを書き込む場合が
ある。それを防ぐために、RAMバックアップ回路3に
より、定電圧電源Vccが所定の電圧以下になった時、
CPU1にNMI信号3aを入力し、重要なデータをR
AM2に退避させる。その後所定の遅延時間t(100
us程度)後RAM2をスタンバイ状態にするRAMス
タンバイ信号2aをRAM2に出力する。これと同時に
、RAMスタンバイ信号2aをR1”R6,Tt〜Ta
、Dt、Dz、C1,OPiより構成される回路に入力
することによりCPUリセット信号lalHighから
LowにしてCPUIの動作を停止させて、RAMZ内
のデータを確保する。
一方電源Vaの瞬断等で定電圧電源Vccが一旦低下後
復帰する場合は、定電圧電源Vccが所定の電圧以上に
なった時NMI信号3a、スタンバイ信号2aがLow
からl(ighになり、それよりT遅れたタイミングで
リセット信号がLowからHighになりCPUが復帰
する。この時CPUをリセットするのに要する時間Tは
、スタンバイ信号2aがHi ghになりT1.Tzを
ONさせR3を通じてC1を充電しC1端子電圧6がD
2クランプ電圧7と等しくなるまでに要する時間である
からC1端子電圧6の電圧降下分すなわち電源電圧VB
の降下分に比例したものとなる。
第3図は特開昭61−99486号より抜き出した従来
のシステムであり、第4図は電源瞬断時、第5図は電源
投入時の各部の波形を表わしているが電源投入時または
、瞬断時のいずれの場合でもスタンバイ信号がLowか
らHighに変化してからCPUがリセットされるまで
のT1が等しく、そのため電源瞬断により定電圧電源が
低下しスタンバイ信号がLowになると定電圧電源が復
帰しスタンバイ信号がHighになってもCPUがリセ
ットされるまでに電源投入時の場合と同じ時間を要する
本発明は上記のような従来回路の特性を改善することが
できる。
〔発明の効果〕
本発明によれば電源電圧が瞬断しCPUにリセットが生
じた場合でも瞬断時間に応じてCPUを復帰させること
ができるので、短時間の瞬断の場合短時間でCPUを復
帰させることができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
本発明の詳細な説明す今タイミング図、第3図は従来回
路のブロック図、第4図、第5図は従来回路の動作を説
明するタイミング図である。 1・・・CPU、2・・・RAM、3・・・低電圧検出
回路、4・・・Dely回路、5・・・リセット回路、
6・・・CI端子電圧、7・・・D2クランプ電圧、1
−a・・・CPUリセット信号、L −6−P −Ru
 n信号、2−a・・・RAMスタンバイ信号、3−a
・・・NMI信号。

Claims (1)

    【特許請求の範囲】
  1. 1.エンジン状態を検出するセンサー群からの信号を取
    り込み、少なくとも上記信号を基準にエンジンに必要な
    制御信号を演算するCPU(Central Proc
    essing Unit)と上記CPUで演算した結果
    を制御信号として出力するI/O(Input/Out
    put)と上記演算のプログラムを記憶している読み出
    し専用のROM(Read Only Memory)
    と、演算に必要なデータを書き込み及び読み出し可能な
    RAM(Randam Access Memory)
    と、低電圧を検出して上記RAMに記憶されているデー
    タを確保するRAMバックアップ装置を備えたエンジン
    制御装置において、電圧の低下分に比例してCPU復帰
    時のリセット時間を変化させることを特徴とするエンジ
    ン制御装置。
JP8936189A 1989-02-17 1989-02-17 エンジン制御装置 Pending JPH02215953A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8936189A JPH02215953A (ja) 1989-02-17 1989-02-17 エンジン制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8936189A JPH02215953A (ja) 1989-02-17 1989-02-17 エンジン制御装置

Publications (1)

Publication Number Publication Date
JPH02215953A true JPH02215953A (ja) 1990-08-28

Family

ID=12462780

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8936189A Pending JPH02215953A (ja) 1989-02-17 1989-02-17 エンジン制御装置

Country Status (1)

Country Link
JP (1) JPH02215953A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0230498A (ja) * 1988-07-14 1990-01-31 Toyo Commun Equip Co Ltd プリント板加工用プレス抜き金具

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0230498A (ja) * 1988-07-14 1990-01-31 Toyo Commun Equip Co Ltd プリント板加工用プレス抜き金具

Similar Documents

Publication Publication Date Title
US7103738B2 (en) Semiconductor integrated circuit having improving program recovery capabilities
US6378083B1 (en) Watch dog timer device
JPS62157953A (ja) 異常検知機能を備えたマイクロコンピユ−タ
JPS62258154A (ja) デ−タ・バツクアツプ装置
JPH02215953A (ja) エンジン制御装置
US6888267B2 (en) Battery backed memory with low battery voltage trip, disconnect and lockout
JP2967219B2 (ja) ディジタル・コンピュータの外部電源瞬断対処装置
JPH0325813B2 (ja)
JP2782784B2 (ja) マイクロコンピュータの制御装置
JP2583266B2 (ja) エンジン制御方法、及び、エンジン制御装置
JP2003216281A (ja) 制御装置
JPH0728572A (ja) 停電時自動データ保存装置
JPH01245322A (ja) マイクロプロセッサの停電制御回路
JP2778299B2 (ja) プログラマブルコントローラ
JPH01267756A (ja) コンピュータ制御装置
JPH0687213B2 (ja) データ処理装置
JPH05108503A (ja) 停電処理方式
JP3178129B2 (ja) メモリバックアップ保護装置
JP2674862B2 (ja) 半導体記憶装置のバックアップ電源監視装置
JPH02264317A (ja) データ処理装置
JPH039487B2 (ja)
JPS62222318A (ja) 情報処理装置
JPH02100744A (ja) 電子機器
JPS62157955A (ja) メモリプロテクト回路
JPH06113483A (ja) 無停電電源装置のバッテリ容量監視方式