JPH01245322A - マイクロプロセッサの停電制御回路 - Google Patents
マイクロプロセッサの停電制御回路Info
- Publication number
- JPH01245322A JPH01245322A JP63074115A JP7411588A JPH01245322A JP H01245322 A JPH01245322 A JP H01245322A JP 63074115 A JP63074115 A JP 63074115A JP 7411588 A JP7411588 A JP 7411588A JP H01245322 A JPH01245322 A JP H01245322A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- supply voltage
- signal
- mpu
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012544 monitoring process Methods 0.000 claims abstract description 16
- 238000000034 method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 6
- 230000007423 decrease Effects 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Power Sources (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
この発明は、停電あるいは瞬停時のように電源電圧が低
下し、次に復帰したときに、マイクロプロセッサ(以下
MPUとも略記する)の誤動作を防止するための停電制
御回路に関する。 なお以下各図において同一の符号は同一もしくは相当部
分を示す。
下し、次に復帰したときに、マイクロプロセッサ(以下
MPUとも略記する)の誤動作を防止するための停電制
御回路に関する。 なお以下各図において同一の符号は同一もしくは相当部
分を示す。
一般に、マイクロプロセッサ(MPU)を使用した機器
において停電あるいは瞬停等により電源電圧が低下した
場合、この電源電圧がMPUの正常動作下限電圧を下回
る前に、MPUにデータの退避等の必要な処理を実施さ
せ、その後さらに電源電圧が前記の正常動作下限電圧を
下回ったときにMPUが誤動作をしないようにMPUを
リセット状態に保持しておくことが必要である。 第3図は上記目的のための従来の停電制御回路の構成を
示すブロック図であり、第4図は第3図の各部波形を示
したものである。 第3図において、電圧監視回路1は電源電圧Aが所定の
設定電圧VPまで低下したとき、割込信号Bを出力する
。設定電圧■Pは前記電圧監視回路の入力側に接続され
た抵抗器3および4による分圧比で決まる。あらかじめ
設定された電圧であり、MPU2の正常動作下限電圧に
対し、余裕のある電圧レベルである。 割込信号BはMPU2への割込入力となり、この入力に
よりMPU2は電源電圧Aがさらに低下する前に、デー
タの退避等必要な停電処理を終了し、プログラムにより
動作停止状態になる。 その後、電源電圧Aが所定の設定電圧VSまで低下する
と、電圧監視回路1はリセット信号Cを出力する。 設定電圧VSは前記の設定電圧vpと同様、あらかじめ
設定された電圧であり、割込信号Bが出力されてからリ
セット信号Cが出力されるまでの遅延時間t1は、MP
U2が前記停電処理を実施するのに要する時間に対し若
干の余裕を持たせる必要がある。前記リセット信号Cは
MPU2のリセット信号となり、電源電圧Aが低下して
いく過程でMPU2をリセット状態に保持し、誤動作を
防止する。
において停電あるいは瞬停等により電源電圧が低下した
場合、この電源電圧がMPUの正常動作下限電圧を下回
る前に、MPUにデータの退避等の必要な処理を実施さ
せ、その後さらに電源電圧が前記の正常動作下限電圧を
下回ったときにMPUが誤動作をしないようにMPUを
リセット状態に保持しておくことが必要である。 第3図は上記目的のための従来の停電制御回路の構成を
示すブロック図であり、第4図は第3図の各部波形を示
したものである。 第3図において、電圧監視回路1は電源電圧Aが所定の
設定電圧VPまで低下したとき、割込信号Bを出力する
。設定電圧■Pは前記電圧監視回路の入力側に接続され
た抵抗器3および4による分圧比で決まる。あらかじめ
設定された電圧であり、MPU2の正常動作下限電圧に
対し、余裕のある電圧レベルである。 割込信号BはMPU2への割込入力となり、この入力に
よりMPU2は電源電圧Aがさらに低下する前に、デー
タの退避等必要な停電処理を終了し、プログラムにより
動作停止状態になる。 その後、電源電圧Aが所定の設定電圧VSまで低下する
と、電圧監視回路1はリセット信号Cを出力する。 設定電圧VSは前記の設定電圧vpと同様、あらかじめ
設定された電圧であり、割込信号Bが出力されてからリ
セット信号Cが出力されるまでの遅延時間t1は、MP
U2が前記停電処理を実施するのに要する時間に対し若
干の余裕を持たせる必要がある。前記リセット信号Cは
MPU2のリセット信号となり、電源電圧Aが低下して
いく過程でMPU2をリセット状態に保持し、誤動作を
防止する。
ところが、上述のような従来の停電制御回路では、割込
信号Bとリセット信号Cが電源電圧Aの電圧レベルに応
じて出力されるため、電源電圧Aが第5図(1)のよう
に変動した場合、即ち電源電圧、へが−亘設定電圧■P
を下回ったのち、設定電圧VSにまで下降することなく
復帰したような場合、割込信号Bは出力されるがリセッ
ト信号Cが出力されず、MPU2が正常動作に復帰でき
ないという問題点があった。 そこで本発明の課題は電源電圧低下の際、−旦MPUへ
停電処理のための割込信号を与えたのちは、所定時間後
にMPUへ必ずリセット信号を与える停電制御回路を提
供することにより、MPUを確実に正常に復帰させ得る
ようにすることにある。
信号Bとリセット信号Cが電源電圧Aの電圧レベルに応
じて出力されるため、電源電圧Aが第5図(1)のよう
に変動した場合、即ち電源電圧、へが−亘設定電圧■P
を下回ったのち、設定電圧VSにまで下降することなく
復帰したような場合、割込信号Bは出力されるがリセッ
ト信号Cが出力されず、MPU2が正常動作に復帰でき
ないという問題点があった。 そこで本発明の課題は電源電圧低下の際、−旦MPUへ
停電処理のための割込信号を与えたのちは、所定時間後
にMPUへ必ずリセット信号を与える停電制御回路を提
供することにより、MPUを確実に正常に復帰させ得る
ようにすることにある。
前記の課題を解決するために本発明の回路は、rマイク
ロプロセッサ(MPU2など)の電源電圧(Aなど)が
所定値を下回ったことを判別して前記マイクロプロセッ
サにデータ退避等の所定の停電処理を行ふべき旨の停電
処理信号(割込信号Bなど)を与える電源電圧監視手段
(電源電圧監視回路IAなど)と、 前記停電処理信号(と同時に出力されるタイマ起動信号
りなど)の出力ののち所定時間(タイマ時間t2など)
の経過を判別して前記マイクロプロセッサにリセット信
号(Eなど)を与えるリセット信号出力手段(リセット
信号発生回路5など)と、を備えたjものとする。
ロプロセッサ(MPU2など)の電源電圧(Aなど)が
所定値を下回ったことを判別して前記マイクロプロセッ
サにデータ退避等の所定の停電処理を行ふべき旨の停電
処理信号(割込信号Bなど)を与える電源電圧監視手段
(電源電圧監視回路IAなど)と、 前記停電処理信号(と同時に出力されるタイマ起動信号
りなど)の出力ののち所定時間(タイマ時間t2など)
の経過を判別して前記マイクロプロセッサにリセット信
号(Eなど)を与えるリセット信号出力手段(リセット
信号発生回路5など)と、を備えたjものとする。
この発明は、電源電圧の低下が発生したとき、電源電圧
監視回路でそれを検出して、この検出出力の1つを割込
信号としてMPUに与えて割込をかけ、電源電圧が正常
動作下限電圧を下回る前にMPUにデータ退避等必要な
停電処理を行わせ、次に前記電圧監視回路からの割込信
号出力後、所定時間を経てリセット信号を出力するリセ
ット発生手段を介し、MPUを確実にリセットするよう
にしたものである。
監視回路でそれを検出して、この検出出力の1つを割込
信号としてMPUに与えて割込をかけ、電源電圧が正常
動作下限電圧を下回る前にMPUにデータ退避等必要な
停電処理を行わせ、次に前記電圧監視回路からの割込信
号出力後、所定時間を経てリセット信号を出力するリセ
ット発生手段を介し、MPUを確実にリセットするよう
にしたものである。
第1図は本発明の一実施例としての構成を示すブロック
回路図で第3図に対応するものである。 また第2図は第1図の各部の波形を示すタイムチャート
である。 第1図において新たな電圧監視回路IAは、電源電圧A
が所定の設定電圧■Pまで低下したとき、MPU2へ割
込信号Bを出力する。設定電圧VPの意味および割込信
号Bの役割は従来の技術で述べた内容と同じである。 この電圧監視回路IAは割込信号Bと同時にタイマ起動
信号りを出力して、この信号りを図外のタイマ回路を備
えたリセット信号発生回路5へ与える。該リセット信号
発生回路5は前記信号りの入力後、所定のタイマ時間t
2の経過を経て、MPU2にリセット信号Eを出力する
。前記の所定のタイマ時間L2は、割込信号Bで割込を
受けたMPU2がデータ退避等の停電処理を行うのに必
要な時間である。
回路図で第3図に対応するものである。 また第2図は第1図の各部の波形を示すタイムチャート
である。 第1図において新たな電圧監視回路IAは、電源電圧A
が所定の設定電圧■Pまで低下したとき、MPU2へ割
込信号Bを出力する。設定電圧VPの意味および割込信
号Bの役割は従来の技術で述べた内容と同じである。 この電圧監視回路IAは割込信号Bと同時にタイマ起動
信号りを出力して、この信号りを図外のタイマ回路を備
えたリセット信号発生回路5へ与える。該リセット信号
発生回路5は前記信号りの入力後、所定のタイマ時間t
2の経過を経て、MPU2にリセット信号Eを出力する
。前記の所定のタイマ時間L2は、割込信号Bで割込を
受けたMPU2がデータ退避等の停電処理を行うのに必
要な時間である。
本発明によれば電源電圧が所定値を下回ったことを判別
してMPUに停電処理を行わせるための割込信号を出力
する電圧監視回路の後段に、前記割込信号または該信号
と同時に出力される信号に基づいて計時を開始し、所定
時間の経過後にMPUへのリセット信号を出力するリセ
ット信号発生回路を設けることとしたので、通常の停電
、瞬停の他、特異な電源電圧変動に対しても、マイクロ
プロセッサの誤動作を確実に防止することができる。
してMPUに停電処理を行わせるための割込信号を出力
する電圧監視回路の後段に、前記割込信号または該信号
と同時に出力される信号に基づいて計時を開始し、所定
時間の経過後にMPUへのリセット信号を出力するリセ
ット信号発生回路を設けることとしたので、通常の停電
、瞬停の他、特異な電源電圧変動に対しても、マイクロ
プロセッサの誤動作を確実に防止することができる。
第1図は本発明の一実施例としての構成を示すブロック
回路図、第2図は第1図の各部波形を示すタイムチャー
ト、第3図は第1図に対応する従来のブロック回路図、
第4図は第3図の各部波形を示すタイムチャート、第5
図は電源電圧が異常な変動をした場合の第4図に対応す
るタイムチャートである。 ■A :電圧監視回路、2:MPU、3,4:抵抗器、
5:リセット信号発生回路、A:電源電圧、B:割込信
号、D:タイマ起動信号、E:リセット信号、■P :
設定電圧、t2 :タイマ時間。 電源電工 Δ 牙1図 オ 2 図
回路図、第2図は第1図の各部波形を示すタイムチャー
ト、第3図は第1図に対応する従来のブロック回路図、
第4図は第3図の各部波形を示すタイムチャート、第5
図は電源電圧が異常な変動をした場合の第4図に対応す
るタイムチャートである。 ■A :電圧監視回路、2:MPU、3,4:抵抗器、
5:リセット信号発生回路、A:電源電圧、B:割込信
号、D:タイマ起動信号、E:リセット信号、■P :
設定電圧、t2 :タイマ時間。 電源電工 Δ 牙1図 オ 2 図
Claims (1)
- 【特許請求の範囲】 1)マイクロプロセッサの電源電圧が所定値を下回った
ことを判別して前記マイクロプロセッサにデータ退避等
の所定の停電処理を行ふべき旨の停電処理信号を与える
電源電圧監視手段と、 前記停電処理信号の出力ののち所定時間の経過を判別し
て前記マイクロプロセッサにリセット信号を与えるリセ
ット信号出力手段と、を備えたことを特徴とするマイク
ロプロセッサの停電制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63074115A JPH01245322A (ja) | 1988-03-28 | 1988-03-28 | マイクロプロセッサの停電制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63074115A JPH01245322A (ja) | 1988-03-28 | 1988-03-28 | マイクロプロセッサの停電制御回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01245322A true JPH01245322A (ja) | 1989-09-29 |
Family
ID=13537880
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63074115A Pending JPH01245322A (ja) | 1988-03-28 | 1988-03-28 | マイクロプロセッサの停電制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01245322A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03174616A (ja) * | 1989-12-01 | 1991-07-29 | Matsushita Electric Ind Co Ltd | マイクロコンピューター |
EP0554462A1 (en) * | 1991-08-27 | 1993-08-11 | Fanuc Ltd. | Method for dealing with instantaneous voltage drop of power supply in cnc equipment, and apparatus therefor |
JP2012060841A (ja) * | 2010-09-13 | 2012-03-22 | Denso Corp | 車両用電子制御装置 |
-
1988
- 1988-03-28 JP JP63074115A patent/JPH01245322A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03174616A (ja) * | 1989-12-01 | 1991-07-29 | Matsushita Electric Ind Co Ltd | マイクロコンピューター |
EP0554462A1 (en) * | 1991-08-27 | 1993-08-11 | Fanuc Ltd. | Method for dealing with instantaneous voltage drop of power supply in cnc equipment, and apparatus therefor |
EP0554462A4 (en) * | 1991-08-27 | 1994-11-09 | Fanuc Ltd | Method for dealing with instantaneous voltage drop of power supply in cnc equipment, and apparatus therefor |
JP2012060841A (ja) * | 2010-09-13 | 2012-03-22 | Denso Corp | 車両用電子制御装置 |
US8760093B2 (en) | 2010-09-13 | 2014-06-24 | Denso Corporation | Electronic control apparatus for a vehicle |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01245322A (ja) | マイクロプロセッサの停電制御回路 | |
JPS62143153A (ja) | 中央処理装置の制御装置 | |
JPH10207586A (ja) | コンピュータの電源オフ制御方式 | |
JPH03148719A (ja) | 無停電電源装置 | |
JP2982294B2 (ja) | プログラマブルコントローラの瞬時停電時間検出方法 | |
JPH0561572A (ja) | デイジタル・コンピユータの外部電源瞬断対処装置 | |
JP2659067B2 (ja) | マイクロコンピュータのリセット回路 | |
JP2000253569A (ja) | 電源制御方法とその装置 | |
JPH04291610A (ja) | マイクロコンピュータのリセット回路 | |
JPH05108503A (ja) | 停電処理方式 | |
JPH04171516A (ja) | リセット回路 | |
JPS62168204A (ja) | デジタル制御装置 | |
JPH0519897A (ja) | 情報処理装置のリセツト制御回路 | |
JPS62123531A (ja) | Cpu監視装置 | |
JPS61169036A (ja) | システム監視装置 | |
JPS5975328A (ja) | 電源異常検出装置 | |
JPS6389941A (ja) | マイクロプロセツサ応用機器の監視制御装置 | |
JPH01231622A (ja) | 電源制御方式 | |
JPH0477935A (ja) | 故障検出回路 | |
JPH033041A (ja) | タイムアウト監視回路 | |
JPS63238641A (ja) | マイクロプロセツサ障害簡易検出方式 | |
JPH0329015A (ja) | コンピュータ利用機器の瞬時停電処理装置 | |
JPH0553618A (ja) | プログラマブルコントローラ | |
JPH07129278A (ja) | マルチプロセッサシステムのリセット制御回路 | |
JPS60105054A (ja) | マイクロコンピユ−タの暴走防止装置 |