JPH0213339B2 - - Google Patents

Info

Publication number
JPH0213339B2
JPH0213339B2 JP56159125A JP15912581A JPH0213339B2 JP H0213339 B2 JPH0213339 B2 JP H0213339B2 JP 56159125 A JP56159125 A JP 56159125A JP 15912581 A JP15912581 A JP 15912581A JP H0213339 B2 JPH0213339 B2 JP H0213339B2
Authority
JP
Japan
Prior art keywords
data
memory
communication
groups
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56159125A
Other languages
English (en)
Other versions
JPS5860367A (ja
Inventor
Akira Watanabe
Kaoru Wakairo
Yasutaka Kishine
Morio Asano
Yoshio Suemitsu
Toshuki Morita
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Shinmaywa Industries Ltd
Original Assignee
Shin Meiva Industry Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shin Meiva Industry Ltd, Nippon Electric Co Ltd filed Critical Shin Meiva Industry Ltd
Priority to JP56159125A priority Critical patent/JPS5860367A/ja
Publication of JPS5860367A publication Critical patent/JPS5860367A/ja
Publication of JPH0213339B2 publication Critical patent/JPH0213339B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/80Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
    • G06F15/8007Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors single instruction multiple data [SIMD] multiprocessors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】 本発明はマルチプロセツサシステムのデータ交
換方式に関し、特にローカルメモリと通信用メモ
リとを有する複数のプロセツサを結合する方式に
関する。
従来、マルチプロセツサシステムにおけるプロ
セツサ間のデータ交換方式としては、(1)1対1結
合方式、(2)バス結合方式、(3)共有メモリ方式が採
用されている。
しかし、(1)の方式では、プロセツサの数が増え
ると結合用の装置が急激に増加してしまうという
欠点があり、(2)と(3)の方式ではその点は問題ない
が、交換するデータの量が増加すると、各プロセ
ツサからのバスあるいは共有メモリへのアクセス
の競合が多数発生し、システムとしての処理能力
が低下してしまうという欠点がある。
本発明は、ローカルメモリと通信用メモリとを
それぞれ有した複数台のプロセツサをいくつかの
グループに分け、それぞれのグループに通信用メ
モリ間のデータ交換を高速に行ない、ブロードカ
スト転送機能も備えたデータ転送制御装置
(DTC)を接続して、グループ内でのデータ交換
を行なうとともに、一つのグループ内のプロセツ
サに別の通信用メモリを追加して他のグループの
DTCに接続し、その通信用メモリを介してグル
ープ間のデータ交換を行なうように構成すること
によつて、上記欠点を解決し、従来の結合方式の
特長を損うことなく、データ転送に要するメモリ
容量と転送時間を最小とするような最適のシステ
ム構成を可能として、かつ容易に実施し得るハー
ドウエア・アーキテクチヤを提供するものであ
る。
以下本発明の実施例を図面を参照して詳細に説
明する。
マルチプロセツサ・システムでは、プロセツサ
間のデータ交換が必要となり、このデータ交換を
必要時に必要量実施するために従来よりいくつか
の手法が考案されている。本発明によるシステム
では、各プロセツサ毎にデータ交換のための通信
用メモリを別に設け、この通信用メモリ間のデー
タ転送をブロードカースト転送を行う特別のデー
タ転送制御装置DTCに委ね、データ転送を高速
化するとともに、プロセツサの処理効率を上げる
ことができる。
このDTCは第1図に示されるように、各プロ
セツサP1,P2,……PNが自身に接続されている
通信用メモリCM1,CM2,……,CMNに書き込
んだデータを、他のプロセツサに接続されている
通信用メモリに同時にコピーする機能を有してい
る。図中、〇印は接続されているプロセツサが書
き込んだデータを、△印はコピーされたデータを
示す。この方法によれば、各プロセツサから通信
用メモリへのアクセスが阻害されるのは通信用メ
モリ間のデータのコピー中だけであるため、各プ
ロセツサが頻繁に通信用メモリをアクセスして
も、各プロセツサの処理効率の低下はあまり生じ
ない。それでも、通信用メモリ間のデータのコピ
ー中はわずかであるがアクセスが阻害されるの
で、この時間はできるだけ短いことが望ましい。
ところが、各プロセツサから通信用メモリをアク
セスするのと同じタイミングを用いてDTCから
通信用メモリをアクセスしようとすれば、その時
間は各プロセツサの遅い周期で制限されてしまう
ことになる。このため通信用メモリとして、各プ
ロセツサに必要とされるよりはるかに高速のメモ
リを使用し、通信用メモリ間のデータのコピーに
はその高速性を利用して時間を短縮し、各プロセ
ツサの処理効率を最大に近づけることも可能であ
る。
しかし、この手法のみで多数のプロセツサを結
合したのでは通信用メモリの容量が増し、かつ、
データ交換に要する時間も増加してしまうので、
本発明によるシステムではこれらの問題を解決す
るために、さらにプロセツサをいくつかのグルー
プに分割し、例えば制御対象にグループ分けして
グループ間のデータ交換量を少なくする、あるい
は、高速、中速、低速等、要求される処理速度別
にグループ分けして各グループ内のデータ交換頻
度を必要最小限とする等、目的のシステムに最適
なグループ構成を可能としている。
グループとグループの結合は、第2図に示すよ
うに、1つのプロセツサに2つの通信用メモリが
接続され、1つは、他のグループのDTCに結合
され、他は自身のグループのDTCに結合される。
この2つの通信用メモリを用いて、第3図に示す
ようにグループ間で交換される必要のあるデータ
を、プロセツサのプログラム処理によつて交換す
ることによりグループ間のデータ交換が行なえ
る。即ち、第3図において、P2

Claims (1)

  1. 【特許請求の範囲】 1 それ自身で使用するプログラムおよびデータ
    を格納するローカルメモリと、他のプロセツサと
    データを交換するための第1の通信用メモリとを
    それぞれ有する複数台のプロセツサが複数のグル
    ープに分けられ、前記各グループ内のデータ交換
    を、前記通信用メモリに接続され、高速データ交
    換およびブロードカスト転送機能を備えたデータ
    転送制御装置を介して行なうとともに、前記各グ
    ループの前記プロセツサに少なくとも1個接続さ
    れた第2の通信用メモリがグループ間を結合させ
    るため前記データ転送制御装置に接続され、前記
    グループ間のデータ交換を前記第2の通信用メモ
    リを介して行なうことを特徴とするマルチプロセ
    ツサシステム。 2 特許請求の範囲第1項において、前記グルー
    プ間の結合が、星型、リング状、格子状又はこれ
    らの組合せであることを特徴とするマルチプロセ
    ツサシステム。
JP56159125A 1981-10-06 1981-10-06 マルチプロセツサシステム Granted JPS5860367A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56159125A JPS5860367A (ja) 1981-10-06 1981-10-06 マルチプロセツサシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56159125A JPS5860367A (ja) 1981-10-06 1981-10-06 マルチプロセツサシステム

Publications (2)

Publication Number Publication Date
JPS5860367A JPS5860367A (ja) 1983-04-09
JPH0213339B2 true JPH0213339B2 (ja) 1990-04-04

Family

ID=15686777

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56159125A Granted JPS5860367A (ja) 1981-10-06 1981-10-06 マルチプロセツサシステム

Country Status (1)

Country Link
JP (1) JPS5860367A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS585867A (ja) * 1981-06-30 1983-01-13 エレベ−タ−・ゲ−エムベ−ハ− デ−タ伝送方法および装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS585867A (ja) * 1981-06-30 1983-01-13 エレベ−タ−・ゲ−エムベ−ハ− デ−タ伝送方法および装置

Also Published As

Publication number Publication date
JPS5860367A (ja) 1983-04-09

Similar Documents

Publication Publication Date Title
US4799199A (en) Bus master having burst transfer mode
JPS5837585B2 (ja) ケイサンキソウチ
JPS60198667A (ja) プロセツサとメモリを内蔵する集積回路
JPH04246745A (ja) 情報処理装置及びその方法
JPH0354660A (ja) マルチプロセッサシステムにおける共有メモリ管理方式
JPH0213339B2 (ja)
JPS6155708B2 (ja)
JPH0238968B2 (ja)
JPS6363940B2 (ja)
JPH0341856B2 (ja)
JPH0215152Y2 (ja)
JP3595131B2 (ja) プラント制御システム
JPH11167546A (ja) バス制御方式およびこのバス制御方式を備えたマルチプ ロセッサシステム
JPS616753A (ja) コモンメモリ装置
JP2718661B2 (ja) デュアルポートメモリ制御装置
JPH0522939B2 (ja)
JPS6363941B2 (ja)
JPS6259345B2 (ja)
JPS6240565A (ja) メモリ制御方式
JPH0463424B2 (ja)
JPH0215094B2 (ja)
JPS63168761A (ja) 並列処理系構成方式
JPS6175454A (ja) バス制御方式
JPS6246026B2 (ja)
JPS6345669A (ja) マルチプロセツサシステム