JPH02114292A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH02114292A
JPH02114292A JP63268794A JP26879488A JPH02114292A JP H02114292 A JPH02114292 A JP H02114292A JP 63268794 A JP63268794 A JP 63268794A JP 26879488 A JP26879488 A JP 26879488A JP H02114292 A JPH02114292 A JP H02114292A
Authority
JP
Japan
Prior art keywords
data
memory
microprocessor
screen memory
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63268794A
Other languages
English (en)
Inventor
Minoru Shiga
稔 志賀
Toyokimi Hatashita
畑下 豊仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63268794A priority Critical patent/JPH02114292A/ja
Publication of JPH02114292A publication Critical patent/JPH02114292A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は文字や図形、画像等をカラーで表示する表示
制御装置に関するものである。
〔従来の技術〕
第3図は例えば特開昭61−023197号公報に示さ
れた装置に基づ〈従来の表示制御装置の構成を示すブロ
ック図である。図において、■は表示画像データを記憶
するスクリーンメモリであり、3枚のプレーンメモリl
a、lb、lc(SMO,SMl、5M2)から構成さ
れている。
2はスクリーンメモリ1から読み出された表示画像デー
タからビデオ信号を発生するカラーパレット、3はカラ
ー画像を表示するカラー表示管、4は表示タイミング信
号を発生する表示信号発生回路、5は演算・制御を行な
うマイクロプロセッサ、6は表示画像の前景色データを
保持する前景色保持レジスタ、7は表示画像の背景色デ
ータを保持する背景色保持レジスタ、8は前景色保持レ
ジスタ6および背景色保持レジスタ7の内容に従って表
示画像データを発生しスクリーンメモリ1に記憶させる
データ発生回路である。スクリーンメモリ1はデータ発
生回路8からのデータ書き込みとカラーパレット2から
のデータ読み出しができるように構成されている。カラ
ーパレット2はスクリーンメモリ1からのデータに表示
色を割り当てビデオ信号をカラー表示管3へ出力するよ
うに構成されている。データ発生回路8はプレーンメモ
リla、lb、lcに対してそれぞれ書き込みデータを
発生するデータ発生部3a、3b、3cから構成されて
いる。第4図はデータ発生回路8の動作を示す入出力関
連図である。
次にスクリーンメモリ1ヘデータを書き込む動作につい
て説明する。最初マイクロプロセッサ5が前景色データ
を前景色保持レジスタ6へ、背景色データを背景色保持
レジスタ7へ設定する。次に第4図に示す通り、前景色
保持レジスタ6のデータをPm(m=o〜2)、背景色
保持レジスタ7のデータをNmとするとき、マイクロプ
ロセッサ5からの書込み指示に従って、データ発生回路
8はPm=Nm=Oのとき総て「0」のパターンを出力
し、Pm=1かつNm=0のとき入力データをそのまま
出力し、Pm=OかつNm= 1のとき入力データを反
転して出力し、P m = N m x 1のとき総て
「1」のパターンを出力する。よって、ブレーンメモリ
SMmにはPmとNm及びマイクロプロセッサ5からの
データに従ったパターンが書き込まれる。
〔発明が解決しようとする課題〕
ところが、従来の表示制御装置は上述したように構成さ
れているので、スクリーンメモリのデータと前景色デー
タ又は背景色データとの論理演算を実行しスクリーンメ
モリへ演算結果を書き戻す処理ができず、したがって前
景を強調したり背景を強調したりする等の画像処理を行
なうことが難しく、画像処理範囲の拡張を図れないとい
う問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、スクリーンメモリのデータと前景色データ又
は背景色データとの論理演算を実行しその演算結果をス
クリーンメモリへ書き戻すことができ、画像処理範囲の
拡張を図ることができる表示制御装置を得ることを目的
とする。
〔課題を解決するための手段〕
この発明に係る表示制御装置は、マイクロプロセッサ5
からの要求に基づきスクリーンメモリ1の内容の読み出
しおよび書き込みを制御するメモリ制御回路9と、この
メモリ制御回路9によって読み出されたスクリーンメモ
リIのデータとマイクロプロセッサ5の指定する前景色
データ又は背景色データ間でマイクロプロセッサ5の指
定する論理演算を実行する論理演算回路10とを設け、
その演算結果をスクリーンメモリ1へ書き込むことを特
徴とするものである。
〔作用〕
メモリ制御回路9はマイクロプロセンサ1の要求に基づ
きスクリーンメモリ1からデータを読み出し、論理演算
回路10はマイクロプロセッサ5の指定に基づき、前景
色データ又は背景色データと上記読み出しデータとの間
で指定された論理演算を実行する。そしてメモリ制御回
路9はその演算結果をスクリーンメモリ■へ書き込む。
〔発明の実施例〕
第1図はこの発明の一実施例に係る表示制御装置の構成
を示すプロ・ンク図である。第1図において、第3図に
示す構成要素に対応するものには同一の符号を付し、そ
の説明を省略する。第1図において、9はスクリーンメ
モリ1の内容の読み出しおよび書き込みを制御するメモ
リ制御回路、IQはマイクロプロセッサ5の指定により
前景色データ又は背景色データとスクリーンメモリ1の
データ間で各ビット毎に論理演算を実行する論理演算回
路、11は演算コードおよび書込み動作情報を保持する
書込み制御レジスタ、12はアドレスを復号するアドレ
ス復号回路、13は読み書きデータの送信・受信を行な
うデータ送受信回路、14はメモリアドレスを選択する
アドレス選択回路、19はシステムバスである。なお、
スクリ−ンメモリlは4個のプレーンメモリla、lb
lc、ldから構成されている。メモリ制御回路9はメ
モリの動作信号発生部21と制御信号発生部22とから
構成されている。論理演算回路10は演算部31と読出
しデータラッチ32と書込みデータラッチ33とから構
成されている。
又、第2図は書込み制御レジスタ11の内容を示す構成
図であり、ビット7〜4が書き込みモード、ビット3〜
0が論理演算コードである。書き込みモードの値が例え
ば0010の時、前景色データと背景色データとの演算
をI旨定する。論理演算コードは16種の論理演算(ラ
スター演算とも言われる)の一つを指定する。
次に動作について説明する。
マイクロプロセッサ5はシステムバス19を通して各レ
ジスタや回路の読み書きを行う。書込み制御レジスタ1
1はマイクロプロセッサ5によって与えられた演算コー
ドと書込み動作情弗を保持する。アドレス復号回路12
はシステムバス19のアドレスを復号し、各レジスタへ
の取込み信号−やスクリーンメモリlへの読み書き要求
を発生する。データ送受信回路13はスクリーンメモリ
1との読み書きデータの送信・受信を行う。゛アドレス
選択回路14は表示の為の読出し時、表示信号発生回路
4からのメモリアドレスを、他の時はシステムバスエ9
からのメモリアドレスを選択して出力する。動作信号発
生部21は表示信号発生回路4とマイクロプロセッサ5
とからの要求を調停し、制御信号を発生しスクリーンメ
モリ1とマイクロプロセッサ5とへ送信する。制御信号
発生部22は4枚のプレーンメモリ13〜1dに対し、
時間で連続した読出しと連続した書込みを行う様に読出
しと書込みの信号を発生し、同時に論理演算回路10に
制御信号を送る。演算部31は2進の各種論理演算を行
う。データ発生回路8は前景色データと背景色データ及
びマイクロプロセッサ5の指定データから第4図の様な
出力をブレーン毎に発生する。読出しデータラッチ32
は連続して読出されたスクリーンメモリ1の4ブレーン
のデータをラッチし記憶する。書込みデータラフチ33
は演算部31の出力データを一時的に記憶する。
マイクロプロセッサ5からスクリーンメモリ1ヘデータ
を書き込む場合、動作信号発生部21はスクリーンメモ
リ1の動作及び制御信号発生部22の動作を起動する。
制御信号発生部22は連続してブレーンメモリ1a〜1
dを続出し、読出しデータラッチ32に読出されたデー
タを連続してラッチさせる。引き続き、読出しデークラ
ッチ32からプレーンメモリ1aのデータを出力させ、
演算部31の出力を書込みデータラッチ33にラッチさ
せ、プレーンメモリ1aに書込みを指示する。この動作
をプレーンメモリ1b〜1dについても行う。従って、
マイクロプロセッサ5からのデータに従いスクリーンメ
モリ1のデータと前景色データ又は背景色データとの論
理演算を実行しその演算結果をスクリーンメモリ1へ書
き戻す事が出来る。
なお、上記実施例では、スクリーンメモリ1の連続した
読出しと書込みを行って一つの論理演算回路10を連続
して使用する様に構成したが、論理演算回路10をプレ
ーンメモリ13〜1dに対応して設け、並列に動作させ
てもよく、この場合も上記実施例と同様の効果がある。
〔発明の効果〕
以上のように本発明によれば、マイクロプロセッサから
の要求に基づきスクリーンメモリの内容の読み出しおよ
び書き込みを制御するメモリ制御回路と、このメモリ制
御回路によって読み出されたスクリーンメモリのデータ
とマイクロプロセッサ指定の前景色データ又は背景色デ
ータ間でマイクロプロセッサ指定の論理演算を実行する
論理演算回路とを設けて構成したので、スクリーンメモ
リのデータと前景色データ又は背景色データ間の論理演
算結果をスクリーンメモリへ書き戻すことができ、これ
により画像処理範囲の拡張が図れるという効果が得られ
る。
【図面の簡単な説明】
第1図はこの発明の一実施例に係る表示制御装置の構成
を示すブロック図、第2図は第1図の書込み制御レジス
タの内容を示す構成図、第3図は従来の表示制御装置の
構成を示すブロック図、第4図はデータ発生回路の動作
を示す入出力関連図である。 1・・・・・・スクリーンメモリ、5・・・・・・マイ
クロプロセッサ、6・・・・・・前景色保持レジスタ、
7・・・・・・背景色保持レジスタ、8・・・・・・デ
ータ発生回路、9・・・・・・メモリ制御回路、IO・
・・・・・論理演算回路。 代理人  大台 増雄(ばか2名) OQlo−前景尼・背景色とQノ叩

Claims (1)

    【特許請求の範囲】
  1. 表示画像データを記憶するスクリーンメモリと、表示画
    像の前景色データを保持する前景色保持レデスタと、表
    示画像の背景色データを保持する背景色保持レジスタと
    、上記前景色保持レジスタおよび上記背景色保持レジス
    タの内容に従って表示画像データを発生し上記スクリー
    ンメモリに記憶させるデータ発生回路と、上記各構成要
    素などを制御するとともに演算を行なうマイクロプロセ
    ッサとを備えた表示制御装置において、マイクロプロセ
    ッサからの要求に基づきスクリーンメモリの内容の読み
    出しおよび書き込みを制御するメモリ制御回路と、上記
    メモリ制御回路により読み出されたスクリーンメモリの
    データとマイクロプロセッサ指定の前景色データ又は背
    景色データ間でマイクロプロセッサ指定の論理演算を実
    行する論理演算回路とを設け、その演算結果を上記スク
    リーンメモリへ書き込むことを特徴とする表示制御装置
JP63268794A 1988-10-25 1988-10-25 表示制御装置 Pending JPH02114292A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63268794A JPH02114292A (ja) 1988-10-25 1988-10-25 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63268794A JPH02114292A (ja) 1988-10-25 1988-10-25 表示制御装置

Publications (1)

Publication Number Publication Date
JPH02114292A true JPH02114292A (ja) 1990-04-26

Family

ID=17463360

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63268794A Pending JPH02114292A (ja) 1988-10-25 1988-10-25 表示制御装置

Country Status (1)

Country Link
JP (1) JPH02114292A (ja)

Similar Documents

Publication Publication Date Title
JPH07501639A (ja) ピクセル変更ユニット
JPH02114292A (ja) 表示制御装置
JPS62113193A (ja) 記憶回路
KR100195199B1 (ko) 메타얼라인 모드 데스티네이션 어드레스 발생회로 및 이를 이용한 그래픽 콘트롤러
JPS6249571A (ja) クリツプ方式
JPH0310294A (ja) 画像表示装置
JP2005321807A (ja) イメージ供給方法及び図形メモリ制御装置
JPH0695272B2 (ja) 画像表示装置
JPS61184587A (ja) 画像表示制御装置
JPS6027971A (ja) アドレス空間の拡大方法
JPH07325913A (ja) 情報処理システム
JPS6213690B2 (ja)
JPS63279381A (ja) 表示制御装置
JPH02127054A (ja) プリンタ用描画制御装置
JPH04205678A (ja) 画像情報処理装置
JPH02115984A (ja) 画像表示逆転方式
JPH05189581A (ja) 図形データの書込装置
JPS62196746A (ja) メモリ集積回路
JPH0863146A (ja) マイクロプロセッサ及びグラフィックス処理装置
JPH0145106B2 (ja)
JPS6252681A (ja) 画像表示方法
JPS60233688A (ja) ラスタスキヤンcrtグラフイツク表示装置
JPS6175388A (ja) 表示処理装置
JPH06131293A (ja) バス制御方式
JPS6247779A (ja) ドツト描画方式