JPH01243182A - 画像処理装置 - Google Patents

画像処理装置

Info

Publication number
JPH01243182A
JPH01243182A JP63070114A JP7011488A JPH01243182A JP H01243182 A JPH01243182 A JP H01243182A JP 63070114 A JP63070114 A JP 63070114A JP 7011488 A JP7011488 A JP 7011488A JP H01243182 A JPH01243182 A JP H01243182A
Authority
JP
Japan
Prior art keywords
image
memory
port
image data
multiport
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63070114A
Other languages
English (en)
Inventor
Kaoru Koizumi
薫 小泉
Tetsuo Miyoshi
哲夫 三好
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63070114A priority Critical patent/JPH01243182A/ja
Publication of JPH01243182A publication Critical patent/JPH01243182A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Multi Processors (AREA)
  • Processing Or Creating Images (AREA)
  • Image Processing (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、カメラよシ取り込んだ画像を高速に処理す
る画像処理装置に関するものである。
〔従来の技術〕
第2図は、従来のこの種の画像処理装置の図である。第
2図において(1)は被写体全撮像し2アナログ映像信
号を出力するカメラ、(2)はこのカメラ(11から出
力され5るアナログ信号からディジタル化された画像デ
ータを作成するカメライノタフエース。
(4)は画像データから画像表示信号を作成するディス
プレイインタフェース、(5)はこのディスプレイイン
タフェース(41から出力される画像表示信号に従って
画像を表示するディスプレイ、(8)は画像データ、二
値画像データ、ヒストグラムデータの各データを用いて
高速の処理を行う高速画像処理プロセッサ、(9)は各
部を制御する制御プロセッサ。
Oaはこの制御プロセッサ(9)に制御内容を伝える操
作部、 (111はこの操作部αCからの制御内容を制
御プロセッサ(9)への制@信号に変換する操作部イン
クフェース、 a’nは画像データを貯えるイメージメ
モリ、[1δは画像データを二値化し二値画像データと
し貯える二値メモリ部、 f19はその画像の縦方向の
ヒストグラムデータを作成し貯える縦ヒストグラムメモ
リ部、■は二値画像データから横方向のヒストグラムデ
ータを作成し貯える横ヒストグラムメモリ部、 I2n
は上記高速画像処理プロセッサ(81゜制御プロセッサ
(9)、操作部インタフェース(10間の制御信号及び
各種データ全転送する共通バス、(ハ)は上記カメライ
ンタフェース(2)、イメージメモリαη、ディスプレ
イインタフェース(4)、二値メモリ部a転縦ヒストグ
ラムメモリ部a9.横ヒストグラムメモリ部の間の各種
入出力データ及び制御信号を転送する入出力バス、のは
上記共通バスt211と入出力バス(ハ)との間でデー
タのやシとりをするためのバスインタフェースである。
次に動作について説明する。従来の画像処理装置はカメ
ラ(1)で被写体を撮像しアナログ映像信号として出力
しカメラインタフェース(2)で画像データとしイメー
ジメモリαηに入力している。この画(り 像をディスプレイ(5)に表示する場合はこの画像デー
タをディスプレイインタフェース(41へと取す込み画
像信号に変換した後ディスプレイ(5)に送り画像を表
示している。また画像データをイメージメモIJ Qη
に貯えると同時に二値メモリ部錦にて二値画像データを
作成し二値メモリ部珀に貯えながら縦ヒストグラムメモ
リ部(19へデータを転送することが可能である。横ヒ
ストグラムについてはヒスト作成の二値メモリ部aυ内
のスタートアドレスと作成幅を与えられるとイメージバ
ス経由で二値メモリ部agヲアクセスしヒストグラムを
作成する。
また高速画像処理プロセッサ(81と、二値データやヒ
ストグラムデータを用いて高度な画像処理を行うことが
可能である。
〔発明が解決しようとする課題〕
上記のような構成の画像処理装置には次のような課題が
ある。。
・ 横ヒストグラム作成時は、二値メモリ部−が入出力
バス経由でアクセスされるので1作成中画像のイメージ
メモリσηへの取り込み指令が制御プロセッサ(9)よ
シ出力できなくなる。従って横ヒストグラムを作成する
必要が非同期に発生するような場合、必要なデータを取
シこぼすことがある3、 この発明では複数のポートを持つイメージ、マルチポー
ト二値、及びマルチポートヒストの各メモリ部とカメラ
インタフェースから出力される画像データをマルチポー
トイメージメモリ及びマルチポート二値メモリ部へ転送
するセンサーバスとマルチポートイメージメモリから出
力される画像データをディスプレイインタフェースへ転
送するディスプレイバスと、マルチポートイメージメモ
リから出力される画像データをマルチポートヒストグラ
ムメモリ部へ転送するリアルタイムバスとを備え、横ヒ
ストグラムを作成するためにイメージバス経由でマルチ
ポート二値メモリ部にアクセスしている最中でもセンサ
ーバス経由で常にマルチポート、]Lメージメモリに画
像を入力し、リアルタイムバス経由でマルチポートヒス
トグラムメモリ部へ転送するようになし、各メモリは複
数のポ−トラ持っているので常にどこからでもアクセス
可能にできるとともに横ヒストグラムを作成する必要が
非同期に発生する場合でも2画像のマルチポートイメー
ジメモリへの入力と並列に処理が行えるため必要なデー
タ?取りこぼすことがない画像処理装置を提供するもの
である。
〔課題を解決するための手段] この発明に係る画像処理装置は、複数のボートを持つマ
ルチポートイメージ、マルチポート二値。
及びマルチポートヒストの各メモリ部とカメラインタフ
ェースから出力される画像データをマルチポートイメー
ジメモリ及びマルチポート二値メモリ部へ転送するセン
サーバスと、マルチポートイメージメモリから出力され
る画像データをディスプレイインタフェースへ転送する
ディスプレイバスと、マルチポートイメージメモリから
出力される画像データ全マルチポートヒストグラムメモ
リ部へ転送するリアルタイツ・バスと金偏えさらに。
被写体全撮像しアナログ映像信号を出力するカメラと、
このカメラから出力されるアナログ信号映像からディジ
タル化された画像データを作成するカメラインタフェー
スと2画像データから画像表示信号を作成するディスプ
レイインタフェースと。
このディスプレイインタフェースから出力さnる画像表
示信号に従って画像を表示するディスプレイと1画像デ
ータ、二値画像データ、ヒストグラムデータの各データ
を用いて高速の処理を行う高速画像処理プロセッサと、
上記各部を制御する制御プロセッサと、この制御プロセ
ッサに制御内容を伝える操作部及び操作部インタフェー
スとを備えたものである。
〔作用〕
この発明においては複数のボートを持つマルチポートイ
メージ、マルチポート二値、及びマルチポートヒストの
各メモリ部とカメラインタフェースから出力される画像
データをマルチポートイメージメモリ及びマルチポート
二値メモリ部へ転送するセンサーバスと、マルチポート
イメージメモリから出力される画像データをディスプレ
イインタフェースへ転送するディスプレイバスと、マル
チポートイメージメモリから出力される画像データをマ
ルチポートヒストグラムメモリ部へ転送するリアルタイ
ムバスとを備えているため横ヒストグラムを作成する必
要が非同期に発生する場合でも2画像のマルチポートイ
メージメモリへの入力と並列に処理が行えるため必要な
データを取やこぼすことがない。
〔実施例〕
第1図はこの発明の一実施例である。第1図において、
(1)は被写体を撮像しアナログ映像信号を出力するカ
メラ、 (21(1)このカメラ(1)から出力される
アナログ信号映像からディジタル化された画像ブータラ
作成するカメラインタフェース、(3)は画像データを
貯える複数のボートを持つマルチポートイメージメモ’
)、(4+は画像データから画像表示信号全作成するデ
ィスプレイインタフェース、(5)はこのディスプレイ
インタフェース(4)から出力される画像表示信号に従
って画像全表示するディスプレイ、(6)は画像データ
を二値化し貯える複数のポートを持つマルチポート二値
メモリ部、(7)は画像データからその画像の縦方向及
び横方向のヒストグラムデータを作成しく横方向のヒス
トグラムは二値画像データからのみ作成可能)貯える複
数のポートを持つマルチポートヒストグラムメモリ。
(81は画像データ、二値画像データ、ヒストグラムデ
ータの各データを用いて高速の処理ヲ行う高速画像処理
プロセッサ、(9)は上記各部を制御する制御プロセッ
サ、(11はこの制御)゛ロセッサ(9)に制御内容を
伝える操作部、 (illはこの操作部(1Gからの制
御内容を制御プロセッサ(9)への制御信号に変換する
操作部インタフェース、α2は上記カメラインタフェー
ス(2)から出力される画像データを上記マルチポート
イメージメモリ(3)及び上記マルチポート二値メモリ
部(6)へ転送するセンサーバス、α3は上記マルチポ
ートイメージメモリ(3)から出力される画像データを
上=aディスプレイインタフェース(4)へ転送するデ
ィスプレイバス、α4は上記マルチポートイメージメモ
リ(3)から出力される画像データを上記マルチポート
ヒストグラムメモリ部(7)へ転送するリアルタイムバ
ス、時は上記制御プロセッサ(9)と上記各部間の制御
データの転送及び上記高速画像処理プロセッサ(8)が
上記マルチポートイメージメモ1月3)及び上記マルチ
ポート二値メモリ部+61.上記マルチポートヒストグ
ラムメモリ部(71ヲ操作するためのシステムバス、a
eu上記制御プロセッサ(9)カ上記マルチポートイメ
ージメモリ(3)及び上記マルチポート二値メモリ部(
6)、上記マルチポートヒストグラムメモリ部(7)全
操作するためのイメージバスである。
上記のように構成された画像処理装置においてカメラ(
1)で被写体を撮像しアナログ映像信号として出力しカ
メラインタフェース(2)で画像データとしセンサーバ
スミ2経由でマルチポートイメージメモリ(3)のセン
サーバス用のボートに入力している。
この画像をディスプレイ(5)に表示する場合はこの画
像データをマルチポートイメージメモリ(3)のディス
プレイバス用のボートよシディスプレイハスt13f経
由してディスプレイインタフェース(4)へと取シ込み
画像信号に変換した後、ディスプレイ(5)ニ送り画像
を表示している。またセンサーバス(12(1す 経由でマルチポート二値メモリ部(6)にて二値画像デ
ータを作成し二値メモリに貯えながらリアルタイムバス
用のポートを用いてリアルタイムバス0着経由で縦ヒス
トグラムを作成することが可能である。横ヒストグラム
についてはヒスト作成のマルチポート二値メモリ部(6
)内のスタートアドレスと作成幅を与えられるとイメー
ジバスαe経由でマルチポート二値メモリ部鰻のイメー
ジバス用のボート’4アクセスし横ヒストグラムを作成
する。また高速画像処理プロセッサ(8)はシステムバ
スα5経由で、二値データやヒストグラムデータを用い
て高度な画像処理を行うことが可能である。
〔発明の効果〕
以上のようにこの発明によれば複数のポートを持つマル
チポートイメージ、マルチポート二値。
及びマルチポートヒストの各メモリ部とカメラインタフ
ェースから出力される画像データをマルチポートイメー
ジメモリ及びマルチポート二値メモリ部へ転送するセン
サーバスと、マルチポートイメージメモリから出力され
る画像データをディスプレイインタフェースへ転送する
ディスプレイバスと、マルチポートイメージメモリから
出力される画像データをマルチポートヒストグラムメモ
リ部へ転送するリアルタイムバスとを備えているため横
ヒストグラムを作成する必要が非同期に発生する場合で
も2画像のマルチポートイメージメモリへの入力と並列
に処理が行えるたぬ必要なデータケ取シこぼ丁ことがな
い。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す図、第2図は従来の
画像ファイル装量を示す図である。図において(11ハ
カメラ、(2)はカメラインタフェース。 (3)ハイメージメモリ、 +41i;tディスプレイ
インタフェース、(5)はディスプレイ、(6)はマル
チポート二値メモリ部、 (71ijマルチボ一トヒス
トグラムメモリ部、(8)は高速画像処理プロセッサ、
(9)は制御プロセッサ、 QGは操作部、Uは操作部
インタフェース、azHセンサーバス、 (131はテ
ィスプレィバス。 (141u !Jアルタイムバス、+15’Hシステム
バス、αtpHイメージバス、U71i1:イメージメ
モリ、αsH二値メモリ部、αgは縦ヒストグラムメモ
リ部、@ハ横ヒストグラムメモリ部、011は共通バス
、@ハ入出力ハス、■ケバスインタフエースでアル。 なお各図中同一符号は同一または相当部分を示すものと
する。

Claims (1)

    【特許請求の範囲】
  1. 被写体を撮像しアナログ映像信号を出力するカメラと、
    このカメラから出力されるアナログ映像信号からディジ
    タル化された画像データを作成するカメラインタフェー
    スと、画像データを貯える複数のポートを持つマルチポ
    ートイメージメモリと、画像データから画像表示信号を
    作成するディスプレイインタフェースと、このディスプ
    レイインタフェースから出力される画像表示信号に従つ
    て画像を表示するディスプレイと、画像データを二値化
    し貯える複数のポートを持つマルチポート二値メモリ部
    と、画像データからその画像の縦方向及び横方向のヒス
    トグラムデータを作成し貯える複数のポートを持つマル
    チポートヒストグラムメモリ部と、画像データ、二値画
    像データ、ヒストグラムデータの各データを用いて高速
    の処理を行う高速画像処理プロセッサと、上記各部を制
    御する制御プロセッサと、この制御プロセッサに制御内
    容を伝える操作部及び操作部インタフェースと、上記カ
    メラインタフェースから出力される画像データを上記マ
    ルチポートイメージメモリ及び上記マルチポート二値メ
    モリ部へ転送するセンサーバスと、上記マルチポートイ
    メージメモリから出力される画像データを上記ディスプ
    レイインタフェースへ転送するディスプレイバス、と、
    上記マルチポートイメージメモリから出力される画像デ
    ータを上記マルチポートヒストグラムメモリ部へ転送す
    るリアルタイムバスと、上記制御プロセッサと上記各部
    間の制御データの転送及び上記高速画像処理プロセッサ
    が上記マルチポートイメージメモリ及び上記マルチポー
    ト二値メモリ部、上記マルチポートヒストグラムメモリ
    部を操作するためのするシステムバスと、上記制御プロ
    セッサが上記マルチポートイメージメモリ及び上記マル
    チポート二値メモリ部、上記マルチポートヒストグラム
    メモリ部を操作するためのイメージバスとを備えたこと
    を特徴とする画像処理装置。
JP63070114A 1988-03-24 1988-03-24 画像処理装置 Pending JPH01243182A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63070114A JPH01243182A (ja) 1988-03-24 1988-03-24 画像処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63070114A JPH01243182A (ja) 1988-03-24 1988-03-24 画像処理装置

Publications (1)

Publication Number Publication Date
JPH01243182A true JPH01243182A (ja) 1989-09-27

Family

ID=13422197

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63070114A Pending JPH01243182A (ja) 1988-03-24 1988-03-24 画像処理装置

Country Status (1)

Country Link
JP (1) JPH01243182A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5450549A (en) * 1992-04-09 1995-09-12 International Business Machines Corporation Multi-channel image array buffer and switching network
US7130463B1 (en) * 2002-12-04 2006-10-31 Foveon, Inc. Zoomed histogram display for a digital camera
JP2010102736A (ja) * 2010-01-13 2010-05-06 Panasonic Electric Works Co Ltd 画像処理装置および画像処理システム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5450549A (en) * 1992-04-09 1995-09-12 International Business Machines Corporation Multi-channel image array buffer and switching network
US7130463B1 (en) * 2002-12-04 2006-10-31 Foveon, Inc. Zoomed histogram display for a digital camera
JP2010102736A (ja) * 2010-01-13 2010-05-06 Panasonic Electric Works Co Ltd 画像処理装置および画像処理システム

Similar Documents

Publication Publication Date Title
JPS62256089A (ja) 画像処理装置
JPH01243182A (ja) 画像処理装置
JP2000311241A (ja) 画像処理装置
JPS5846459A (ja) 画信号格納方式
JPS61188671A (ja) 画像処理装置
JPS61130996A (ja) ビデオ入出力装置
JPH01245361A (ja) 画像処理装置
JP2000259812A (ja) 高速画像処理方法及び装置
JPH0465777A (ja) 画像データ転送方式
JPS58102289A (ja) イメ−ジ編集システム
JP2636834B2 (ja) 画像処理装置
JPS6095683A (ja) ビデオ入力装置
JPH0772850A (ja) 動画表示装置
JPH02221999A (ja) 色変換回路
JPS63156291A (ja) 画像メモリ
JPS59223880A (ja) 画像処理方法および装置
JPH0233672A (ja) 記憶回路及び画像処理装置
JP2626294B2 (ja) カラー画像処理装置
JPH03252878A (ja) 画像データ入力装置
JPH01172161U (ja)
JPH0233637A (ja) 画像処理装置
JPH0444463B2 (ja)
JPS6252676A (ja) 画像処理装置
JPS63104184A (ja) 動画表示
JPS61273675A (ja) 3次元アドレス発生回路