JPS6095683A - ビデオ入力装置 - Google Patents
ビデオ入力装置Info
- Publication number
- JPS6095683A JPS6095683A JP58202582A JP20258283A JPS6095683A JP S6095683 A JPS6095683 A JP S6095683A JP 58202582 A JP58202582 A JP 58202582A JP 20258283 A JP20258283 A JP 20258283A JP S6095683 A JPS6095683 A JP S6095683A
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- written
- image
- odd
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Image Input (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、テレビカメラが出力するビデオ信号をデジタ
ル化して画像処理装置等へ入力するビデオ入力装置に関
する。
ル化して画像処理装置等へ入力するビデオ入力装置に関
する。
第1図は従来のビデオ入力装置を備えた画像処理シスク
゛ムの一例を示したブロック図である。TVカメラ1が
出力するアナログビデオ信号(画像データ)は入力イン
ターフェイス2内のA/D変換器によりデジタル化され
、高速画像メモリバス100を通して画像メモリ3に書
き込まれる。又、これら画像メモリ3に既に書き込まれ
た画像データは高速画像メモリバス100全通して画像
プロセッサ4に転送されここで処理される。彦お、画像
メモリ3は、例えば512 X 512の画素を階調8
Bitで記憶できるものが使用される。
゛ムの一例を示したブロック図である。TVカメラ1が
出力するアナログビデオ信号(画像データ)は入力イン
ターフェイス2内のA/D変換器によりデジタル化され
、高速画像メモリバス100を通して画像メモリ3に書
き込まれる。又、これら画像メモリ3に既に書き込まれ
た画像データは高速画像メモリバス100全通して画像
プロセッサ4に転送されここで処理される。彦お、画像
メモリ3は、例えば512 X 512の画素を階調8
Bitで記憶できるものが使用される。
第2図は従来のビデオ入力装置を備えた画イ9処理シス
テムの他の例を示したブロック図である。
テムの他の例を示したブロック図である。
TV右カメラが出力するアナログビデオ信号(画像デー
タ)は入力インターフェイス2内のA/D 変換器によ
りデジタル化され、一旦フレームメモリ5に書き込まれ
る。その後、このフレームメモリ5に書き込まれた画像
データは画像メモリバス200を通して画像メモリ3に
書き込まれる。画像メモリ3に既に書き込まれた画像デ
ータは画像プロセラ叩4に転送されここで処理される。
タ)は入力インターフェイス2内のA/D 変換器によ
りデジタル化され、一旦フレームメモリ5に書き込まれ
る。その後、このフレームメモリ5に書き込まれた画像
データは画像メモリバス200を通して画像メモリ3に
書き込まれる。画像メモリ3に既に書き込まれた画像デ
ータは画像プロセラ叩4に転送されここで処理される。
なお、フレームメモリ5の容量は画像メモリ3ど同様の
ものが使用される。
ものが使用される。
上記のような従来のビデオ入力装置では、第1図の場合
は、画像メモリバスioo ’i高速にすることによシ
1フレーム毎のリアルタイム入力が可能であるが、画像
メモリバス100の速度を高速(12メガバイト毎秒)
にする必要があシ、技術的な制約が大きくなるという欠
点があった。又、第2図の場合は、1フレ一ム分の画像
データを一部フレームメモリ5に書き込んでからこれを
画像メモリ3に転送するため、画像メモリバス200を
任意の速度に設定することができるが、画像データをリ
アルタイム入力することができないという欠点があった
0 〔発明の目的〕 本発明の目的は、上記の欠点に@み、4速画像メモリバ
スを使用することなくテレビカメラからの画像データの
リアルタイム入力を可能としたビデオ入力装置を提供す
ることにある。
は、画像メモリバスioo ’i高速にすることによシ
1フレーム毎のリアルタイム入力が可能であるが、画像
メモリバス100の速度を高速(12メガバイト毎秒)
にする必要があシ、技術的な制約が大きくなるという欠
点があった。又、第2図の場合は、1フレ一ム分の画像
データを一部フレームメモリ5に書き込んでからこれを
画像メモリ3に転送するため、画像メモリバス200を
任意の速度に設定することができるが、画像データをリ
アルタイム入力することができないという欠点があった
0 〔発明の目的〕 本発明の目的は、上記の欠点に@み、4速画像メモリバ
スを使用することなくテレビカメラからの画像データの
リアルタイム入力を可能としたビデオ入力装置を提供す
ることにある。
本発明は、テレビカメラが出力するアナログ画像データ
をデジタル化し、これを画像メモリバスを通して画像メ
モリに転送するビデオ人力装置において、フレームメモ
リとして奇数フィールド用メモリと偶数フィールド用メ
モリを設け、1フレームの奇数フィールドデータを奇数
フィールド用メモリに書き込んでいる間に、既に書き込
まれた前のフレームの偶数フィールドデータ全偶数フィ
ールド用メモリから読み出してこれを画徐メモリバスを
通して画像処理装置へ転送し、次に1フレームの偶数フ
ィールドデータを偶数フィールド用メモリに書き込んで
いる間に、前記奇数フィールド用メモリに書き込まれた
奇数フィールドデータを読み出して、これを画像メモリ
バスを通して画像メモリへ転送する構成とすることによ
シ、上記目的を達成するものである。
をデジタル化し、これを画像メモリバスを通して画像メ
モリに転送するビデオ人力装置において、フレームメモ
リとして奇数フィールド用メモリと偶数フィールド用メ
モリを設け、1フレームの奇数フィールドデータを奇数
フィールド用メモリに書き込んでいる間に、既に書き込
まれた前のフレームの偶数フィールドデータ全偶数フィ
ールド用メモリから読み出してこれを画徐メモリバスを
通して画像処理装置へ転送し、次に1フレームの偶数フ
ィールドデータを偶数フィールド用メモリに書き込んで
いる間に、前記奇数フィールド用メモリに書き込まれた
奇数フィールドデータを読み出して、これを画像メモリ
バスを通して画像メモリへ転送する構成とすることによ
シ、上記目的を達成するものである。
以下本発明のビデオ入力装置の一実施例を図面に従って
説明する。第3図は本発明のビデオ入力装置の一実施例
を示したブロック図である。テレビ(ITV)カメラ6
が出力するアナログビデオ信号(画像データ)はビデオ
入力アンプ7によって増幅された後、A/D変換器8に
入力される。このA/D変換器8によってデジタル化さ
れた画像データは、画像データの偶数、奇数フィールド
によシ書き込みメモリ先を切換えるセレクタ9ft、通
して、奇数フィールドの書き込み用データレジスタ10
ヲ介して奇数フィールドメモリ11に書き込まれるか、
又は偶数フィールドの書き込み用データレジスタ12を
介して偶数フィールドメモリ13に書き込まれる。これ
ら偶数、奇数フィールドメモリ11.13にはメモリア
ドレスレジスタ14.15が接続さノ1ている。奇数フ
ィールドメモリ11と偶数フィールドメモリ13に書き
込まれた画像データはそれぞれ読み出し用データレジス
タ16.17を介し、更に偶数、奇数フィールドデータ
を切換えるセレクタ18を進して画像メモリバス300
へ出力される。なお、上記ビデオ信号をサンプリングし
てデジタル化するん0変換器8、偶数、奇数フィールド
にょシ書き込みメモリ先を切換えるセレクタ9、書き込
み用データレジスタ10.12、メモリアドレスレジス
タ14.15、読み出し用データレジスタ16.17及
び偶数、奇数フィールドによシ読み出し先のメモリを切
換えるセレクタ18は、コントローラ19にょシそれぞ
れ制御されている。画像メモリバス300には画像処理
装置の画像メモリ加及び画像処理プロセッサ21が接続
されている。なお、画像メモリ加の容量は例えば512
X 512X 8ビツト+256キロバイトのものが使
用される。又、図中符号22で示した部分が本実施例の
ビデオ入力装置となる。
説明する。第3図は本発明のビデオ入力装置の一実施例
を示したブロック図である。テレビ(ITV)カメラ6
が出力するアナログビデオ信号(画像データ)はビデオ
入力アンプ7によって増幅された後、A/D変換器8に
入力される。このA/D変換器8によってデジタル化さ
れた画像データは、画像データの偶数、奇数フィールド
によシ書き込みメモリ先を切換えるセレクタ9ft、通
して、奇数フィールドの書き込み用データレジスタ10
ヲ介して奇数フィールドメモリ11に書き込まれるか、
又は偶数フィールドの書き込み用データレジスタ12を
介して偶数フィールドメモリ13に書き込まれる。これ
ら偶数、奇数フィールドメモリ11.13にはメモリア
ドレスレジスタ14.15が接続さノ1ている。奇数フ
ィールドメモリ11と偶数フィールドメモリ13に書き
込まれた画像データはそれぞれ読み出し用データレジス
タ16.17を介し、更に偶数、奇数フィールドデータ
を切換えるセレクタ18を進して画像メモリバス300
へ出力される。なお、上記ビデオ信号をサンプリングし
てデジタル化するん0変換器8、偶数、奇数フィールド
にょシ書き込みメモリ先を切換えるセレクタ9、書き込
み用データレジスタ10.12、メモリアドレスレジス
タ14.15、読み出し用データレジスタ16.17及
び偶数、奇数フィールドによシ読み出し先のメモリを切
換えるセレクタ18は、コントローラ19にょシそれぞ
れ制御されている。画像メモリバス300には画像処理
装置の画像メモリ加及び画像処理プロセッサ21が接続
されている。なお、画像メモリ加の容量は例えば512
X 512X 8ビツト+256キロバイトのものが使
用される。又、図中符号22で示した部分が本実施例の
ビデオ入力装置となる。
次に本実施例の動作について説明する。テレビカメラ6
からビデオ入力装置22に入力されたアナログビデオ信
号(画像データ)はA/D変換器8によシデジタル画像
データに変換される。デジタル化された画像データはイ
ンターレースデータであるだめ、奇数フィールドデータ
の場合にはセレクタ9、データレジスタ10ヲ辿って奇
数フィールド用メモリnVc書き込まれ、又、偶数フィ
ールドデータの場合はセレクタ9、データレジスタ12
f:通って偶数フィールド用メモリ13に書き込まれる
。
からビデオ入力装置22に入力されたアナログビデオ信
号(画像データ)はA/D変換器8によシデジタル画像
データに変換される。デジタル化された画像データはイ
ンターレースデータであるだめ、奇数フィールドデータ
の場合にはセレクタ9、データレジスタ10ヲ辿って奇
数フィールド用メモリnVc書き込まれ、又、偶数フィ
ールドデータの場合はセレクタ9、データレジスタ12
f:通って偶数フィールド用メモリ13に書き込まれる
。
次に、奇数、偶数フィールド用メモリ11.13に書き
込まれている画像データ全貌み出す場合には、セレクタ
18が読み出し先のメモリを切換えることにより、奇数
フィールド用メモリ11の画像データが読み出し用レジ
スタ16ヲ通して又は偶数フィールド用メモリ13の画
像データが読み出し用レジスタ17全通して画像メモリ
バス300に出力され、これが画像メモリ20又は画像
処理プロセッサ21へ転送される。
込まれている画像データ全貌み出す場合には、セレクタ
18が読み出し先のメモリを切換えることにより、奇数
フィールド用メモリ11の画像データが読み出し用レジ
スタ16ヲ通して又は偶数フィールド用メモリ13の画
像データが読み出し用レジスタ17全通して画像メモリ
バス300に出力され、これが画像メモリ20又は画像
処理プロセッサ21へ転送される。
以上が本ビデオ入力装置の基本的な動作であるが、次に
リアルタイム入力動作と画像メモリとしてのアクセス時
の動作について説明する。リアルタイム入力時では、先
ず1フレームの最初の偶数フィールドの画像データが上
記の手順で偶数フィールド用メモリ13に書き込まれる
。次にフィールドが偶数フィールドから奇数フィールド
に切換ると、奇数フィールドデータがセレクタ9の切換
えで奇数フィールドメモリ11に書き込まれる。この間
、偶数フィールド用メモリエ3に既Vc汀き込′!1.
itり画像データが読み出されてデータレジスタ17、
セレクタ18および画像メモリバス300ヲ通って画像
メモリ20の偶数アドレスに書き込まれる。同様に、フ
ィールドが奇数フィールドから偶数フィールドに切換シ
(セレクタ9も同様に)、次のフレーム入力となると偶
数フィールドデータが偶数フィールド用メモリ13に新
らたに書き込まれる。この間両のフレームの奇数フィー
ルドデータが奇数フィールド用メモリ11からデータレ
ジスタ16、セレクタ18を介して読み出され画像メモ
リノくス300全通して画像メモリ20の奇数アドレス
VC,書き込まれる。このような動作の繰シ返しによシ
、テレビカメラ6から画像データを画像メモリ20にリ
アルタイム人力することができる。
リアルタイム入力動作と画像メモリとしてのアクセス時
の動作について説明する。リアルタイム入力時では、先
ず1フレームの最初の偶数フィールドの画像データが上
記の手順で偶数フィールド用メモリ13に書き込まれる
。次にフィールドが偶数フィールドから奇数フィールド
に切換ると、奇数フィールドデータがセレクタ9の切換
えで奇数フィールドメモリ11に書き込まれる。この間
、偶数フィールド用メモリエ3に既Vc汀き込′!1.
itり画像データが読み出されてデータレジスタ17、
セレクタ18および画像メモリバス300ヲ通って画像
メモリ20の偶数アドレスに書き込まれる。同様に、フ
ィールドが奇数フィールドから偶数フィールドに切換シ
(セレクタ9も同様に)、次のフレーム入力となると偶
数フィールドデータが偶数フィールド用メモリ13に新
らたに書き込まれる。この間両のフレームの奇数フィー
ルドデータが奇数フィールド用メモリ11からデータレ
ジスタ16、セレクタ18を介して読み出され画像メモ
リノくス300全通して画像メモリ20の奇数アドレス
VC,書き込まれる。このような動作の繰シ返しによシ
、テレビカメラ6から画像データを画像メモリ20にリ
アルタイム人力することができる。
画像メモリと17でのアクセス動作では、外部からIT
V入力用要求があった場合のみ、ビデオ入力装置22が
テレビカメラ6の画像データを奇数フィールド用メモリ
11、偶数フィールド用メモリ13に■:き込み、その
後これら奇数、偶数用メモリ11.13内の画像データ
を画像メモリん又は画像プロセッサ21へ画像メモリバ
ス300全通して転送する。
V入力用要求があった場合のみ、ビデオ入力装置22が
テレビカメラ6の画像データを奇数フィールド用メモリ
11、偶数フィールド用メモリ13に■:き込み、その
後これら奇数、偶数用メモリ11.13内の画像データ
を画像メモリん又は画像プロセッサ21へ画像メモリバ
ス300全通して転送する。
この場合、奇数、偶数フィールド用メモリ11.13か
らの画像データの読み出しは偶数フィールドメモリ13
、奇数フィールドメモリ11、偶数フィールド用メモリ
13というようにセレクタ18によシ交互に切換えて行
なわれる。
らの画像データの読み出しは偶数フィールドメモリ13
、奇数フィールドメモリ11、偶数フィールド用メモリ
13というようにセレクタ18によシ交互に切換えて行
なわれる。
本実施例によれば、上記いずれの動作時においても奇数
、偶数フィールドメモ!JIL13への画像データの書
き込みは、ビデオ入力速度(約8Q n!II )で行
なわれるが、リアルタイム人力動作時には、奇数、偶数
フィールド用メモIJII、13からの画像データの読
み出し速度は、0.01671512 X 256→1
2.7 n8に緩和することができ、画像メモリ20又
は画像プロセッサ21へのテレビカメラからの画像デー
タのリアルタイム入力を、画像メモリバス300として
高速のものを使用することなく行々うことができる。又
、フレームメモリである奇数、偶数フィールド用メモリ
IL13?t−1つの画像メモリとし、画像処理装置に
よってアクセスすることを可能としている。
、偶数フィールドメモ!JIL13への画像データの書
き込みは、ビデオ入力速度(約8Q n!II )で行
なわれるが、リアルタイム人力動作時には、奇数、偶数
フィールド用メモIJII、13からの画像データの読
み出し速度は、0.01671512 X 256→1
2.7 n8に緩和することができ、画像メモリ20又
は画像プロセッサ21へのテレビカメラからの画像デー
タのリアルタイム入力を、画像メモリバス300として
高速のものを使用することなく行々うことができる。又
、フレームメモリである奇数、偶数フィールド用メモリ
IL13?t−1つの画像メモリとし、画像処理装置に
よってアクセスすることを可能としている。
以上記述した如く本発明のビデオ入力装置によれば、フ
レームメモリとして奇数フィールド用メモリと偶数フィ
ールド用メモリを設け、lフレームの奇数フィールドデ
ータを奇数フィールド用メモリに書き込んでいる間に、
既に書き込まれた前のフレームの偶数フィールドデータ
を偶数フイ−ルド用メモリから読み出してこれを画像メ
モリバスを通して画像処理装置へ転送し、次に1フレー
ムの偶数フィールドデータを偶数フィールド用メモリに
書き込んでいる間に、前記奇数フィールド用メモリに書
き込まれた奇数フィールドデータを読み出して、これを
画像メモリバスを通して画像処理装置へ転送する構成を
採ることにより、画像メモリバスを高速にすることなく
テレビカメラの画像データのリアルタイム入力を可能と
する効果がおる。
レームメモリとして奇数フィールド用メモリと偶数フィ
ールド用メモリを設け、lフレームの奇数フィールドデ
ータを奇数フィールド用メモリに書き込んでいる間に、
既に書き込まれた前のフレームの偶数フィールドデータ
を偶数フイ−ルド用メモリから読み出してこれを画像メ
モリバスを通して画像処理装置へ転送し、次に1フレー
ムの偶数フィールドデータを偶数フィールド用メモリに
書き込んでいる間に、前記奇数フィールド用メモリに書
き込まれた奇数フィールドデータを読み出して、これを
画像メモリバスを通して画像処理装置へ転送する構成を
採ることにより、画像メモリバスを高速にすることなく
テレビカメラの画像データのリアルタイム入力を可能と
する効果がおる。
第1図は従来のビデオ入力装置を4.1ftえた画像処
理システムの一例を示したブロック図、第2図は従来の
ビデオ入力装置を備えた画像処理システムの他の例を示
したブロック図、第3図は本発明のビデオ入力装置1イ
の一実施例を示したブロック図である。 6・・テレビカメラ 8・・・A/D変換器 9.18・・・セレクタ 11・・・奇数フィールドメモリ 13・・・偶数フィールドメモリ 19・・・コントローラ 20・・・画像メモリ 21・・画像処理プロセッサ 22・・・ビデオ入力装置 代理人 弁理士 則 近 憲 佑 (ほか1名) 第1図 第2図 第3図 1 嘔
理システムの一例を示したブロック図、第2図は従来の
ビデオ入力装置を備えた画像処理システムの他の例を示
したブロック図、第3図は本発明のビデオ入力装置1イ
の一実施例を示したブロック図である。 6・・テレビカメラ 8・・・A/D変換器 9.18・・・セレクタ 11・・・奇数フィールドメモリ 13・・・偶数フィールドメモリ 19・・・コントローラ 20・・・画像メモリ 21・・画像処理プロセッサ 22・・・ビデオ入力装置 代理人 弁理士 則 近 憲 佑 (ほか1名) 第1図 第2図 第3図 1 嘔
Claims (1)
- テレビカメラが出力するアナログ画像データをデジタル
化し、これを画像メモリバス全通して画像メモリに転送
するビデオ入力装置において、画像データの1フレーム
の偶数フィールドデータと奇数フィールドデータを別々
に書き込むことがセきる記憶手段と、入力された画像デ
ータの74−ルドが偶数フィールドか奇数フィールドか
によって書き込み先を切換える選択手段と、前記記憶手
段に別々に書き込まれている偶数フィールドデータと奇
数フィールドデータのどちらかを選択し□て読み出す選
択手段と、入力画像データの偶数フィールドデータを前
記記憶手段に書き込んでいる佃に、既に書き込まれてい
る奇数フィールドデー□りを前記記憶手段から読み出し
てこれを前記画像□メモリへ転送し、次に前記人力画像
データの奇数ライールドデータを前記記憶手段に書き込
んでいる間に、既に書き込まれている偶数フィールドデ
ータを読み出してこれを前記画像メモリへ転送する制御
及び入力画像データを一時前記記憶手段に8き込んだ後
、前記画像メモリに転送する制御を行なう制御手段を具
備したことを特徴とするビデオ入力装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58202582A JPS6095683A (ja) | 1983-10-31 | 1983-10-31 | ビデオ入力装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58202582A JPS6095683A (ja) | 1983-10-31 | 1983-10-31 | ビデオ入力装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6095683A true JPS6095683A (ja) | 1985-05-29 |
Family
ID=16459871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58202582A Pending JPS6095683A (ja) | 1983-10-31 | 1983-10-31 | ビデオ入力装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6095683A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63148782A (ja) * | 1986-12-11 | 1988-06-21 | Fuji Kiki Kogyo Kk | ビデオ画像収録装置 |
JPS63292882A (ja) * | 1987-05-26 | 1988-11-30 | Nec Corp | 映像記録再生装置 |
-
1983
- 1983-10-31 JP JP58202582A patent/JPS6095683A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63148782A (ja) * | 1986-12-11 | 1988-06-21 | Fuji Kiki Kogyo Kk | ビデオ画像収録装置 |
JPS63292882A (ja) * | 1987-05-26 | 1988-11-30 | Nec Corp | 映像記録再生装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58139241A (ja) | 画像メモリアクセス方式 | |
JP3278756B2 (ja) | 画像処理方法及び装置 | |
US7595844B2 (en) | Method for assisting video compression in a computer system | |
US4647971A (en) | Moving video special effects system | |
US4967274A (en) | Image data conversion device | |
JPS6095683A (ja) | ビデオ入力装置 | |
JPS5846459A (ja) | 画信号格納方式 | |
JP2557042B2 (ja) | プログラム転送装置 | |
JPH0451373A (ja) | 画像処理方式 | |
JPH01243182A (ja) | 画像処理装置 | |
JP2610817B2 (ja) | アドレス生成装置 | |
JPS59223880A (ja) | 画像処理方法および装置 | |
JPS58138163A (ja) | 画信号回転装置 | |
JP2743051B2 (ja) | 画像処理装置 | |
JP2510219B2 (ja) | 画像処理装置 | |
JPH06208614A (ja) | 画像処理装置 | |
JP3119366B2 (ja) | 画像処理装置及び方法 | |
JPH06103461B2 (ja) | プログラム転送装置 | |
JPS62114067A (ja) | デ−タ入力記憶装置 | |
JPS61114350A (ja) | 記憶装置 | |
JPS62274349A (ja) | デ−タ処理システム | |
JPS59165176A (ja) | 画像処理装置 | |
JPS62262187A (ja) | メモリ装置 | |
JPH0421189A (ja) | 画像メモリ回路 | |
JPH01316845A (ja) | 画像処理装置 |