JPH0120779B2 - - Google Patents

Info

Publication number
JPH0120779B2
JPH0120779B2 JP58242556A JP24255683A JPH0120779B2 JP H0120779 B2 JPH0120779 B2 JP H0120779B2 JP 58242556 A JP58242556 A JP 58242556A JP 24255683 A JP24255683 A JP 24255683A JP H0120779 B2 JPH0120779 B2 JP H0120779B2
Authority
JP
Japan
Prior art keywords
instruction
input
terminal group
output
outside
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58242556A
Other languages
English (en)
Other versions
JPS60134350A (ja
Inventor
Takatoshi Koga
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58242556A priority Critical patent/JPS60134350A/ja
Publication of JPS60134350A publication Critical patent/JPS60134350A/ja
Publication of JPH0120779B2 publication Critical patent/JPH0120779B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Microcomputers (AREA)

Description

【発明の詳細な説明】 本発明は、2個のシングルチツプマイクロコン
ピユータを用いる事によつて、そのシングルチツ
プマイクロコンピユータのプログラム評価をする
ためのエミユレーシヨン機能をもつた1個のエバ
リユレーシヨン製品に相当する動作を実現するも
のであり、そのために必要なシングルチツプマイ
クロコンピユータの構成に関するものである。
従来、ユーザーがシングルチツプマイクロコン
ピユータのプログラムを開発するに当つては、あ
らかじめメーカーによつて用意されたシングルチ
ツプマイクロコンピユータ専用のエバリユエーシ
ヨン製品を用いて、該プログラムのエミユレーシ
ヨンを行なつていた。しかしメーカー側にとつ
て、シングルチツプマイクロコンピユータとは別
に、エバリユエーシヨン製品を開発するには、莫
大な工数と時間が必要であり、大きな負担になつ
ていた。
本発明によれば、シングルチツプマイクロコン
ピユータ自身にエバリユエーシヨン製品の機能を
持たせることができる。すなわち本発明によりメ
ーカー側にとつてはエバリユエーシヨン製品開発
の負担を軽減することができるし、ユーザー側に
とつては特別のエバリユエーシヨン製品を購入す
る必要がなくなるという利点がえられる。
次に図を用いて詳細な説明を行なう。第1図に
おいて、本発明のシングルチツプマイクロコンピ
ユータを2個使つて、エバリユエーシヨン製品の
機能を実現する方法を説明する。1,2は本発明
のシングルチツプマイクロコンピユータであり、
それぞれプログラムカウンター11,12、プロ
グラムメモリー18,28、インストラクシヨン
デコーダ19,29及びALU、アキユムレータ
ー、入出力端子にあたるポートを有している。
ここで第1の製品(以下、1stマイコンと略す)
1においてTEST1端子をGND、TEST2端子を
VDDに接続することにより以下の状態に設定す
る。PORT1、PORT2は14を閉じることによ
りプログラムカウンター11の値をプログラムカ
ウンターバス12を通して出力する。又、
PORT5、PORT6は15を閉じることにより外
部から命令(以下、INSTと略す)を入力する。
又PORT7、PORT8は16を閉じることにより、
内部データバスの値を出力する通常の出力端子と
なる。又17を閉じることにより、インストラク
シヨンデコーダ19では内蔵されているプログラ
ムメモリー18の命令ではなく、命令バス13を
通して外部からPORT5、PORT6へ入力された
INSTがデコードされて、1stマイコン1は該
INSTに従つて命令を実行する。次に第2の製品
(2ndマイコンと略す)2においては、TEST1端
子をVDD、TEST2端子をGNDに接続することに
より以下の状態に設定する。PORT1、PORT2
は24を閉じることにより、内部データバスの値
を出力する通常の出力端子となり、又PORT5、
PORT6も25を閉じることにより内部データバ
スの値を出力する通常の出力端子となる。又
PORT7、PORT8は26を閉じることにより
INSTを命令バス23に入力する。又27を閉じ
ることによりインストラクシヨンデコーダ29へ
は内蔵プログラムメモリ27の命令では、命令バ
ス23を通してPORT7、PORT8より入力され
た1stマイコンと同一のINSTが入力され、1stマ
イコンと同一の命令を実行していく。
以上の状態の1stマイコンと2ndマイコンを2個
使用し、外部に読み出し専用メモリ(以下、
PROMと略す)を接続すれば、プログラムカウ
ンターの値PCに従つてPROMよりINSTが出力
され、そのINSTを1stマイコン、2ndマイコンが
ともに実行し、それぞれのPORTよりその結果
を出力することができ、エバリユエーシヨン製品
の機能が実現される。
なお、1stマイコン1、2ndマイコン2ともに、
TEST1、TEST2端子をGNDに接続することに
より、プログラムカウンタ11,21がプログラ
ムメモリー18,28をアドレス指定してその命
令をインストラクシヨンデコーダー19,29が
取り込みその命令に従つて処理していき、それぞ
れのポートは出力あるいは入力、入出力端子とし
て働く通常のシングルチツプマイクロコンピユー
タとして機能することができる。
【図面の簡単な説明】
第1図は本発明の一実施例のエバリユエーシヨ
ンシステムのブロツク図である。 1,2はシングルチツプマイクロコンピユー
タ、11,21はプログラムカウンタ、12,2
2はプログラムカウンタバス、13,23は命令
バス、14,24,15,25,16,26,1
7,27はTEST1、TEST2端子の操作により開
閉できる切り換え手段、18,28は内蔵プログ
ラムメモリー、19,29はインストラクシヨン
デコーダー。

Claims (1)

    【特許請求の範囲】
  1. 1 内部データバス、命令コードを記憶するプロ
    グラムメモリ、該プログラムメモリをアドレス指
    定するプログラムカウンタ、アドレス指定された
    命令コードを命令レジスタに取り込み当該命令コ
    ードを実行する命令処理手段、及びデータの入力
    または出力のための少なくとも第1乃至第3の端
    子群を有するシングルチツプマイクロコンピユー
    タにおいて、第1の動作状態または第2の動作状
    態を指定する制御部と、前記プログラムカウンタ
    の内容を前記第1の端子群から外部に出力するア
    ドレス出力手段と、前記第2の端子群に外部から
    供給されるデータを実行すべき命令コードとして
    前記命令レジスタに入力せしめる第1の入力手段
    と、前記第3の端子群に外部から供給されるデー
    タを実行すべき命令コードとして前記命令レジス
    タに入力せしめる第2の入力手段とを設け、前記
    制御部が前記第1の動作状態を指定したときは前
    記アドレス出力手段および前記第1の入力手段が
    活性化されるとともに前記第2の入力手段が非活
    性化されることにより、前記第1の端子群から前
    記プログラムカウンタの内容が外部に出力され、
    前記第2の端子群を介して外部から実行すべき命
    令コードが前記命令レジスタに入力され、第3の
    端子群はデータの入力又は出力として使用され、
    前記制御部が前記第2の動作状態を指定したとき
    は前記第2の入力手段が活性化されるとともに前
    記アドレス手段および前記第1の入力手段が非活
    性化されることにより、前記第3の端子群を介し
    て外部から実行すべき命令コードが前記命令レジ
    スタに入力され、前記第1及び第2の端子群はデ
    ータの入力又は出力として使用されることを特徴
    とするシングルチツプマイクロコンピユータ。
JP58242556A 1983-12-22 1983-12-22 シングルチツプマイクロコンピユ−タ Granted JPS60134350A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58242556A JPS60134350A (ja) 1983-12-22 1983-12-22 シングルチツプマイクロコンピユ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58242556A JPS60134350A (ja) 1983-12-22 1983-12-22 シングルチツプマイクロコンピユ−タ

Publications (2)

Publication Number Publication Date
JPS60134350A JPS60134350A (ja) 1985-07-17
JPH0120779B2 true JPH0120779B2 (ja) 1989-04-18

Family

ID=17090849

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58242556A Granted JPS60134350A (ja) 1983-12-22 1983-12-22 シングルチツプマイクロコンピユ−タ

Country Status (1)

Country Link
JP (1) JPS60134350A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63121934A (ja) * 1986-11-10 1988-05-26 Oki Electric Ind Co Ltd 評価用ワンチツプマイクロコンピユ−タ
JP2731618B2 (ja) * 1990-02-28 1998-03-25 日本電気アイシーマイコンシステム株式会社 エミュレータ
JP2002323993A (ja) * 2001-04-25 2002-11-08 Nec Corp シングルチップマイクロコンピュータ並びにその試験方法及び試験プログラム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54161860A (en) * 1978-06-13 1979-12-21 Fujitsu Ltd One-chip microcomputer featuring test mode setting function
JPS5723153A (en) * 1980-07-18 1982-02-06 Fujitsu Ltd Microcomputer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54161860A (en) * 1978-06-13 1979-12-21 Fujitsu Ltd One-chip microcomputer featuring test mode setting function
JPS5723153A (en) * 1980-07-18 1982-02-06 Fujitsu Ltd Microcomputer

Also Published As

Publication number Publication date
JPS60134350A (ja) 1985-07-17

Similar Documents

Publication Publication Date Title
JPH0798692A (ja) マイクロコンピュータ
JPH0472271B2 (ja)
JPH0120779B2 (ja)
US6249858B1 (en) Information processing apparatus having a CPU and an auxiliary arithmetic unit for achieving high-speed operation
JPH0934748A (ja) エミュレーション用マイクロコンピュータ
JPH04190430A (ja) ソフトウェア開発用エミュレータ
JPS61112247A (ja) デ−タ処理装置
JPH0436834A (ja) ワンチップマイクロコンピュータ
JP2763117B2 (ja) マイクロコンピュータ及びそれを用いたエミュレータ
JPS5851369A (ja) テスト回路つきマイクロコンピユ−タ
JPH1139184A (ja) エミュレータ
JPS62103738A (ja) プログラマブルコントロ−ラ
JPH0312747A (ja) マイクロプロセッサ診断方式
JPH02105945A (ja) トリガ出力付マイクロコンピユータ
JPH0353391A (ja) マイクロコンピュータ
JPS60247739A (ja) マイクロプログラム制御装置
JPH0652333A (ja) シングルチップ・マイクロコンピュータ
JPH09325935A (ja) バス切り換え回路
JPH1011286A (ja) マイクロプロセッサ及びプログラマブルコントローラ
JPS6059598A (ja) Eepromへのデ−タ書込みおよび読出し装置
JPH02236734A (ja) マイクロプロセッサのエミュレーション方式
JPS62205444A (ja) 開発支援装置
JPH02144634A (ja) エバリエーションチップ
JPH07113900B2 (ja) エミュレーション・チップ
JPH05342377A (ja) マイクロコンピュータ