JP7369953B2 - スイッチング回路 - Google Patents

スイッチング回路 Download PDF

Info

Publication number
JP7369953B2
JP7369953B2 JP2020502843A JP2020502843A JP7369953B2 JP 7369953 B2 JP7369953 B2 JP 7369953B2 JP 2020502843 A JP2020502843 A JP 2020502843A JP 2020502843 A JP2020502843 A JP 2020502843A JP 7369953 B2 JP7369953 B2 JP 7369953B2
Authority
JP
Japan
Prior art keywords
terminal
gate
switching element
switching
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020502843A
Other languages
English (en)
Other versions
JPWO2019167446A1 (ja
Inventor
大治郎 有澤
武志 東
大介 山本
善久 南
学 柳原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Publication of JPWO2019167446A1 publication Critical patent/JPWO2019167446A1/ja
Priority to JP2022189130A priority Critical patent/JP7457951B2/ja
Application granted granted Critical
Publication of JP7369953B2 publication Critical patent/JP7369953B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08122Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/041Modifications for accelerating switching without feedback from the output circuit to the control circuit
    • H03K17/0412Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/041Modifications for accelerating switching without feedback from the output circuit to the control circuit
    • H03K17/0412Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/04123Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6877Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the control circuit comprising active elements different from those used in the output circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/74Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of diodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • H02M7/538Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a push-pull configuration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Conversion In General (AREA)
  • Electronic Switches (AREA)

Description

本発明は、スイッチング素子を駆動するスイッチング回路に関し、特に、ノーマリオフ型の接合型電界効果トランジスタをスイッチング素子として駆動する回路に関する。
スイッチング電源やインバータ等の機器では、スイッチング素子が用いられ、スイッチング素子のスイッチング周波数を上げることで、コンデンサやトランス等の回路部品を小型化できる。近年、このような高周波用途のスイッチング素子として、GaNトランジスタに代表される、ワイドバンドギャップ型の化合物半導体を利用したノーマリオフ型の接合型電界効果トランジスタが注目されている。
そこで、従来、スイッチング素子としてノーマリオフ型の接合型電界効果トランジスタを駆動するスイッチング回路についての様々な技術が提案されている(例えば、特許文献1、2参照)。なお、スイッチング回路による駆動の対象となるトランジスタを、以下、単に「スイッチング素子」ともいう。
特許文献1の技術では、スイッチング素子を駆動する駆動回路として、駆動信号発生回路を構成する第1スイッチ素子及び第2スイッチ素子それぞれの出力端子とスイッチング素子のゲート端子との間に複数の抵抗器及び一つのコンデンサを接続した回路が開示されている。これにより、スイッチング素子のゲート充電電流及び放電電流を個別かつ最適に調整できるとともに、スイッチング素子のターンオン時及びターンオフ時の誤動作を防ぐことが可能になる。なお、以降では、スイッチング素子のターンオン及びターンオフを、それぞれ、単に、「ターンオン」及び「ターンオフ」ともいう。
また、特許文献2の技術では、スイッチング素子を駆動する駆動回路として、駆動信号発生回路とスイッチング素子のゲート端子との間にコンデンサが接続され、さらに、スイッチング素子のゲート端子とソース端子との間に、整流素子及びツェナーダイオードで構成される逆バイアス電圧生成回路が接続された回路が開示されている。これにより、ターンオフ動作が高速化される。
国際公開第2017/081856号 特開2016-40967号公報
しかしながら、特許文献1の技術では、ターンオフ時にスイッチング素子のゲート・ソース間に過剰の負バイアスが与えられ、スイッチング素子に対するゲート耐圧不良が発生したり、還流動作時のロス(つまり、電力損失)が大きくなったりするという問題がある。ここで、還流動作とは、スイッチング素子に接続された誘導性負荷に流れる電流が遮断されたときに、スイッチング素子を介して誘導性負荷に電流を流し続けようとする動作をいう。
また、特許文献1の技術では、ターンオン時にスイッチング素子のゲート端子に充電された電荷を短時間で放電するために、第1スイッチ素子の出力端子とスイッチング素子のゲート端子との間に接続された抵抗器の抵抗値を小さくする必要があるが、これらの抵抗値を過剰に小さくするとスイッチング素子のゲート電圧が耐圧を超えたり、駆動ロスが大きくなったりするなどの課題が生じるために、その抵抗値を小さくするには限度がある。そのために、スイッチング素子に期待される高周波動作に限界があるという問題がある。
また、特許文献2の技術では、スイッチング素子のゲート電極がオーミック接合のタイプである場合、ターンオン時に、ゲート・ソース間電圧が2.5~3Vであったとしてもゲート・ソース間に数mA~数10mA程度の電流が流れるため、ゲート・ソース間電圧が減少し、ターンオン状態を維持できないという問題がある。
また、特許文献2の技術では、スイッチング素子がターンオフ状態であるときに、誘導性負荷等に起因してソース電位を基準としてドレイン電圧が上昇した場合には、ドレイン・ゲート間の寄生容量への充電電流が、駆動信号発生回路とスイッチング素子のゲート端子との間に接続されたコンデンサにも流れるため、コンデンサが再放電され、ゲート・ソース間電位が増加し、その増加したゲート・ソース間電位がスイッチング素子の閾値を越えた場合には、誤点弧を起こす可能性がある。なお、誤点弧とは、スイッチング素子が誤ってターンオンすることをいう。
そこで、本発明は、上記問題点に鑑みてなされたものであり、スイッチング素子を駆動するスイッチング回路であって、スイッチング素子に対するゲート耐圧不良の発生を抑制し、還流動作時のロスを抑制し、スイッチング素子の高周波動作の限界を緩和し、ターンオン時の導通状態をより確実に維持し、かつ、誤点弧の発生を抑制することができるスイッチング回路を提供することを目的とする。
上記目的を達成するために、本発明の一形態に係るスイッチング回路は、ソース端子、ドレイン端子及びゲート端子を有するノーマリオフ型の接合型電界効果トランジスタと、第1の電源入力端子、前記第1の電源入力端子の電位又はハイインピーダンス状態を出力する第1の出力端子、第2の電源入力端子、前記第2の電源入力端子の電位又はハイインピーダンス状態を出力する第2の出力端子、及び、前記第1の出力端子が前記第1の電源入力端子の電位を出力し、かつ、前記第2の出力端子がハイインピーダンス状態を出力する第1の出力状態と、前記第1の出力端子がハイインピーダンス状態を出力し、かつ、前記第2の出力端子が前記第2の電源入力端子の電位を出力する第2の出力状態とを切り替えるための入力端子を有する駆動部と、前記ソース端子と前記ゲート端子との間に接続され、前記ソース端子側に陽極を有し、前記ゲート端子側に陰極を有する第1の整流素子と、前記第1の出力端子と前記ゲート端子との間に接続された第1の抵抗器と、前記第1の抵抗器と並列に接続された直列回路であって、直列に接続されたコンデンサと第2の抵抗器とを有する直列回路と、前記ゲート端子側に陽極を有し、前記第2の出力端子側に陰極を有する第2の整流素子とを備え、前記ソース端子は、前記第2の電源入力端子と接続され、前記第2の整流素子は、直列に接続された前記コンデンサ及び前記第2の抵抗器のうちの少なくとも前記コンデンサと並列に接続されており、前記コンデンサは、前記ゲート端子側に接続され、前記第2の抵抗器は、前記第1の出力端子側に接続されている
本発明により、スイッチング素子を駆動するスイッチング回路であって、スイッチング素子に対するゲート耐圧不良の発生を抑制し、還流動作時のロスを抑制し、スイッチング素子の高周波動作の限界を緩和し、ターンオン時の導通状態をより確実に維持し、かつ、誤点弧の発生を抑制することができるスイッチング回路が提供される。
図1は、特許文献1に開示された従来のスイッチング回路の回路図である。 図2は、特許文献2に開示された従来のスイッチング回路の回路図である。 図3は、実施の形態に係るハーフブリッジ回路の回路図である。 図4は、実施の形態に係るハーフブリッジ回路におけるスイッチング素子の駆動に関連する信号の波形を示す図である。 図5は、実施の形態に係るハーフブリッジ回路の第1の動作を示すタイミングチャートである。 図6は、実施の形態に係るハーフブリッジ回路の第2の動作を示すタイミングチャートである。 図7は、実施の形態の変形例1に係るスイッチング回路の回路図である。 図8は、実施の形態の変形例1に係るスイッチング回路をローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。 図9は、実施の形態の変形例2に係るスイッチング回路の回路図である。 図10は、実施の形態の変形例2に係るスイッチング回路をローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。 図11は、実施の形態の変形例3に係るスイッチング回路の回路図である。 図12は、実施の形態の変形例3に係るスイッチング回路をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第1の動作を示すタイミングチャートである。 図13は、実施の形態の変形例3に係るスイッチング回路をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。 図14は、実施の形態の変形例4に係るスイッチング回路の回路図である。 図15は、実施の形態の変形例4に係るスイッチング回路をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第1の動作を示すタイミングチャートである。 図16は、実施の形態の変形例4に係るスイッチング回路をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。 図17は、実施の形態の変形例5に係るスイッチング回路の回路図である。 図18は、実施の形態の変形例5のバリエーションに係るスイッチング回路の回路図である。 図19は、実施の形態の変形例5の他のバリエーションに係るスイッチング回路の回路図である。
(本発明の基礎となった知見)
まず、本発明に係るスイッチング回路を考案するに至った本発明者らによる知見を説明する。
(1)特許文献1の技術について
図1は、特許文献1に開示された従来のスイッチング回路の回路図である。このスイッチング回路は、駆動回路52と、主スイッチング素子51とで構成される。駆動回路52は、コンデンサ60、インバータ70、PMOSのトランジスタ53及びNMOSのトランジスタ54で構成される駆動信号発生回路と、駆動信号発生回路と主スイッチング素子51との間に接続された抵抗器55、56、58、59及びコンデンサ57とを備える。
このような構成により、主スイッチング素子51のターンオン時及びターンオフ時のゲート電流経路を分離することで、充電電流及び放電電流を個別かつ最適に調整できるとともに、ターンオン時及びターンオフ時の誤動作を防ぐことが可能となる。よって、主スイッチング素子51に対し、スイッチング速度を調整し、かつ、スイッチング回路における寄生インダクタンスを低減、又は、寄生インダクタンスの影響を抑制することにより、安定に制御されたスイッチング回路が実現される。
しかしながら、特許文献1の技術では、コンデンサ57の容量値又は電源電圧VDDが大きい場合には、ターンオフ時に主スイッチング素子51のゲート・ソース間に過剰の負バイアスが与えられ、主スイッチング素子51に対するゲート耐圧不良が発生したり、還流動作時のロスが大きくなったりするという第1の問題がある。
また、特許文献1の技術では、ターンオン時に主スイッチング素子51のゲート端子に充電された電荷を短時間で放電するためには、抵抗器55及び56の抵抗値を小さくする必要があるが、これらの抵抗値を過剰に小さくすると主スイッチング素子51のゲート電圧が耐圧を超えたり、駆動ロスが大きくなったりするなどの課題が生じるために、抵抗器55及び56の抵抗値を小さくするには限度がある。そのために、主スイッチング素子51に期待される高周波動作に限界があるという第2の問題が生じる。
(2)特許文献2の技術について
図2は、特許文献2に開示された従来のスイッチング回路の回路図である。このスイッチング回路は、駆動信号発生回路80、スイッチング素子Q11、並びに、駆動信号発生回路80とスイッチング素子Q11との間に接続されたコンデンサC12及び逆バイアス電圧生成回路84で構成される。
このような構成により、コンデンサC12の容量とスイッチング素子Q11の入力容量(つまり、寄生容量)とによる電圧分割が行われるので、スイッチング素子Q11の見かけ上の入力容量が小さくなる。その結果、ターンオン時のスイッチング素子Q11のゲート端子の電圧が低電圧化され、スイッチング素子Q11のターンオン動作が高速かつ効率化される。加えて、スイッチング素子Q11のゲート端子とソース端子との間に、ダイオードD11とツェナーダイオードZD11との直列回路からなる逆バイアス電圧生成回路84が接続されている。これにより、ターンオフ時において、スイッチング素子Q11のゲートに対して従来よりも強い逆バイアス電圧が印加されるので、スイッチング素子Q11のターンオフ動作が高速化される。
しかしながら、特許文献2の技術では、スイッチング素子Q11のゲート電極がオーミック接合のタイプである場合、ターンオン時に、ゲート・ソース間電圧が2.5~3Vであったとしてもゲート・ソース間に数mA~数10mA程度の電流が流れるため、ゲート・ソース間電圧が減少し、導通状態を維持できないという第3の問題がある。
また、特許文献2の技術では、ターンオフ時に、誘導性負荷等に起因してソース電位を基準としてドレイン電圧が上昇した場合には、ゲート・ドレイン間の寄生容量への充電電流がコンデンサC12にも電流が流れるため、コンデンサC12が再放電され、ゲート・ソース間電位が増加し、その増加したゲート・ソース間電位がスイッチング素子Q11の閾値を越えた場合には、誤点弧を起こす可能性があるという第4の問題がある。
(3)解決策
そこで、上記特許文献1の技術における第1及び第2の問題、並びに、上記特許文献2の技術における第3及び第4の問題を解決するために、本発明に係るスイッチング回路は、ソース端子、ドレイン端子及びゲート端子を有するノーマリオフ型の接合型電界効果トランジスタと、第1の電源入力端子、前記第1の電源入力端子の電位又はハイインピーダンス状態を出力する第1の出力端子、第2の電源入力端子、前記第2の電源入力端子の電位又はハイインピーダンス状態を出力する第2の出力端子、及び、前記第1の出力端子が前記第1の電源入力端子の電位を出力し、かつ、前記第2の出力端子がハイインピーダンス状態を出力する第1の出力状態と、前記第1の出力端子がハイインピーダンス状態を出力し、かつ、前記第2の出力端子が前記第2の電源入力端子の電位を出力する第2の出力状態とを切り替えるための入力端子を有する駆動部と、前記ソース端子と前記ゲート端子との間に接続され、前記ソース端子側に陽極を有し、前記ゲート端子側に陰極を有する第1の整流素子と、前記第1の出力端子と前記ゲート端子との間に接続された第1の抵抗器と、前記第1の抵抗器と並列に接続された直列回路であって、直列に接続されたコンデンサと第2の抵抗器とを有する直列回路と、前記ゲート端子側に陽極を有し、前記第2の出力端子側に陰極を有する第2の整流素子とを備え、前記ソース端子は、前記第2の電源入力端子と接続され、前記第2の整流素子は、直列に接続された前記コンデンサ及び前記第2の抵抗器のうちの少なくとも前記コンデンサと並列に接続されている。
(実施の形態)
以下、本発明の実施の形態について、図面を用いて詳細に説明する。なお、以下で説明する実施の形態は、いずれも本発明の一具体例を示すものである。以下の実施の形態で示される数値、形状、材料、構成要素、構成要素の配置位置及び接続形態、波形、タイミング等は、一例であり、本発明を限定する主旨ではない。また、以下の実施の形態における構成要素のうち、本発明の最上位概念を示す独立請求項に記載されていない構成要素については、任意の構成要素として説明される。また、各図は、必ずしも厳密に図示したものではない。各図において、実質的に同一の構成については同一の符号を付し、重複する説明は省略又は簡略化する場合がある。
図3は、実施の形態に係るハーフブリッジ回路10の回路図である。ハーフブリッジ回路10は、ハイサイドとして、スイッチング回路20、インバータ11、電源12、及び、入力端子Bを備え、ローサイドとして、スイッチング回路30、インバータ13、電源14、及び、入力端子Aを備える。また、ハーフブリッジ回路10は、誘導性負荷としてのインダクタ15、及び、負荷用の電源16も備える。
ハイサイド及びローサイドは、同一の回路で構成される。ここでは、ハイサイドに着目して詳細な構成を説明する。
電源12は、スイッチング回路20に直流電圧VDDを供給する。
インバータ11は、入力端子Bに入力された信号を論理反転してスイッチング回路20に出力するバッファである。
スイッチング回路20は、スイッチング素子28、駆動部20a、抵抗器23及び24、コンデンサ25、ダイオード26及び27を備える。
スイッチング素子28は、ソース端子S21、ドレイン端子D21及びゲート端子G21を有するノーマリオフ型の接合型電界効果トランジスタであり、例えば、ワイドバンドギャップ型の化合物半導体であるGaN(窒化ガリウム)を用いてノーマリオフ動作と大電流及び低オン抵抗とを両立したトランジスタである。具体的には、スイッチング素子28は、例えば、p型窒化物半導体、及び、そのp型窒化物半導体とオーミック接触(つまり、オーミック接合)するゲート電極で構成されるゲート部を有するGaN-GIT(Gallium Nitride Gate Injection Transistor)等のGaNトランジスタである。
GaNトランジスタにおいては、ゲート部にp型窒化物半導体を用いることで、ノーマリオフ型を実現しやすくなる。さらに、ゲート電極がp型窒化物半導体とオーミック接触することで、過剰な正電圧がゲートに印加されてもゲート電流として流すことができるために信頼性が高くなる。一方、ゲート電極がp型窒化物半導体とショットキー接合しているとゲート電流が流れにくい。しかしながら、過剰な正電圧がゲートに印加された場合に、ショットキー接合としては逆バイアスとなるために、ショットキー接合がブレークダウンを起こしてゲート部が破壊しやすくなる。
駆動部20aは、ゲート端子G22及びG23同士が接続されたスイッチ素子21及び22で構成された駆動信号発生回路であり、第1の電源入力端子V21、第1の電源入力端子V21の電位VDD又はハイインピーダンス状態を出力する第1の出力端子OUT21、第2の電源入力端子V22、第2の電源入力端子V22の電位GND又はハイインピーダンス状態を出力する第2の出力端子OUT22、及び、第1の出力端子OUT21が第1の電源入力端子V21の電位VDDを出力し、かつ、第2の出力端子OUT22がハイインピーダンス状態を出力する第1の出力状態と、第1の出力端子OUT21がハイインピーダンス状態を出力し、かつ、第2の出力端子OUT22が第2の電源入力端子V22の電位GNDを出力する第2の出力状態とを切り替えるための入力端子IN21を有する。本実施の形態では、スイッチ素子21は、PMOSトランジスタであり、ソース端子S22が第1の電源入力端子V21に接続され、ドレイン端子D22が第1の出力端子OUT21に接続されている。また、スイッチ素子22は、NMOSトランジスタであり、ソース端子S23が第2の電源入力端子V22に接続され、ドレイン端子D23が第2の出力端子OUT22に接続されている。
ダイオード27は、スイッチング素子28のソース端子S21とゲート端子G21との間に接続され、ソース端子S21側に陽極(アノード)を有し、ゲート端子G21側に陰極(カソード)を有する第1の整流素子の一例である。
抵抗器23は、第1の出力端子OUT21とスイッチング素子28のゲート端子G21との間に接続された第1の抵抗器の一例である。
抵抗器24は、コンデンサ25と直列に接続された第2の抵抗器の一例である。抵抗器24とコンデンサ25とからなる直列回路は、抵抗器23と並列に接続されている。
ダイオード26は、スイッチング素子28のゲート端子G21側に陽極を有し、第2の出力端子OUT22側に陰極を有する第2の整流素子の一例である。
なお、スイッチング素子28のソース端子S21は、第2の電源入力端子V22と接続されている。
また、ダイオード26は、直列に接続されたコンデンサ25及び抵抗器24のうちの少なくともコンデンサ25と並列に接続されている。本実施の形態では、ダイオード26は、直列に接続されたコンデンサ25及び抵抗器24のうちのコンデンサ25だけと並列に接続されている。つまり、ダイオード26の陰極は、コンデンサ25と抵抗器24との接続点に接続されている。
ローサイドのスイッチング回路30についても、ハイサイドのスイッチング回路20と同一の構成を備える。つまり、スイッチング回路30は、スイッチング素子38、駆動部30a、抵抗器33及び34、コンデンサ35、ダイオード36及び37を備える。駆動部30aは、ゲート端子G32、ソース端子S32及びドレイン端子D32を有するスイッチ素子31並びにゲート端子G33、ソース端子S33及びドレイン端子D33を有するスイッチ素子32で構成され、第1の電源入力端子V31、第1の出力端子OUT31、第2の電源入力端子V32、第2の出力端子OUT32、及び、入力端子IN31を有する。
次に、以上のように構成された実施の形態に係るハーフブリッジ回路10の動作について説明する。
図4は、実施の形態に係るハーフブリッジ回路10におけるスイッチング素子28及び38の駆動に関連する信号の波形を示す図である。ハイサイド及びローサイドのいずれについても同じ波形であるので、ここでは、ハイサイドでの波形を示している。「ゲート・ソース間電圧」は、スイッチング素子28のゲート・ソース間電圧、「ゲート端子電流」は、スイッチング素子28のゲート端子G21に流れ込む電流、「コンデンサ25両端電圧」は、コンデンサ25の両端電圧の波形を示す。
「ゲート・ソース間電圧」の波形に示されるように、入力端子Bの入力信号のHigh及びLowに応じて(図示せず)、駆動部20aが第1の出力状態及び第2の出力状態を交互にとるので、ゲート・ソース間電圧は、スイッチング素子28をターンオンさせるHighと、スイッチング素子28をターンオフさせるLowとを交互に繰り返す。ここで、第1の電源入力端子V21の電源電圧VDDが抵抗器23を介してスイッチング素子28のゲート端子G21に印加されるので、ゲート・ソース間電圧のHighは、スイッチング素子28のゲートが有するダイオード特性で定まる電位VGSF(ゲートクランプ電圧)となる。このように、駆動部20aとスイッチング素子28のゲート端子G21との間に接続された抵抗器23により、スイッチング素子28のターンオン状態が確実に維持され、特許文献2についての第3の問題が解消される。
なお、ゲート・ソース間電圧のLowは、ダイオード27の順方向電圧VfD1で定まる負の電位VfD1となる。また、「ゲート・ソース間電圧」の波形において、立ち上がりは、コンデンサ25のスピードアップ作用により、オーバーシュートしている。コンデンサ25と直列に接続された抵抗器24は、スピードアップ作用の調整だけでなく、ゲート・ソース間電圧の振動を抑制する作用も有しており、これにより、スイッチング素子28の誤動作を抑制している。
また、「ゲート端子電流」の波形に示されるように、ゲート端子電流は、スイッチング素子28のゲート容量により、ゲート・ソース間電圧の立ち上がり時及び立下り時において、一時的に大きな電流が流れる。スイッチング素子28がターンオンの定常状態であるときは、ゲート端子電流は、(VDD-VGSF)/R1の電流値となる。R1は、抵抗器23の抵抗値である。このように、抵抗器23は、ターンオンの定常時において駆動部20aからスイッチング素子28に流れる電流を調整している。
「コンデンサ25間電圧」の波形に示されるように、コンデンサ25の両端電圧は、入力端子Bの入力信号のHigh及びLowに応じて(図示せず)、充電時の電圧と放電時の電圧とを交互に繰り返す。ここで、充電時の電圧は、(VDD-VGSF)であり、放電時の電圧は、VfD1となる。
図5は、実施の形態に係るハーフブリッジ回路10の第1の動作を示すタイミングチャートである。ここで、第1の動作とは、ハイサイドのスイッチング素子28がターンオン状態からターンオフ状態に変化し、逆に、ローサイドのスイッチング素子38がターンオフ状態からターンオン状態に変化する動作である。また、「B」は、ハイサイドの入力端子Bに入力される信号、「A」は、ローサイドの入力端子Aに入力される信号、「High-side VGS」は、ハイサイドのスイッチング素子28のゲート・ソース間電圧、「Low-side VGS」は、ローサイドのスイッチング素子38のゲート・ソース間電圧、「Low-side IGD」は、ローサイドのスイッチング素子38のゲート・ドレイン電流、「Low-side VDS」は、ローサイドのスイッチング素子38のドレイン・ソース間電圧、の波形を示す。
「B」、「A」の波形に示されるように、本図では、ハイサイドの入力端子Bの入力信号がHighからLowに変化し、ローサイドの入力端子Aの入力信号がLowからHighに変化するときのタイミングが示されている。
「High-side VGS」の波形に示されるように、ハイサイドでは、入力端子Bの入力信号がHighからLowに変化することで、スイッチ素子21がオンで、かつ、スイッチ素子22がオフの第1の出力状態から、スイッチ素子21がオフで、かつ、スイッチ素子22がオンの第2の出力状態に変化し、その結果、スイッチング素子28のゲート・ソース間電圧VGSは、ターンオンさせるHigh(つまり、電位VGSF)からターンオフさせるLow(つまり、負の電位VfD1)に変化する。
また、「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がLowからHighに変化することで、スイッチ素子31がオフで、かつ、スイッチ素子32がオンの第2の出力状態から、スイッチ素子31がオンで、かつ、スイッチ素子32がオフの第1の出力状態に変化し、その結果、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオフさせるLow(つまり、負の電位VfD1)からターンオンさせるHigh(つまり、電位VGSF)に変化する。なお、電圧VfD1は、ダイオード37の順方向電圧である。また、電位VGSFは、スイッチング素子38のゲートが有するダイオード特性で定まるゲートクランプ電圧である。また、図中の「Vth」は、スイッチング素子38の閾値電圧である。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオン状態からターンオフ状態となったときに、ローサイドでは、スイッチング素子38はターンオフ状態ではあるが、誘導性負荷であるインダクタ15に起因して、インダクタ15に向かって流れる電流をスイッチング素子38のソースからドレインに向かって通電しようとする。そのためドレイン・ソース間電圧VDSは急速に下降し、ゲート・ドレイン間容量CGDに充電された電荷は急速に放電される。これにより、ゲート端子G31からゲート・ドレイン間容量CGDを介してドレイン端子D31に至る経路で、ゲート・ドレイン電流IGDが流れる。このゲート・ドレイン電流IGDの大きさは、ゲート・ドレイン間容量CGDと、ゲート・ドレイン間容量CGDの両端電圧vの変化率とに依存して定まる値(つまり、CGD×dv/dt)である。ここで、スイッチング素子38のゲート端子G31の電位は、ダイオード36によってクランプされるので、ゲート電位に影響がない(つまり、スイッチング素子38がターンオンすることが抑制される)。
また、「Low-side VDS」の波形に示されるように、ローサイドでは、スイッチング素子38の還流動作において、スイッチング素子38のドレイン・ソース間電圧VDSが下降していくが、ダイオード37により、ゲート・ソース間電圧VGSは、減少することなく一定値(つまり、-VfD1)となる。スイッチング素子38がソースからドレインに向かって還流電流を通電し、還流動作を行うためにはドレイン電圧がゲート電圧よりもソース・ドレイン電圧VSD分低い電圧となる必要がある。よって、ドレイン・ソース間電圧VDSは、下降した後、負の電位(具体的には、負の電位(ソース・ドレイン電圧VSD+VfD1))となる。これにより、ゲート端子G31への負バイアスが増大することによるスイッチング素子38のゲートの耐圧破壊や還流動作による損失の悪化が抑制される。これにより、特許文献1についての第1の問題が解消される。
図6は、実施の形態に係るハーフブリッジ回路10の第2の動作を示すタイミングチャートである。ここで、第2の動作とは、ハイサイドのスイッチング素子28がターンオフ状態からターンオン状態に変化し、逆に、ローサイドのスイッチング素子38がターンオン状態からターンオフ状態に変化する動作である。図示されている信号は、図4と同じである。
「B」、「A」の波形に示されるように、本図では、ハイサイドの入力端子Bの入力信号がLowからHighに変化し、ローサイドの入力端子Aの入力信号がHighからLowに変化するときのタイミングが示されている。
「High-side VGS」の波形に示されるように、ハイサイドでは、入力端子Bの入力信号がLowからHighに変化することで、スイッチ素子21がオフで、かつ、スイッチ素子22がオンの第2の出力状態から、スイッチ素子21がオンで、かつ、スイッチ素子22がオフの第1の出力状態に変化し、その結果、スイッチング素子28のゲート・ソース間電圧VGSは、ターンオフさせるLow(つまり、負の電位VfD1)からターンオンさせるHigh(つまり、電位VGSF)に変化する。なお、図中の「Vth」は、スイッチング素子28の閾値電圧である。
また、「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がHighからLowに変化することで、スイッチ素子31がオンで、かつ、スイッチ素子32がオフの第1の出力状態から、スイッチ素子31がオフで、かつ、スイッチ素子32がオンの第2の出力状態に変化し、その結果、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオンさせるHighからターンオフさせるLow(つまり、負の電位VfD1)に変化する。その後、ハイサイドのスイッチング素子28がターンオンしたときに(つまり、「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるので、スイッチング素子38のゲート・ドレイン間容量CGDを介してドレイン端子D31からゲート端子G31に電圧が印加され、ゲート・ソース間電圧VGSは、「Low-side IGD」の波形の説明で述べる理由により、ダイオード36の順方向電圧に相当する電位VfD2まで上昇する。なお、電位VfD2は、スイッチング素子38の閾値電圧Vthよりも低い。また、図中の期間(i)及び(ii)は、それぞれ、ゲート・ソース間電圧VGSの上昇における立ち上がり期間及び立ち上がった後の期間である。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、上述したように、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるので、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35及びダイオード36の並列回路、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGD(つまり、負のゲート・ドレイン電流IGD)が流れる。
より詳しくは、上記期間(i)では、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れ、コンデンサ35の電圧が徐々に増大して電圧VfD2に達する。その後は(つまり、期間(ii)では)、ダイオード36によるクランプにより、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、ダイオード36、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。これにより、「Low-side VGS」の波形に示されるように、ゲート・ソース間電圧VGSは、ダイオード36の順方向電圧に相当する電位VfD2まで上昇するが、スイッチング素子38の閾値電圧Vthを超えないので、スイッチング素子28及び38が同時にオンする誤点弧が抑制され、特許文献2についての第4の問題が解消される。また、ダイオード36により、抵抗器33及び34の抵抗値を小さくすることなく、スイッチング素子38のゲート端子G31に充電された電荷を短時間で放電することができるので、スイッチング素子38の高周波動作の限界が緩和され、特許文献1についての第2の問題も解消される。
また、「Low-side VDS」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(つまり、「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、上述したように、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるので、スイッチング素子38のドレイン・ソース間電圧VDSは上昇する。
以上のように、本実施の形態に係るスイッチング回路30(及び、スイッチング回路20についても同様)は、ソース端子S31、ドレイン端子D31及びゲート端子G31を有する、ノーマリオフ型の接合型電界効果トランジスタであるスイッチング素子38と、第1の電源入力端子V31、第1の電源入力端子V31の電位VDD又はハイインピーダンス状態を出力する第1の出力端子OUT31、第2の電源入力端子V32、第2の電源入力端子V32の電位GND又はハイインピーダンス状態を出力する第2の出力端子OUT32、及び、第1の出力端子OUT31が第1の電源入力端子V31の電位VDDを出力し、かつ、第2の出力端子OUT32がハイインピーダンス状態を出力する第1の出力状態と、第1の出力端子OUT31がハイインピーダンス状態を出力し、かつ、第2の出力端子OUT32が第2の電源入力端子V32の電位GNDを出力する第2の出力状態とを切り替えるための入力端子IN3を有する駆動部30aと、スイッチング素子38のソース端子S31とゲート端子G31との間に接続され、ソース端子S31側に陽極(アノード)を有し、ゲート端子G31側に陰極(カソード)を有する第1の整流素子であるダイオード37と、第1の出力端子OUT31とスイッチング素子38のゲート端子G31との間に接続された第1の抵抗器である抵抗器33と、第1の抵抗器と並列に接続された直列回路であって、直列に接続されたコンデンサ35と抵抗器33とを有する直列回路と、スイッチング素子38のゲート端子G31側に陽極を有し、第2の出力端子OUT32側に陰極を有する第2の整流素子であるダイオード36とを備える。スイッチング素子38のソース端子S31は、第2の電源入力端子V32と接続され、ダイオード36は、直列に接続されたコンデンサ35及び抵抗器34のうちの少なくともコンデンサ35(ここでは、コンデンサ35だけ)と並列に接続されている。
これにより、スイッチング素子38のゲート端子G31とソース端子S31との間にはダイオード37が接続されるので、ゲート端子G31への負バイアスが増大することによるスイッチング素子38のゲートの耐圧破壊や還流動作による損失の悪化が抑制され、特許文献1についての第1の問題が解消される。
また、コンデンサ35と並列にダイオード36が接続され、コンデンサ35とゲート端子G31との接続部とソース端子S31との間にダイオード37が接続されているので、抵抗器33及び34の抵抗値を小さくすることなく、駆動部30aが第1の出力状態から第2の出力状態に変化した際に、コンデンサ35に充電された一部の電荷によってゲート端子G31の電荷が放電されつつ、さらに残っているコンデンサ35に充電された電荷が短時間で放電され、スイッチング素子38の高周波動作の限界が緩和され、特許文献1についての第2の問題が解消される。
また、駆動部30aとスイッチング素子38のゲート端子G31との間に抵抗器33が接続されているので、スイッチング素子38のターンオン状態が確実に維持され、特許文献2についての第3の問題が解消される。
また、コンデンサ35と並列にダイオード36が接続されているので、スイッチング素子28がターンオンしたときに、ターンオフ状態にあるスイッチング素子38のゲート・ソース間電圧VGSは、ダイオード36の順方向電圧に相当する電位VfD2までしか上昇しない。よって、スイッチング素子28及び38が同時にオンする誤点弧が抑制され、特許文献2についての第4の問題が解消される。
よって、スイッチング素子38を駆動するスイッチング回路であって、スイッチング素子38に対するゲート耐圧不良の発生を抑制し、還流動作時のロスを抑制し、スイッチング素子38の高周波動作の限界を緩和し、ターンオン時の導通状態をより確実に維持し、かつ、誤点弧の発生を抑制することができるスイッチング回路30が実現される。
特に、スイッチング素子28及び38が、ゲート部がp型窒化物半導体、及び、p型窒化物半導体にオーミック接触するゲート電極で構成されるGaNトランジスタの場合において、ターンオン時に数mA~数10mAの電流を流し続けることができる。したがって、誤点弧を起こしにくく、かつ信頼性の高いスイッチング回路を実現できる。
(変形例1)
次に、上記実施の形態の変形例1に係るスイッチング回路40について説明する。
図7は、実施の形態の変形例1に係るスイッチング回路40の回路図である。このスイッチング回路40は、上記実施の形態に係るスイッチング回路20及び30に置き換えられ得るスイッチング回路である。
スイッチング回路40は、ダイオード36の接続形態を除いて、上記実施の形態に係るスイッチング回路20及び30と同じ構成を備える。つまり、本変形例では、スイッチング回路40は、上記実施の形態に係るスイッチング回路30において、ダイオード36が、直列に接続されたコンデンサ35及び抵抗器34と並列に接続されている。具体的には、ダイオード36の陽極は、スイッチング素子38のゲート端子G31に接続され、陰極は、駆動部30aの第1の出力端子OUT31と第2の出力端子OUT32との接続点に接続されている。
図8は、実施の形態の変形例1に係るスイッチング回路40をローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。
「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるが、期間(i)では、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35、抵抗器34、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れ、コンデンサ35の電圧が徐々に増大して電圧VfD2に達する。その後は(つまり、期間(ii)では)、上記実施の形態と同様に、ダイオード36によるクランプにより、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、ダイオード36、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。
これにより、上記実施の形態と同様に、ゲート・ソース間電圧VGSは、ダイオード36の順方向電圧に相当する電位VfD2まで上昇するが、スイッチング素子38の閾値電圧Vthを超えないので、スイッチング素子28及び38が同時にオンする誤点弧が抑制される。
また、駆動部30aの第1の出力端子OUT31及び第2の出力端子OUT32が短絡されているので、第1の出力端子OUT31及び第2の出力端子OUT32が共通の端子となった駆動部30aを用いてスイッチング回路40を構築できる。つまり、スイッチング回路30を構成する駆動部30aとして、1出力タイプの駆動デバイスを使うことで、より汎用的な駆動デバイスを利用することができ、スイッチング回路30のコストを削減できる。
(変形例2)
次に、上記実施の形態の変形例2に係るスイッチング回路41について説明する。
図9は、実施の形態の変形例2に係るスイッチング回路41の回路図である。このスイッチング回路41は、上記実施の形態に係るスイッチング回路20及び30に置き換えられ得るスイッチング回路である。
スイッチング回路41は、ダイオード39が追加されている点を除いて、上記実施の形態の変形例1に係るスイッチング回路40と同じ構成を備える。つまり、本変形例では、スイッチング回路41は、上記実施の形態の変形例1に係るスイッチング回路40の構成に加えて、抵抗器34と並列に接続され、コンデンサ35側に陽極を有し、抵抗器33側に陰極を有する第3の整流素子の一例であるダイオード39を備える。
図10は、実施の形態の変形例2に係るスイッチング回路41をローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。
「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるが、期間(i)では、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35、ダイオード39、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れ、コンデンサ35の電圧が徐々に増大して電圧VfD2に達する。その後は(つまり、期間(ii)では)、上記実施の形態と同様に、ダイオード36によるクランプにより、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、ダイオード36、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。
つまり、期間(i)では、ゲート・ドレイン電流IGDは、抵抗器34に代えて、ダイオード39を流れるように、バイパスされる。
これにより、上記変形例1では、スイッチング素子28のターンオフの瞬間に過大なゲート・ドレイン電流IGDが抵抗器34に流れて発生する電圧によって誤点弧を起こすリスクがあったが、本変形例では、バイパス用のダイオード39により、そのリスクが低減される。
(変形例3)
次に、上記実施の形態の変形例3に係るスイッチング回路42について説明する。
図11は、実施の形態の変形例3に係るスイッチング回路42の回路図である。このスイッチング回路42は、上記実施の形態に係るスイッチング回路20及び30に置き換えられ得るスイッチング回路である。
スイッチング回路42は、ツェナーダイオード37aが追加されている点を除いて、上記実施の形態に係るスイッチング回路20及び30と同じ構成を備える。つまり、本変形例では、スイッチング回路42は、上記実施の形態に係るスイッチング回路20又は30(ここでは、スイッチング回路30)の構成に加えて、ソース端子S31とゲート端子G31との間で、かつ、ダイオード37と直列に接続され、ゲート端子G31側に陽極を有し、ソース端子S31側に陰極を有するツェナーダイオード37aを備える。
図12は、実施の形態の変形例3に係るスイッチング回路42をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第1の動作を示すタイミングチャートである。
「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がLowからHighに変化することで、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオフさせるLow(つまり、負の電位(VbZD1+VfD1))からターンオンさせるHigh(つまり、電位VGSF)に変化する。なお、電圧VbZD1は、ツェナーダイオード37aのツェナー電圧である。電圧VfD1は、ダイオード37の順方向電圧である。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオン状態からターンオフ状態となったときに、ローサイドでは、スイッチング素子38はターンオフ状態ではあるが、誘導性負荷であるインダクタ15に起因して、インダクタ15に向かって流れる電流をスイッチング素子38のソースからドレインに向かって通電しようとする。そのためドレイン・ソース間電圧VDSは急速に下降し、ゲート・ドレイン間容量CGDに充電された電荷は急速に放電される。これにより、ゲート端子G31からゲート・ドレイン間容量CGDを介してドレイン端子D31に至る経路で、ゲート・ドレイン電流IGDが流れる。このゲート・ドレイン電流IGDは、ゲート端子G31から第2の出力端子OUT32、及び、第2の電源入力端子V32からソース端子S31にかけての寄生インダクタンスに誘導起電力を発生させ、電圧や発振状態を起こす。これらの電圧はダイオード36によってクランプされることなくゲート・ソース間電圧VGSに重畳され、誤点弧のリスクとなり得る。これに対して、ツェナーダイオード37aを挿入することでゲート・ソース間の負バイアスを大きくし、ターンオフ時の放電量を調整することで、誘導起電力によって電圧が重畳しても誤点弧が起こらない対策をすることが可能になる。また、ツェナー電圧の違うツェナーダイオード37aを選択することで、ゲート端子G31への負バイアスの値を細かく調整できるようになるため、誤点弧リスクと負バイアスの増加による還流時の損失とのトレードオフを調整しやすくなり、高速な動作を行うスイッチング素子38の性能を極限まで引き出すことができる。
また、「Low-side VDS」の波形に示されるように、ローサイドでは、スイッチング素子38の還流動作において、スイッチング素子38のドレイン・ソース間電圧VDSが下降していくが、ツェナーダイオード37a及びダイオード37により、ゲート・ソース間電圧VGSは、減少することなく一定値(つまり、-VbZD1-VfD1)となる。スイッチング素子38がソースからドレインに向かって還流電流を通電し、還流動作を行うためにはドレイン電圧がゲート電圧よりもソース・ドレイン電圧VSD分低い電圧となる必要がある。よって、ドレイン・ソース間電圧VDSは、下降した後、負の電位(具体的には、負の電位(ソース・ドレイン電圧VSD+VbZD1+VfD1))となる。
図13は、実施の形態の変形例3に係るスイッチング回路42をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。
「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がHighからLowに変化することで、スイッチ素子31がオンで、かつ、スイッチ素子32がオフの第1の出力状態から、スイッチ素子31がオフで、かつ、スイッチ素子32がオンの第2の出力状態に変化し、その結果、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオンさせるHighからターンオフさせるLow(つまり、負の電位(VbZD1+VfD1))に変化する。このように、ゲート・ソース間電圧VGSのLowでは、実施の形態よりも、ツェナーダイオード37aのツェナー電圧VbZD1の分だけ負にバイアスされる。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35及びダイオード36の並列回路、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。
より詳しくは、上記期間(i)では、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れ、コンデンサ35の電圧が徐々に増大して電圧VfD2に達する。その後は(つまり、期間(ii)では)、ダイオード36によるクランプにより、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、ダイオード36、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。これにより、「Low-side VGS」の波形に示されるように、ゲート・ソース間電圧VGSは、ダイオード36の順方向電圧に相当する電位VfD2まで上昇するが、スイッチング素子38の閾値電圧Vthを超えない。つまり、本変形例では、コンデンサ35に残っている負バイアス量がツェナーダイオード37aによって増加しているため、コンデンサ35の容量値が十分に大きければ、コンデンサ35の電位変化が抑えられ、ダイオード36が導通せずにスイッチング(スイッチング素子38のターンオフ)が完了し、誤点弧のリスクが低減される。よって、スイッチング素子28及び38が同時にオンする誤点弧が抑制され、特許文献2についての第4の問題が解消される。
また、「Low-side VDS」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(つまり、「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、上述したように、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるので、スイッチング素子38のドレイン・ソース間電圧VDSは、Low(つまり、負の電位(ソース・ドレイン電圧VSD+VbZD1+VfD1))からHighに向けて上昇する。
以上のように、本変形例に係るスイッチング回路42によれば、ダイオード37と直列にツェナーダイオード37aが接続されているので、スイッチング素子38の還流動作時に、ゲート・ソース間電圧VGSの負バイアスを大きくでき、誤点弧リスクが低減される。
(変形例4)
次に、上記実施の形態の変形例4に係るスイッチング回路43について説明する。
図14は、実施の形態の変形例4に係るスイッチング回路43の回路図である。このスイッチング回路43は、上記変形例3に係るスイッチング回路42におけるツェナーダイオード37aを少なくとも1つの整流素子(本変形例では、2つのダイオード37b及び37c)に置き換えた回路に相当する。つまり、本変形例では、スイッチング回路43は、上記実施の形態に係るスイッチング回路20又は30(ここでは、スイッチング回路30)の構成に加えて、)ソース端子S31とゲート端子G31との間で、かつ、ダイオード37と直列に接続され、ゲート端子G31側に陽極を有し、ソース端子S31側に陰極を有する少なくとも1つの整流素子(ここでは、2つのダイオード37b及び37c)を備える。
図15は、実施の形態の変形例4に係るスイッチング回路43をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第1の動作を示すタイミングチャートである。
「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がLowからHighに変化することで、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオフさせるLow(つまり、負の電位(VfD1+VfD4+VfD5))からターンオンさせるHigh(つまり、電位VGSF)に変化する。なお、電圧VfD4及びVfD5は、それぞれ、ダイオード37b及び37cの順方向電圧である。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオン状態からターンオフ状態となったときに、ローサイドでは、スイッチング素子38はターンオフ状態ではあるが、誘導性負荷であるインダクタ15に起因して、インダクタ15に向かって流れる電流をスイッチング素子38のソースからドレインに向かって通電しようとする。そのためドレイン・ソース間電圧VDSは急速に下降し、ゲート・ドレイン間容量CGDに充電された電荷は急速に放電される。これにより、ゲート端子G31からゲート・ドレイン間容量CGDを介してドレイン端子D31に至る経路で、ゲート・ドレイン電流IGDが流れる。このゲート・ドレイン電流IGDは、ゲート端子G31から第2の出力端子OUT32、及び、第2の電源入力端子V32からソース端子S31にかけての寄生インダクタンスに誘導起電力を発生させ、電圧や発振状態を起こす。これらの電圧はダイオード36によってクランプされることなくゲート・ソース間電圧VGSに重畳され、誤点弧のリスクとなり得る。これに対して、ダイオード37b及び37cを挿入することでゲート・ソース間の負バイアスを大きくし、ターンオフ時の放電量を調整することで、誘導起電力によって電圧が重畳しても誤点弧が起こらない対策をすることが可能になる。また、順方向電圧の異なるダイオード37b及び37cやその個数を選択することで、ゲート端子G31への負バイアスの値を細かく調整できるようになるため、誤点弧リスクと負バイアスの増加による還流時の損失とのトレードオフを調整しやすくなり、高速な動作を行うスイッチング素子38の性能を極限まで引き出すことができる。
また、「Low-side VDS」の波形に示されるように、ローサイドでは、スイッチング素子38の還流動作において、スイッチング素子38のドレイン・ソース間電圧VDSが下降していくが、ダイオード37、37b及び37cにより、ゲート・ソース間電圧VGSは、減少することなく一定値(具体的には、負の電位(ソース・ドレイン電圧VSD+VfD1+VfD4+VfD5))となる。
図16は、実施の形態の変形例4に係るスイッチング回路43をハイサイド及びローサイドのスイッチング回路として適用したハーフブリッジ回路の第2の動作を示すタイミングチャートである。
「Low-side VGS」の波形に示されるように、ローサイドでは、入力端子Aの入力信号がHighからLowに変化することで、スイッチ素子31がオンで、かつ、スイッチ素子32がオフの第1の出力状態から、スイッチ素子31がオフで、かつ、スイッチ素子32がオンの第2の出力状態に変化し、その結果、スイッチング素子38のゲート・ソース間電圧VGSは、ターンオンさせるHighからターンオフさせるLow(つまり、負の電位(VfD1+VfD4+VfD5))に変化する。このように、ゲート・ソース間電圧VGSのLowでは、実施の形態よりも、ダイオード37b及び37cの分だけ負にバイアスされる。
また、「Low-side IGD」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35及びダイオード36の並列回路、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。
より詳しくは、上記期間(i)では、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、コンデンサ35、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れ、コンデンサ35の電圧が徐々に増大して電圧VfD2に達する。その後は(つまり、期間(ii)では)、ダイオード36によるクランプにより、スイッチング素子38のドレイン端子D31から、ゲート・ドレイン間容量CGD、ゲート端子G31、ダイオード36、及び、スイッチ素子32を介してGNDに向けて、ゲート・ドレイン電流IGDが流れる。これにより、「Low-side VGS」の波形に示されるように、ゲート・ソース間電圧VGSは、ダイオード36の順方向電圧に相当する電位VfD2まで上昇するが、スイッチング素子38の閾値電圧Vthを超えない。つまり、本変形例では、コンデンサ35に残っている負バイアス量がダイオード37b及び37cによって増加しているため、コンデンサ35の容量値が十分に大きければ、コンデンサ35の電位変化が抑えられ、ダイオード36が導通せずにスイッチング(スイッチング素子38のターンオフ)が完了し、誤点弧のリスクが低減される。よって、スイッチング素子28及び38が同時にオンする誤点弧が抑制され、特許文献2についての第4の問題が解消される。
また、「Low-side VDS」の波形に示されるように、ハイサイドのスイッチング素子28がターンオンしたときに(つまり、「High-side VGS」でゲート・ソース間電圧VGSがHighになったときに)、ローサイドでは、上述したように、スイッチング素子38のドレイン端子D31にスイッチング素子28のソース端子S21から出力された電圧が印加されるので、スイッチング素子38のドレイン・ソース間電圧VDSは、Low(つまり、負の電位(ソース・ドレイン電圧VSD+VfD1+VfD4+VfD5))からHighに向けて上昇する。
以上のように、本変形例に係るスイッチング回路43によれば、ダイオード37と直列に少なくとも1つのダイオード37b及び37cが接続されているので、スイッチング素子38の還流動作時に、ゲート・ソース間電圧VGSの負バイアスを大きくでき、誤点弧リスクが低減される。
(変形例5)
次に、上記実施の形態の変形例5に係るスイッチング回路44について説明する。
図17は、実施の形態の変形例5に係るスイッチング回路44の回路図である。このスイッチング回路44は、上記実施の形態に係るスイッチング回路20又は30(ここでは、スイッチング回路30)の構成に加えて、さらに、スイッチング素子38、第1の出力端子OUT31、第2の出力端子OUT32、ダイオード37、抵抗器33、抵抗器34及びコンデンサ35の直列回路、並びに、ダイオード36を収容する単一のパッケージ48を備える。パッケージ48は、封止材として、例えば、樹脂又はセラミックが用いられる。
なお、本変形例では、スイッチング素子38は、ソース端子S31として、2つのソース端子(第1のソース端子S31a及び第2のソース端子S31b)を有する。第1のソース端子S31aは、スイッチング素子38のソース電極と低抵抗の配線で接続され、スイッチング素子38の主電流(つまり、ドレイン電流)が流れる端子である。第2のソース端子S31bは、スイッチング素子38のソース電極と寄生インダクタンスを介して接続され、スイッチング素子38の駆動時の基準電位として用いられる端子である。このような構成により、スイッチング素子38のソース電極を分枝した一方(つまり、第2のソース端子S31b)が駆動部30aに接続されるという構成により、スイッチング素子38の駆動制御に対する、ドレイン・ソース間を流れる主電流の影響を除くことが可能となる。
パッケージ48は、コンデンサ35の両端のそれぞれと接続される第1の端子T1及び第2の端子T2、ダイオード37の陽極と接続される第3の端子T3、第2のソース端子S31bと接続された第4の端子T4、ドレイン端子D31と接続された第5の端子T5、第1のソース端子S31aと接続された第6の端子T6、第1の電源入力端子V31と接続された第7の端子T7、並びに、入力端子IN31と接続された第8の端子T8を有する。
本変形例では、パッケージ48の外部において、第1の端子T1と第2の端子T2との間に、コンデンサ35が接続され、第3の端子T3と第4の端子T4との間が短絡(つまり、短絡用の配線(短絡線)が接続)され、上記実施の形態に係るスイッチング回路20及び30と同じ回路構成が実現されている。
このように、本変形例に係るスイッチング回路44によれば、抵抗器34及び35、ダイオード36及び37、駆動部30a、スイッチング素子38が1つのパッケージに収められているので、これらの部品の回路基板への実装面積が大幅に低減され、スイッチング回路44を用いた機器の小型化に貢献できる。
一般に、複雑なスイッチング回路をパッケージ内に収めることは、個別のアプリケーションに依存する駆動時の電圧や電流仕様に合わせたスイッチング特性の調整が不可能になる。これに対して、本変形例に係るスイッチング回路44によれば、スイッチング速度の調整を外付けのコンデンサ35で行うことができる。
また、一般に、駆動部、スイッチング素子、抵抗器、ダイオードからなるスイッチング回路では、パッケージの持つ、半導体デバイスの接合のためのワイヤやリードフレームの持つインダクタンス成分や、受動部品や基板パターンによるインダクタンス成分が大きいため、ドレイン・ゲート間に流れる急峻な電流により、電圧や発振状態が発生し、誤点弧のリスクが高まる。これに対して、本変形例に係るスイッチング回路44によれば、1パッケージ化することで、受動部品やダイオード、駆動部、あるいはスイッチング素子が1つのチップの半導体上に構成できるため、それらのインダクタンス成分を低減することができる。なお、高耐圧のスイッチング素子38と低耐圧の駆動部30aのデバイスが別チップに分かれていても同様の効果がある。
このように、本変形例に係るパッケージ化されたスイッチング回路44によれば、インダクタンス成分が低減され、ゲート・ドレイン間容量を伝わる電流の電流変化に対する誘導電圧が低減されるため、より高速なドレイン・ソース間電圧の変動に対しても誤点弧が起こらないスイッチング回路が実現される。
なお、図18に示されるバリエーションに係るスイッチング回路45のように、パッケージの外部において、第3の端子T3と第4の端子T4との間に、短絡線に代えて、第3の端子T3側に陽極を有し、第4の端子T4側に陰極を有するツェナーダイオード37aが接続されてもよい。これにより、上記変形例3に係るスイッチング回路42に対応するパッケージが実現される。よって、外付け部品として、ツェナー電圧の違うツェナーダイオード37aを選択することで、ゲート端子G31への負バイアスの値を細かく調整できるようになるため、誤点弧のリスクと負バイアスの増加による還流時の損失とのトレードオフを調整しやすくことができ、高速な動作を行うスイッチング素子38の性能を極限まで引き出すことができる。
また、図19に示される他のバリエーションに係るスイッチング回路46のように、パッケージの外部において、第3の端子T3と第4の端子T4との間に、短絡線に代えて、第3の端子T3側に陽極を有し、第4の端子T4側に陰極を有する、直列に接続された複数の整流素子(ダイオード37b及び37c)が接続されてもよい。これにより、上記変形例4に係るスイッチング回路43に対応するパッケージが実現される。よって、外付け部品として、順方向電圧の異なるダイオード37b及び37cやその個数を選択することで、ゲート端子G31への負バイアスの値を細かく調整できるようになるため、誤点弧リスクと負バイアスの増加による還流時の損失とのトレードオフを調整しやすくなり、高速な動作を行うスイッチング素子38の性能を極限まで引き出すことができる。
以上、本発明に係るスイッチング回路について、実施の形態及び変形例に基づいて説明したが、本発明は、これらの実施の形態及び変形例に限定されるものではない。本発明の主旨を逸脱しない限り、当業者が思いつく各種変形を実施の形態及び変形例に施したものや、実施の形態及び変形例における一部の構成要素を組み合わせて構築される別の形態も、本発明の範囲内に含まれる。
例えば、上記実施の形態及び変形例1~4では、スイッチング素子28及び38は、1つのソース端子をもつタイプであったが、変形例5のように、2つのソース端子をもつタイプであってもよい。これにより、上記実施の形態及び変形例1~4においても、スイッチング素子の駆動制御に対する、ドレイン・ソース間を流れる主電流の影響を除くことが可能となる。
また、上記変形例3、変形例4では、上記実施の形態に係るスイッチング回路に対して、ツェナーダイオード37a、ダイオード37b及び37cが追加されたが、上記変形例1又は変形例2に係るスイッチング回路に対して、ツェナーダイオード37a、ダイオード37b及び37cが追加されてもよい。これにより、1出力タイプの駆動部を用いることで、スイッチング回路のコストを削減できる。
また、上記変形例5では、上記実施の形態、変形例3、変形例4に係るスイッチング回路がパッケージに収容されたが、上記変形例1、変形例2に係るスイッチング回路がパッケージに収容されてもよい。これにより、1出力タイプの駆動部を用いることで、パッケージ化されたスイッチング回路のコストを削減できる。
また、上記変形例4、上記変形例5の図19に示されたスイッチング回路では、外付け部品として、2つのダイオード37b及び37cが接続されたが、少なくとも1つのダイオードが接続されればよい。ダイオードの個数については、ゲート端子G31への負バイアスの値を調整する観点から決定すればよい。
また、一つのパッケージに収容する回路としては、一つの当該スイッチング回路に限られず、複数のスイッチング回路であってもよい。一つのスイッチング回路のドレインと、別個のスイッチング回路のソースを繋げて、ハーフブリッジ回路を構成し、パッケージに収容してもよい。一つのハーフブリッジ回路に限られず、複数のハーフブリッジ回路であってもよい。
また、上記実施の形態では、スイッチング素子28及び38は、オーミック接合のゲート電極を有するGaNトランジスタであったが、ショットキー接合のゲート電極を有するGaNトランジスタであってもよい。いずれのタイプのGaNトランジスタであって、ノーマリオフ動作と大電流及び低オン抵抗とを両立した高周波用途のスイッチング素子として用いることができる。
本発明は、ノーマリオフ型のスイッチング素子を駆動するスイッチング回路として、特に、誤点弧が抑制されたハーフブリッジ回路を構成するスイッチング回路として、例えば、スイッチング電源やインバータ等の機器に用いられるスイッチング回路として、利用できる。
10 ハーフブリッジ回路
11、13 インバータ
12、14、16 電源
15 インダクタ
20、30、40~46 スイッチング回路
20a、30a 駆動部
21、22、31、32 スイッチ素子
23、24、33、34 抵抗器
25、35 コンデンサ
26、27、36、37、37b、37c、39 ダイオード
28、38 スイッチング素子
37a ツェナーダイオード
48 パッケージ
A、B 入力端子
V21、V31 第1の電源入力端子
V22、V32 第2の電源入力端子
IN21、IN31 入力端子
OUT21、OUT31 第1の出力端子
OUT22、OUT32 第2の出力端子
S21、S22、S23、S31、S32、S33 ソース端子
S31a 第1のソース端子
S31b 第2のソース端子
D21、D22、D23、D31、D32、D33 ドレイン端子
G21、G22、G23、G31、G32、G33 ゲート端子

Claims (11)

  1. ソース端子、ドレイン端子及びゲート端子を有するノーマリオフ型の接合型電界効果トランジスタと、
    第1の電源入力端子、前記第1の電源入力端子の電位又はハイインピーダンス状態を出力する第1の出力端子、第2の電源入力端子、前記第2の電源入力端子の電位又はハイインピーダンス状態を出力する第2の出力端子、及び、前記第1の出力端子が前記第1の電源入力端子の電位を出力し、かつ、前記第2の出力端子がハイインピーダンス状態を出力する第1の出力状態と、前記第1の出力端子がハイインピーダンス状態を出力し、かつ、前記第2の出力端子が前記第2の電源入力端子の電位を出力する第2の出力状態とを切り替えるための入力端子を有する駆動部と、
    前記ソース端子と前記ゲート端子との間に接続され、前記ソース端子側に陽極を有し、前記ゲート端子側に陰極を有する第1の整流素子と、
    前記第1の出力端子と前記ゲート端子との間に接続された第1の抵抗器と、
    前記第1の抵抗器と並列に接続された直列回路であって、直列に接続されたコンデンサと第2の抵抗器とを有する直列回路と、
    前記ゲート端子側に陽極を有し、前記第2の出力端子側に陰極を有する第2の整流素子とを備え、
    前記ソース端子は、前記第2の電源入力端子と接続され、
    前記第2の整流素子は、直列に接続された前記コンデンサ及び前記第2の抵抗器のうちの少なくとも前記コンデンサと並列に接続されており、
    前記コンデンサは、前記直列回路における前記ゲート端子側に接続され、前記第2の抵抗器は、前記直列回路における前記第1の出力端子側に接続されている
    スイッチング回路。
  2. 前記第2の整流素子は、直列に接続された前記コンデンサ及び前記第2の抵抗器のうちの前記コンデンサだけと並列に接続されている
    請求項1記載のスイッチング回路。
  3. 前記第2の整流素子は、直列に接続された前記コンデンサ及び前記第2の抵抗器と並列に接続されている
    請求項1記載のスイッチング回路。
  4. さらに、前記第2の抵抗器と並列に接続され、前記コンデンサ側に陽極を有し、前記第1の抵抗器側に陰極を有する第3の整流素子を備える
    請求項3記載のスイッチング回路。
  5. さらに、前記ソース端子と前記ゲート端子との間で、かつ、前記第1の整流素子と直列に接続され、前記ゲート端子側に陽極を有し、前記ソース端子側に陰極を有するツェナーダイオードを備える
    請求項1~4のいずれか1項に記載のスイッチング回路。
  6. さらに、前記ソース端子と前記ゲート端子との間で、かつ、前記第1の整流素子と直列に接続され、前記ソース端子側に陽極を有し、前記ゲート端子側に陰極を有する少なくとも1つの整流素子を備える
    請求項1~4のいずれか1項に記載のスイッチング回路。
  7. さらに、前記接合型電界効果トランジスタ、前記駆動部、前記第1の整流素子、前記第1の抵抗器、前記直列回路を構成する前記第2の抵抗器、及び、前記第2の整流素子を収容する単一のパッケージを備え、
    前記パッケージは、前記コンデンサの両端のそれぞれと接続される第1の端子及び第2の端子、前記第1の整流素子の陽極と接続される第3の端子、並びに、前記ソース端子と接続される第4の端子を有し、
    前記第1の端子は、前記第2の抵抗器と接続され、前記第2の端子は、前記ゲート端子と接続される
    請求項1~4のいずれか1項に記載のスイッチング回路。
  8. さらに、前記パッケージの外部に配置され、前記第3の端子と前記第4の端子とを短絡する配線を備える
    請求項7記載のスイッチング回路。
  9. さらに、前記パッケージの外部に配置され、前記第3の端子と前記第4の端子との間に接続され、前記第3の端子側に陽極を有し、前記第4の端子側に陰極を有するツェナーダイオードを備える
    請求項7記載のスイッチング回路。
  10. さらに、前記パッケージの外部に配置され、前記第3の端子と前記第4の端子との間に接続され、前記第4の端子側に陽極を有し、前記第3の端子側に陰極を有する、直列に接続された複数の整流素子を備える
    請求項7記載のスイッチング回路。
  11. 前記接合型電界効果トランジスタは、p型窒化物半導体、及び、前記p型窒化物半導体とオーミック接触するゲート電極で構成されるゲート部を有する
    請求項1~10のいずれか1項に記載のスイッチング回路。
JP2020502843A 2018-02-28 2019-01-11 スイッチング回路 Active JP7369953B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022189130A JP7457951B2 (ja) 2018-02-28 2022-11-28 スイッチング回路

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2018035949 2018-02-28
JP2018035949 2018-02-28
PCT/JP2019/000731 WO2019167446A1 (ja) 2018-02-28 2019-01-11 スイッチング回路

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022189130A Division JP7457951B2 (ja) 2018-02-28 2022-11-28 スイッチング回路

Publications (2)

Publication Number Publication Date
JPWO2019167446A1 JPWO2019167446A1 (ja) 2021-02-25
JP7369953B2 true JP7369953B2 (ja) 2023-10-27

Family

ID=67808838

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2020502843A Active JP7369953B2 (ja) 2018-02-28 2019-01-11 スイッチング回路
JP2022189130A Active JP7457951B2 (ja) 2018-02-28 2022-11-28 スイッチング回路

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022189130A Active JP7457951B2 (ja) 2018-02-28 2022-11-28 スイッチング回路

Country Status (5)

Country Link
US (2) US11031935B2 (ja)
EP (2) EP3761491A4 (ja)
JP (2) JP7369953B2 (ja)
CN (2) CN111771322B (ja)
WO (1) WO2019167446A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019167446A1 (ja) * 2018-02-28 2019-09-06 パナソニックIpマネジメント株式会社 スイッチング回路
JP6981393B2 (ja) * 2018-10-26 2021-12-15 オムロン株式会社 スイッチング素子の駆動回路及びスイッチング回路
CN111835321A (zh) * 2020-06-10 2020-10-27 深圳圣德京粤科技有限公司 一种脉冲宽度限制电路及方法
CN113098240B (zh) * 2021-03-31 2024-01-16 西北工业大学 一种Cascode型GaN功率器件的驱动电路
CN115603570A (zh) * 2021-06-28 2023-01-13 碇基半导体股份有限公司(Tw) 转换电路
DE102021208085A1 (de) * 2021-07-27 2023-02-02 Robert Bosch Gesellschaft mit beschränkter Haftung Vorrichtung und Verfahren zum Schalten einer Vielzahl von parallelgeschalteten Halbleitertransistoren
US11936383B2 (en) * 2021-12-01 2024-03-19 Tagore Technology, Inc. Bias-less dynamic miller clamp
US20230216402A1 (en) * 2022-01-04 2023-07-06 Nuvolta Technologies (Hefei) Co., Ltd. Gate Drive Voltage Regulation Apparatus and Control Method
EP4333305A1 (en) * 2022-08-31 2024-03-06 Nexperia B.V. A voltage gate driver for a semiconductor-based transistor, as well as a power switch device, and a corresponding method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160261266A1 (en) 2015-03-02 2016-09-08 Infineon Technologies Austria Ag Electronic Circuit

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2605328B2 (ja) * 1988-02-18 1997-04-30 ソニー株式会社 共振形コンバータ
JPH0487373A (ja) * 1990-07-31 1992-03-19 Fujitsu Ltd 半導体装置
JPH04230116A (ja) * 1990-12-27 1992-08-19 Sanyo Electric Co Ltd 電界効果トランジスタのドライブ回路
DE19841733A1 (de) * 1998-09-11 2000-03-16 Siemens Ag Stromversorgungseinrichtung
JP2002208850A (ja) * 2000-11-13 2002-07-26 Mitsubishi Electric Corp 半導体スイッチ装置
JP3978312B2 (ja) * 2001-02-27 2007-09-19 三菱電機株式会社 サイリスタ用ゲートドライバ
JP2007215389A (ja) 2006-01-12 2007-08-23 Hitachi Ltd パワー半導体素子とこれを用いた半導体回路
JP2013013044A (ja) * 2011-05-31 2013-01-17 Sanken Electric Co Ltd ゲートドライブ回路
US9203393B2 (en) * 2012-08-30 2015-12-01 Denso Corporation Semiconductor apparatus
JP6163981B2 (ja) * 2013-09-03 2017-07-19 ダイキン工業株式会社 駆動装置および電力変換システム
JP2015208111A (ja) 2014-04-21 2015-11-19 ニチコン株式会社 ゲート駆動回路
JP2016040967A (ja) 2014-08-12 2016-03-24 ニチコン株式会社 ゲート駆動回路
JP2016096679A (ja) 2014-11-14 2016-05-26 パナソニックIpマネジメント株式会社 ゲート駆動回路
JP6419649B2 (ja) 2015-05-28 2018-11-07 ニチコン株式会社 ゲート駆動回路
WO2017081856A1 (ja) 2015-11-09 2017-05-18 パナソニックIpマネジメント株式会社 スイッチング回路
JP6477442B2 (ja) * 2015-11-24 2019-03-06 トヨタ自動車株式会社 スイッチング回路及び電力変換回路
US9998111B2 (en) * 2015-12-16 2018-06-12 Virginia Tech Intellectual Properties, Inc. Power switch drivers with equalizers for paralleled switches
JP2018007539A (ja) 2016-06-28 2018-01-11 富士電機株式会社 半導体装置
US10348286B2 (en) * 2016-07-06 2019-07-09 Delta Electronics, Inc. Waveform conversion circuit for gate driver
US10826484B2 (en) * 2016-07-06 2020-11-03 Delta Electronics, Inc. Waveform conversion circuit for gate driver
US10826479B2 (en) * 2016-07-06 2020-11-03 Delta Electronics, Inc. Waveform conversion circuit for gate driver
JP6645924B2 (ja) * 2016-07-12 2020-02-14 株式会社東芝 半導体装置及び電力変換装置
WO2019167446A1 (ja) * 2018-02-28 2019-09-06 パナソニックIpマネジメント株式会社 スイッチング回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160261266A1 (en) 2015-03-02 2016-09-08 Infineon Technologies Austria Ag Electronic Circuit

Also Published As

Publication number Publication date
US20210258008A1 (en) 2021-08-19
JPWO2019167446A1 (ja) 2021-02-25
JP7457951B2 (ja) 2024-03-29
EP3955442A1 (en) 2022-02-16
CN111771322A (zh) 2020-10-13
US20200395933A1 (en) 2020-12-17
WO2019167446A1 (ja) 2019-09-06
EP3761491A1 (en) 2021-01-06
EP3761491A4 (en) 2021-04-21
US11398820B2 (en) 2022-07-26
JP2023016898A (ja) 2023-02-02
CN111771322B (zh) 2024-09-17
US11031935B2 (en) 2021-06-08
CN118868892A (zh) 2024-10-29

Similar Documents

Publication Publication Date Title
JP7457951B2 (ja) スイッチング回路
US10305472B1 (en) Half bridge driver circuits
US9741702B2 (en) Semiconductor power modules and devices
US10404256B2 (en) Capacitively coupled level shifter
US8928363B2 (en) Semiconductor drive circuit and power conversion apparatus using same
US8766711B2 (en) Switching circuit with controlled driver circuit
TW202046618A (zh) 自舉式電源供應電路
WO2017081856A1 (ja) スイッチング回路
US9871513B2 (en) Semiconductor device
JP5991939B2 (ja) 半導体デバイス駆動回路および半導体デバイス駆動装置
CN114172123B (zh) 半导体装置
CN115632539A (zh) 具有能量收集栅极驱动器的集成功率器件
JP2014193022A (ja) スイッチング回路および電力変換装置
US8638134B2 (en) Gate drive circuit and power semiconductor module
KR101329610B1 (ko) 반도체장치
JP6950443B2 (ja) 半導体スイッチング素子駆動回路及び電力変換器
US20240204774A1 (en) Voltage-source gate drive having shunt capacitors and shunt resistors
CN111416602A (zh) 半导体装置
CN118214256A (zh) 具有分流电容器和分流电阻器的电压源栅极驱动器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220830

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20221025

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230328

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230529

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230912

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231004

R151 Written notification of patent or utility model registration

Ref document number: 7369953

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151