JP7187787B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7187787B2 JP7187787B2 JP2018048618A JP2018048618A JP7187787B2 JP 7187787 B2 JP7187787 B2 JP 7187787B2 JP 2018048618 A JP2018048618 A JP 2018048618A JP 2018048618 A JP2018048618 A JP 2018048618A JP 7187787 B2 JP7187787 B2 JP 7187787B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor substrate
- section
- semiconductor device
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
- H10D84/403—Combinations of FETs or IGBTs with BJTs and with one or more of diodes, resistors or capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/112—Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/129—Cathode regions of diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/142—Anode regions of thyristors or collector regions of gated bipolar-mode devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
- H10D62/145—Emitter regions of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/53—Physical imperfections the imperfections being within the semiconductor body
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/519—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their top-view geometrical layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0151—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/141—Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
- H10D64/117—Recessed field plates, e.g. trench field plates or buried field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/422—PN diodes having the PN junctions in mesas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/926—Multiple bond pads having different sizes
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
特許文献1 特開2013-152996号公報
また、第3比較例の半導体装置260は、半導体基板10における下面23側にライフタイム制御領域72が設けられない。このため、このため、第2コンタクト領域19から第2カソード領域82の活性部120中央側へのキャリア(本例においては正孔)の注入を抑制することができない。このため、ダイオード部80の逆回復耐量を改善することができない。
Claims (21)
- 半導体基板と、
前記半導体基板に設けられ、前記半導体基板の上面および下面の間で電流が流れる活性部と、
前記活性部に設けられたトランジスタ部と、
前記活性部に設けられ、前記半導体基板の上面視で予め定められた配列方向に沿って前記トランジスタ部と配列されたダイオード部と、
前記半導体基板の上面視において、前記半導体基板の外周端と前記活性部との間に設けられたエッジ終端構造部と、
ライフタイムキラーを含むライフタイム制御領域と、
前記半導体基板の上面の上方に設けられたエミッタ電極と、
前記エミッタ電極と前記半導体基板との間に設けられた層間絶縁膜と、
を備え、
前記層間絶縁膜には、前記ダイオード部における前記半導体基板を露出させるコンタクトホールが設けられ、
前記ライフタイム制御領域は、前記半導体基板の上面視で前記配列方向に直交する延伸方向において、前記ダイオード部から前記エッジ終端構造部の少なくとも一部にわたって設けられ、前記エッジ終端構造部に配置された前記ライフタイム制御領域の少なくとも一部は、前記延伸方向において前記ダイオード部と対向して設けられ、
前記ダイオード部に設けられた前記ライフタイム制御領域の少なくとも一部は、前記上面視において前記コンタクトホールと重なっており、
前記ダイオード部は、前記ライフタイム制御領域よりも前記延伸方向の内側において、前記ライフタイム制御領域と重ならない部分を有する
半導体装置。 - 半導体基板と、
前記半導体基板に設けられ、前記半導体基板の上面および下面の間で電流が流れる活性部と、
前記活性部に設けられたトランジスタ部と、
前記活性部に設けられ、前記半導体基板の上面視で予め定められた配列方向に沿って前記トランジスタ部と配列されたダイオード部と、
前記半導体基板の上面視において、前記半導体基板の外周端と前記活性部との間に設けられたエッジ終端構造部と、
ライフタイムキラーを含むライフタイム制御領域と、
前記半導体基板の上面の上方に設けられたエミッタ電極と、
前記エミッタ電極と前記半導体基板との間に設けられた層間絶縁膜と、
を備え、
前記層間絶縁膜には、前記ダイオード部における前記半導体基板を露出させるコンタクトホールが設けられ、
前記ダイオード部は、前記半導体基板の下面に接して設けられた第1導電型のカソード領域を有し、
前記ライフタイム制御領域は、前記半導体基板の上面視で前記配列方向に直交する延伸方向において、前記ダイオード部から前記エッジ終端構造部の少なくとも一部にわたって設けられ、前記エッジ終端構造部に配置された前記ライフタイム制御領域の少なくとも一部は、前記延伸方向において前記ダイオード部と対向して設けられ、
前記延伸方向において、前記コンタクトホールは前記カソード領域よりも前記半導体基板の前記外周端の近くまで形成され、
前記延伸方向において、前記コンタクトホールの端部と前記カソード領域の端部との距離は、前記半導体基板の深さ方向における厚みより大きい
半導体装置。 - 前記ダイオード部に設けられた前記ライフタイム制御領域の少なくとも一部は、前記上面視において前記カソード領域と重なっている
請求項2に記載の半導体装置。 - 前記ダイオード部に設けられた前記ライフタイム制御領域は、前記上面視において前記カソード領域と離れて配置されている
請求項2に記載の半導体装置。 - 半導体基板と、
前記半導体基板に設けられ、前記半導体基板の上面および下面の間で電流が流れる活性部と、
前記活性部に設けられたトランジスタ部と、
前記活性部に設けられ、前記半導体基板の上面視で予め定められた配列方向に沿って前記トランジスタ部と配列されたダイオード部と、
前記半導体基板の上面視において、前記半導体基板の外周端と前記活性部との間に設けられたエッジ終端構造部と、
ライフタイムキラーを含むライフタイム制御領域と、
を備え、
前記ライフタイム制御領域は、前記半導体基板の上面視で前記配列方向に直交する延伸方向において、前記ダイオード部から前記エッジ終端構造部の少なくとも一部にわたって設けられ、前記エッジ終端構造部に配置された前記ライフタイム制御領域の少なくとも一部は、前記延伸方向において前記ダイオード部と対向して設けられ、
前記ダイオード部は、前記ライフタイム制御領域よりも前記延伸方向の内側において、前記ライフタイム制御領域と重ならない部分を有する
半導体装置。 - 前記半導体基板には、前記半導体基板の上面に接して、且つ、前記延伸方向において前記エッジ終端構造部と前記活性部とに挟まれて配置された第2導電型のウェル領域が設けられ、
前記ライフタイム制御領域は、前記ウェル領域の下方に設けられ、前記ウェル領域よりも前記外周端側で終端している、
請求項1から5のいずれか一項に記載の半導体装置。 - 前記ダイオード部は、
前記半導体基板の上面に接して設けられた第2導電型のコンタクト領域と、
前記半導体基板の下面に接して設けられた第1導電型のカソード領域と、
を有し、
前記ライフタイム制御領域は、前記コンタクト領域の下方に設けられる
請求項1または5に記載の半導体装置。 - 前記ダイオード部は、前記半導体基板の上面に接して設けられた第2導電型のコンタクト領域を有し、
前記ライフタイム制御領域は、前記コンタクト領域の下方に設けられる
請求項2から4のいずれか一項に記載の半導体装置。 - 前記上面視において、前記カソード領域よりも前記外周端側に、前記半導体基板の下面に接して第2導電型のコレクタ領域が設けられ、
前記カソード領域は前記コレクタ領域と接する
請求項7または8に記載の半導体装置。 - 前記上面視において、前記コレクタ領域よりも前記外周端側に、前記半導体基板の下面に接して第1導電型の終端領域が設けられる
請求項9に記載の半導体装置。 - 前記上面視において、前記延伸方向における前記コンタクト領域の前記外周端側の端部と、前記延伸方向における前記終端領域の前記活性部側の端部との前記延伸方向における距離が、前記半導体基板の厚さよりも大きい
請求項10に記載の半導体装置。 - 前記上面視において、前記延伸方向における前記コンタクト領域の前記活性部側の端部と、前記延伸方向における前記カソード領域の前記外周端側の端部との前記延伸方向における距離が、前記延伸方向における前記コンタクト領域の前記外周端側の端部と、前記延伸方向における前記終端領域の前記活性部側の端部との前記延伸方向における距離よりも小さい
請求項10または11に記載の半導体装置。 - 前記上面視において、前記延伸方向における前記コンタクト領域の前記活性部側の端部と、前記延伸方向における前記カソード領域の前記外周端側の端部との前記延伸方向における距離が、前記半導体基板の厚さよりも大きい
請求項7から12のいずれか一項に記載の半導体装置。 - 前記ダイオード部は、前記カソード領域の上方に設けられた、電気的にフローティングとなっている第2導電型の第1フローティング領域を有し、
前記上面視において、前記第1フローティング領域の少なくとも一部と、前記コンタクト領域とが、前記延伸方向において重なる
請求項9から12のいずれか一項に記載の半導体装置。 - 前記上面視において、前記延伸方向における前記第1フローティング領域の前記活性部側の端部と、前記延伸方向における前記コンタクト領域の前記活性部側の端部との前記延伸方向における距離が、前記延伸方向における前記第1フローティング領域の前記外周端側の端部と、前記延伸方向における前記コンタクト領域の前記外周端側の端部との前記延伸方向における距離よりも大きい
請求項14に記載の半導体装置。 - 前記ダイオード部は、前記カソード領域の上方に、電気的にフローティングとなっている第2導電型の第2フローティング領域を有し、
前記第1フローティング領域と前記第2フローティング領域は、前記延伸方向に配列される、
請求項14または15に記載の半導体装置。 - 前記延伸方向において、前記第1フローティング領域の幅は、前記第2フローティング領域の幅よりも大きい
請求項16に記載の半導体装置。 - 前記第1フローティング領域は、前記カソード領域の上方および前記コレクタ領域の上方に設けられ、
前記上面視において、前記ライフタイム制御領域の少なくとも一部と、前記第1フローティング領域の少なくとも一部が、前記延伸方向において重なる
請求項14から17のいずれか一項に記載の半導体装置。 - 前記上面視において、前記延伸方向における前記ライフタイム制御領域の前記活性部側の端部が、前記カソード領域と前記コレクタ領域との境界と、前記延伸方向における前記第1フローティング領域の前記活性部側の端部との間で終端している、
請求項14から18のいずれか一項に記載の半導体装置。 - 前記ライフタイム制御領域は前記半導体基板の上面側に設けられる
請求項1から19のいずれか一項に記載の半導体装置。 - 前記ライフタイム制御領域の前記活性部側の端部は、前記コンタクトホールの前記半導体基板の前記外周端側の端部よりも前記延伸方向の内側に位置する
請求項1に記載の半導体装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018048618A JP7187787B2 (ja) | 2018-03-15 | 2018-03-15 | 半導体装置 |
| US16/296,096 US10957690B2 (en) | 2018-03-15 | 2019-03-07 | Semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018048618A JP7187787B2 (ja) | 2018-03-15 | 2018-03-15 | 半導体装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2019161125A JP2019161125A (ja) | 2019-09-19 |
| JP2019161125A5 JP2019161125A5 (ja) | 2020-07-16 |
| JP7187787B2 true JP7187787B2 (ja) | 2022-12-13 |
Family
ID=67906055
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018048618A Active JP7187787B2 (ja) | 2018-03-15 | 2018-03-15 | 半導体装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US10957690B2 (ja) |
| JP (1) | JP7187787B2 (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105814694B (zh) | 2014-10-03 | 2019-03-08 | 富士电机株式会社 | 半导体装置以及半导体装置的制造方法 |
| US10720517B2 (en) * | 2017-10-17 | 2020-07-21 | University Of Zagreb Faculty Of Electrical Engineering And Computing | Horizontal current bipolar transistor with floating field regions |
| US11227844B1 (en) * | 2018-10-09 | 2022-01-18 | National Technology & Engineering Solutions Of Sandia, Llc | Gallium nitride electromagnetic pulse arrestor |
| JP7447995B2 (ja) * | 2020-05-01 | 2024-03-12 | 富士電機株式会社 | 半導体装置 |
| US11600724B2 (en) | 2020-09-24 | 2023-03-07 | Wolfspeed, Inc. | Edge termination structures for semiconductor devices |
| JP7488778B2 (ja) * | 2021-01-29 | 2024-05-22 | 株式会社東芝 | 半導体装置 |
| JP7506628B2 (ja) | 2021-03-24 | 2024-06-26 | 株式会社東芝 | 半導体装置 |
| US20250015104A1 (en) | 2021-11-22 | 2025-01-09 | Sony Semiconductor Solutions Corporation | Semiconductor device and photodetector |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009267394A (ja) | 2008-04-01 | 2009-11-12 | Denso Corp | 半導体装置 |
| JP2011114027A (ja) | 2009-11-24 | 2011-06-09 | Toshiba Corp | 電力用半導体装置 |
| JP2015185742A (ja) | 2014-03-25 | 2015-10-22 | 株式会社デンソー | 半導体装置 |
| JP2016072359A (ja) | 2014-09-29 | 2016-05-09 | トヨタ自動車株式会社 | 半導体装置 |
| JP2017059711A (ja) | 2015-09-17 | 2017-03-23 | 株式会社デンソー | 半導体装置 |
| WO2017146148A1 (ja) | 2016-02-23 | 2017-08-31 | 富士電機株式会社 | 半導体装置 |
| JP2017224685A (ja) | 2016-06-14 | 2017-12-21 | 株式会社デンソー | 半導体装置 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4905559B2 (ja) | 2009-01-27 | 2012-03-28 | 株式会社デンソー | 半導体装置 |
| JP5589342B2 (ja) | 2009-10-19 | 2014-09-17 | トヨタ自動車株式会社 | 半導体装置 |
| JP6022774B2 (ja) | 2012-01-24 | 2016-11-09 | トヨタ自動車株式会社 | 半導体装置 |
| WO2015116097A1 (en) | 2014-01-30 | 2015-08-06 | Hewlett-Packard Development Company, L.P. | Joint encryption and error correction encoding |
| DE102014214271A1 (de) | 2014-07-22 | 2016-01-28 | MTU Aero Engines AG | Turbomaschinenschaufel |
| JP6443267B2 (ja) | 2015-08-28 | 2018-12-26 | 株式会社デンソー | 半導体装置 |
| CN109075192B (zh) | 2016-10-17 | 2021-10-26 | 富士电机株式会社 | 半导体装置 |
| US10170060B2 (en) | 2016-12-27 | 2019-01-01 | Facebook Technologies, Llc | Interlaced liquid crystal display panel and backlight used in a head mounted display |
-
2018
- 2018-03-15 JP JP2018048618A patent/JP7187787B2/ja active Active
-
2019
- 2019-03-07 US US16/296,096 patent/US10957690B2/en active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009267394A (ja) | 2008-04-01 | 2009-11-12 | Denso Corp | 半導体装置 |
| JP2011114027A (ja) | 2009-11-24 | 2011-06-09 | Toshiba Corp | 電力用半導体装置 |
| JP2015185742A (ja) | 2014-03-25 | 2015-10-22 | 株式会社デンソー | 半導体装置 |
| JP2016072359A (ja) | 2014-09-29 | 2016-05-09 | トヨタ自動車株式会社 | 半導体装置 |
| JP2017059711A (ja) | 2015-09-17 | 2017-03-23 | 株式会社デンソー | 半導体装置 |
| WO2017146148A1 (ja) | 2016-02-23 | 2017-08-31 | 富士電機株式会社 | 半導体装置 |
| JP2017224685A (ja) | 2016-06-14 | 2017-12-21 | 株式会社デンソー | 半導体装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190287962A1 (en) | 2019-09-19 |
| JP2019161125A (ja) | 2019-09-19 |
| US10957690B2 (en) | 2021-03-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7187787B2 (ja) | 半導体装置 | |
| JP7435672B2 (ja) | 半導体装置 | |
| JP6477885B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP7207463B2 (ja) | 半導体装置 | |
| JP6406454B2 (ja) | 半導体装置 | |
| JP7327672B2 (ja) | 半導体装置 | |
| JP6561611B2 (ja) | 半導体装置 | |
| JP6733829B2 (ja) | 半導体装置 | |
| JPWO2018220879A1 (ja) | 半導体装置 | |
| JP7091693B2 (ja) | 半導体装置 | |
| JP2018046187A (ja) | 半導体装置 | |
| JP6954449B2 (ja) | 半導体装置 | |
| JP7613570B2 (ja) | 半導体装置 | |
| JP6854598B2 (ja) | 半導体装置 | |
| JP7102808B2 (ja) | 半導体装置 | |
| JP7613569B2 (ja) | 半導体装置 | |
| JP2021136241A (ja) | 半導体装置および半導体装置の製造方法 | |
| CN115377098A (zh) | 半导体装置 | |
| JP7099017B2 (ja) | 半導体装置 | |
| WO2019220940A1 (ja) | 半導体装置 | |
| JP7657156B2 (ja) | 半導体装置 | |
| JP2024022428A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200603 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210215 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211227 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220104 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220304 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220607 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220729 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20221101 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20221114 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7187787 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |