JP6711005B2 - 画素ユニット、及び撮像素子 - Google Patents

画素ユニット、及び撮像素子 Download PDF

Info

Publication number
JP6711005B2
JP6711005B2 JP2016032187A JP2016032187A JP6711005B2 JP 6711005 B2 JP6711005 B2 JP 6711005B2 JP 2016032187 A JP2016032187 A JP 2016032187A JP 2016032187 A JP2016032187 A JP 2016032187A JP 6711005 B2 JP6711005 B2 JP 6711005B2
Authority
JP
Japan
Prior art keywords
region
transistor
pixel unit
pixel
diffusion region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016032187A
Other languages
English (en)
Other versions
JP2017152481A (ja
Inventor
鈴木 淳史
淳史 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2016032187A priority Critical patent/JP6711005B2/ja
Priority to US15/426,152 priority patent/US9924120B2/en
Publication of JP2017152481A publication Critical patent/JP2017152481A/ja
Application granted granted Critical
Publication of JP6711005B2 publication Critical patent/JP6711005B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

本発明は、画素ユニット、及び撮像素子に関するものである。
CMOS(Complementary Metal Oxide Semiconductor)イメージセンサ等の固体撮像素子は、一般的な半導体の製造プロセスを用いた製造が可能であり、アナログ、デジタル回路を同一のチップ内に混在させることができる。そのため、周辺のICを減らすことができるといった、大きな利点を持つ。
このような固体撮像素子は、複数の画素が配置された画素部と、画素部の周辺に配置された周辺回路とによって構成される。各画素は、フォトダイオード(PD)の光電変換素子、光電変換した電荷を電圧変換するためのフローティングディフュージョン(FD)、および種々のトランジスタを含む画素トランジスタを備える。
FDは、FD拡散層(または拡散領域)、FD配線、増幅トランジスタのゲート容量を持ち、FD全体の容量は、電圧変換効率に影響することが知られている。例えば、固体撮像素子の変換効率の向上を目的として、FD拡散の高濃度領域を分離端から分離した構造が知られている(例えば、特許文献1参照)。
しかしながら、従来の撮像素子を構成する画素のFD拡散層は、転送トランジスタを介してPDから転送された電荷を受けることから、転送特性を維持するために一定のチャネル幅を有する。そのため、拡散層の体積(拡散領域の面積)が拡大し、FD全体の容量の増加につながり、電圧変換効率が低下する。その結果、ノイズが助長されてSN特性が劣化するという問題があった。
本発明は、撮像素子の転送特性を維持しながら、電圧変換効率を向上させることができる画素ユニットを提供することを目的とする。
本実施の形態の一観点における画素ユニットは、光電変換素子と、前記光電変換素子に接続して前記光電変換素子で光電変換した電荷を転送する第1のトランジスタと、前記第1のトランジスタにより転送された電荷をリセットする第2のトランジスタと、前記第1のトランジスタと前記第2のトランジスタの間に設けられて、拡散した不純物を含みかつ前記第1のトランジスタから転送された電荷を蓄積する拡散領域とを備える画素ユニットであって、前記拡散領域は、前記第1のトランジスタのゲート及び前記第2のトランジスタのゲートに続する第1の領域と、前記第1の領域に隣接して、前記第1のトランジスタのゲートに続し且つ前記第2のトランジスタのゲートに接続しない第2の領域とを含み、前記第2の領域の不純物濃度が、前記第1の領域の不純物濃度よりも低いことを特徴とする。
開示の画素ユニットによれば、撮像素子の転送特性を維持し、変換効率を向上させることができる。
本発明に係る画素ユニットの一例(第1実施例)の構成を示す図である。 本発明に係る画素ユニットの一例(第2実施例)の構成を示す図である。 本発明に係る画素ユニットの一例(第3実施例)の構成を示す図である。 本発明に係る画素ユニットの一例(第4実施例)の構成を示す図である。 図4の画素ユニット(第4実施例)を用いた撮像素子(画素部)の一例の一部を省略して説明する図である。 図4の画素ユニット(第4実施例)を用いた撮像素子(画素部)の他の例の一部を省略して説明する図である。 本発明に係る画素ユニットを用いた撮像素子の一例を示す概略ブロック図である。 図7の撮像素子の画素部を構成する画素の回路構成を示す図である。 図7の撮像素子を構成する画素ユニットの動作タイミングを説明する図である。 本発明に係る画素ユニットを備える撮像素子を用いたカメラシステムの一例を示す図である。
以下、図面を参照して本発明を実施するための形態について詳細に説明する。
図1は、本発明に係る画素ユニットの一例(第1実施例)である画素の構造を示す。画素1は、フォトダイオード(PD)3、転送トランジスタ(TX)5、フローティングディフュージョン領域(FD領域)7、及びリセットトランジスタ(RT)9を含んで構成されている。
フォトダイオード3は、転送トランジスタ5に電気的に接続されて、光を電荷に変換する機能を有する。
転送トランジスタ5は、フォトダイオード3とフローティングディフュージョン領域7との間に設けられて、フォトダイオード3とフローティングディフュージョン領域7とに電気的に接続されている。転送トランジスタ5は、フォトダイオード3で変換された電荷をフローティングディフュージョン領域7に転送する機能を有する。
フローティングディフュージョン領域7は、転送トランジスタ5とリセットトランジスタ9との間に設けられてこれらに電気的に接続されている。フローティングディフュージョン領域7には、不純物が拡散して含まれている。フローティングディフュージョン領域7には、転送トランジスタ5から転送された電荷が蓄積される。
リセットトランジスタ9は、フローティングディフュージョン領域7に電気的に接続されている。リセットトランジスタ9は、フローティングディフュージョン領域7に蓄積された電荷の電位をリセット電位にリセット(電圧変換)する機能を有する。
なお、フォトダイオード3は、本発明の画素ユニットを構成する光電変換素子の一例である。転送トランジスタ5は、本発明の画素ユニットを構成する第1のトランジスタの一例である。フローティングディフュージョン領域7は、本発明の画素ユニットを構成する拡散領域の一例である。また、リセットトランジスタ9は、本発明の画素ユニットを構成する第2のトランジスタの一例である。
フローティングディフュージョン領域7は、拡散する不純物の濃度が異なる二つの領域で構成されている。このうち不純物濃度が高い領域は高濃度領域7aを構成し、また低い方の領域は低濃度領域7bを構成する。この高濃度領域7aの不純物濃度は、1×1019cm−3以上とすることができる。また、低濃度領域7bの不純物濃度は、1×1019cm−3未満とすることができる。
高濃度領域7aは、転送トランジスタ5のゲート5a及びリセットトランジスタ9のゲート9aに直接接続されている。高濃度領域7aは、後述のように、転送トランジスタ5のゲート5aの底部に接続して、面積が狭小となる不純物濃度の高い領域(N+)を構成することができる。
低濃度領域7bは、高濃度領域7aに隣接して、転送トランジスタ5のゲート5aに直接接続し、かつ、リセットトランジスタ9のゲート9aに高濃度領域7aを介して接続するように設けられている。言い換えると、低濃度領域7bは、転送トランジスタ5には直接接続するが、リセットトランジスタ9には直接接続していない。低濃度領域7bは、高濃度領域(N+)より不純物濃度が低い領域(N−)で形成されている。
なお、高濃度領域7aは、本発明の画素ユニットを構成する拡散領域のうちの第1の領域の一例であり、低濃度領域7bは、該拡散領域のうちの第2の領域の一例である。
このような高濃度領域と低濃度領域を設けることにより、転送トランジスタとリセットトランジスタとの間の接合容量(拡散容量)をフローティングディフュージョン全体で小さくすることができるため、撮像素子の変換効率を向上させることができる。
また、ポテンシャルが浅い低濃度領域に集められた電荷が、ポテンシャルの深い高濃度領域に集められるため、転送効率の低下を抑えることができる。
CMOS製造のプロセスでは、フローティングディフュージョン領域7の周辺に、フローティングディフュージョン領域7以外の部分とフローティングディフュージョン領域7とを分離するための分離領域11が形成される。分離領域11は、P型の領域(P+)を構成する。この分離領域11は、本発明における素子分離領域の一例である。
フローティングディフュージョン領域以外の部分とは、画素1中のフローティングディフュージョン領域7が転送トランジスタ5と接続する部分及びリセットトランジスタと接続する部分を除いた部分である。転送トランジスタ5と接続する部分は、転送トランジスタ5のゲート5aに相当し、リセットトランジスタと接続する部分は、リセットトランジスタ9のゲート9aに相当する。
このような分離領域11は、CMOSの製造上、内部に結晶欠陥(または格子欠陥)が生じ易い。そのため、拡散領域のうち特に高濃度領域に分離領域が隣接すると、暗電流が生じやすくなり、変換効率が低下するおそれがある。そこで、高濃度領域7aと分離領域11とを隔てるように、低濃度領域7bは、高濃度領域7aと分離領域11との間に存在するように設けるのが好ましい。このような位置に低濃度領域7bを設けると、暗電流の発生を抑制することができ、変換効率の低下を少なくすることができる。
フローティングディフュージョン領域7は、高濃度領域7aと低濃度領域7bとが次のような位置関係になるように設けるのが好ましい。例えば、図1に示すように、高濃度領域7aが直接接続する転送トランジスタ5のゲート5aからリセットトランジスタ9のゲート9aまでの距離をL1とする。また、リセットトランジスタ9と対向する低濃度領域7bの端部からリセットトランジスタ9のゲート9aまでの距離をL2とする。
このとき、L2/L1の値ができるだけ小さくなるように、高濃度領域7aと低濃度領域7bとの位置関係を定めるのが好ましい。このような位置関係となるように、高濃度領域7aと低濃度領域7bを設けると、転送特性を維持しながら変換効率を向上させる効果を確実に得ることができる。
また、図1の平面視では、低濃度領域7bが、高濃度領域7aを挟むように高濃度領域7aに隣接している。高濃度領域7aに対して低濃度領域7bをこのように配置すると、フローティングディフュージョン領域7が転送トランジスタに接続する部分の近傍(暗電流が生じやすい部分)に低濃度領域7bを配置することができる。そのため、フローティングディフュージョンFDの拡散容量を少なくしながら、暗電流の発生を抑制することができるので、変換効率を確実に向上させることができる。
また、フローティングディフュージョン領域の転送トランジスタに接続する部分を高濃度領域7aと低濃度領域7bで構成するため、フローティングディフュージョン領域のソースを大きくすることができる。その結果、電荷の転送特性も向上させることができる。
フローティングディフュージョン領域7内の低濃度領域7bの不純物濃度は、通常のLDD(lightly doped drain)構造の低濃度領域より低い濃度である。また、低濃度領域7bは通常のPN接合の形成で自然に形成される接合近傍の低不純物濃度領域よりも広い面積を有する。
一方、フローティングディフュージョン領域7内の高濃度領域7aの一部は、転送トランジスタ5と接続した状態で転送トランジスタ5の一部となるコンタクト領域を構成する。言い換えると、転送トランジスタ5の一部がフローティングディフュージョン領域7中の高濃度領域7aの一部を兼ねている。
また、転送トランジスタ5の一部は、フォトダイオード3からフローティングディフュージョン領域7に向かって延びる延長部5bとして構成するのが好ましい。延長部5bは、図1に示すように、フォトダイオード3の転送トランジスタ5側の端部よりもフローティングディフュージョン領域7側にせり出して、フローティングディフュージョン領域7の一部に重なるように形成されている。このような延長部5bにより、フローティングディフュージョン領域7の高濃度領域7aの領域を狭小化することができる。
つまり、延長部5bは、フローティングディフュージョン領域7内の高濃度領域7aが転送トランジスタ5と直接接続する部分(コンタクト領域)となる。言い換えると、転送トランジスタ5の一部が高濃度領域7aの一部となるため、高濃度領域7aの面積を小さくすることができる。
高濃度領域7aは、実質的にコンタクト領域を置く位置以外には必要ない。一般のCMOSプロセスによる製造の場合は、高濃度領域7aは、レジストマスクを用いた不純物注入で形成されるため、コンタクト領域の接触面積より十分大きくなる。一方、フローティングディフュージョン領域7の面積の増大はフローティングディフュージョンにおける拡散容量(いわゆる接合容量)を増大させ、変換効率の低下を招くおそれがある。
そこで、本例では、図1に示すように、フローティングディフュージョン領域7のうち、転送トランジスタ5のゲート5aに接続するコンタクト領域(実質的に電荷が蓄積され易い領域)を転送トランジスタ5との間で共有するn型の高濃度領域7aを形成する。それ以外の領域はn型の低濃度領域7bとなるように不純物濃度分布を設定している。
高濃度領域7aに比べて、低濃度領域7bでの接合容量は非常に小さい。そのため、フローティングディフュージョン領域7における全体の接合容量は減少し、変換効率は向上する。また、フォトダイオード3からフローティングディフュージョン領域7のポテンシャルが浅い低濃度領域7bへ転送された電荷は、ポテンシャルの深い高濃度領域7aへ集められるため、転送効率も維持できる。
図2では、本発明の画素ユニットの他の一例(第2実施例)の構成について説明する。なお、図2において図1に示す第1実施例と共通する部分については、図1に示した符号に100の数を加えた数の符号を付して説明を省略する。図2に示す画素101では、低濃度領域107bが半導体基板(Sub)の一部で構成されている。
半導体基板(Sub)は、高濃度領域よりも不純物濃度が十分に低い。そのため、フローティングディフュージョン領域107の低濃度領域107bを半導体基板Subの一部で構成することにより、フローティングディフュージョン領域107の拡散容量成分を低減することができる。したがって、フローティングディフュージョン領域107における全体の接合容量が減少し、変換効率が向上する。
また、低濃度領域107bをこのような半導体基板(Sub)の一部で構成することにより、フローティングディフュージョンの低濃度領域の形成に他の部材を用いる必要がない。すなわち、従来のCMOS製造プロセスを(エッチング等)を用いて低濃度領域を設けることができるため、製造コストを抑えることができる。
図3では、本発明の画素ユニットのさらに他の一例(第3実施例)の構成について説明する。なお、図3において図1に示す第1実施例と共通する部分については、図1に示した符号に200の数を加えた数の符号を付して説明を省略する。図3に示す画素201では、転送トランジスタ205が、平面視で、フォトダイオード203側に向かって凸となる凸部205cを備えている。
転送トランジスタ205にこのような凸部が存在するより、フォトダイオード203からフローティングディフュージョン領域207(転送トランジスタ205のゲート205a)までの長さが略均一になる。その結果、転送トランジスタ205に隣接するフォトダイオード203の領域の電位が略均一になる。そのため、フォトダイオード203の領域内の転送トランジスタ205から離れた部分203aと転送トランジスタに隣接する部分203bとの間で転送電界が向上し、撮像素子の転送特性を向上させることができる。
図4では、本発明の画素ユニットのさらに他の一例(第4実施例)の構成について説明する。なお、図4において図1に示す第1実施例と共通する部分については、図1に示した符号に300の数を加えた数の符号を付して説明を省略する。図4に示す画素301では、さらに増幅トランジスタ(SF)313が設けられている。
増幅トランジスタ313は、フローティングディフュージョン領域307に接続してフローティングディフュージョン領域307で変換した信号電圧を増幅する。増幅トランジスタ313は、本発明における第3のトランジスタの一例である。
増幅トランジスタ313は、ゲート313aとドレイン・ソース拡散313bとから構成されている。このうちゲート313aは、FD容量のうちゲート容量となる。ゲート313aには、フローティングディフュージョン領域307のうち、高濃度領域307aがメタル配線315を介して接続されている。
このような増幅トランジスタを設けることにより、画素の転送特性が向上し、フローティングディフュージョンFDの全体のFD容量を抑制することができるため、変換効率を向上させるができる。また、このような増幅トランジスタの存在により、増幅した電気信号の外部に出力することができるため、他の画素との組み合わせた撮像素子の組み立てが容易になる。
図5は、図4で示した実施例4の画素を配列した画素部の一例を示す。なお、図5では、理解を容易にするため、画素部の大部分を省略した一部について説明する。図5の画素部314では、複数の画素301のうち、一部の複数の画素(画素301a,301b)が、平面視で、垂直方向(上下方向)に一列に並んで配置された画素群317を構成している。この画素群317は、さらに、図5の平面視で、水平方向(左右方向)に複数列並んで配置されている。
画素群317を構成する画素301a,301bはいずれも、1つの画素群317に対して1本の垂直信号線319にメタル配線321を介して接続している。垂直信号線319は、各画素301から出力された電気信号を読み出し信号処理部(後述する図7の読み出し信号処理部527)に送信する機能を有する。
なお、画素群317は、本発明における画素ユニット列の一例である。また、垂直方向は本発明の第1の方向の一例であり、水平方向は第1の方向と直交する第2の方向の一例である。さらに、垂直信号線319は、本発明における信号線の一例である。
画素群を構成する画素の配列方向と、画素群の配列方向は限定されるものではない。しかしながら、本例のように、画素を垂直方向に並べて配列した画素群をさらに水平方向に並べて配置すれば、画素部に複数の画素を高密度で配置することができる。また、各垂直信号線の長さを短くすることができる。その結果、転送特性を向上させ、入射の阻害、飽和を劣化させない、高解像度の固体撮像素子を提供することができる。
図6は、図4で示した実施例4の画素を配列した画素部の他の一例を示す図である。なお、図6でも、図5と同様に、画素部の大部分を省略した一部について説明する。また、図6において図5と共通する部分については、図5に示した符号の数に100の数を加えた数の符号を付して説明を省略する。
図6の画素部414は、画素群417を構成する各画素401が1つの画素401に対して1本の垂直信号線419に接続して構成されている。具体的には、画素群417を構成する画素401のうち画素401aが垂直信号線419aにメタル配線421aを介して接続し、画素401bが垂直信号線419bにメタル配線421bを介して接続している。
このような画素と垂直信号線との接続により、同時に画素の信号を読み出しことができる。そのため、撮像素子を高速に動作させることができ、さらに転送特性を向上させることができる。
ここで、本発明の画素ユニットを適用した撮像素子(固体撮像素子)の動作について説明する。図7は、本発明の画素ユニットを備える撮像素子(固体撮像素子)の概略構成を示す。なお図7において図5と共通する部分については、図5に示した符号の数に200の数を加えた数の符号を付して説明を省略する。
本例の固体撮像素子523は、主要部が、制御回路部525、画素部514、及び読み出し信号処理部527で構成されている。
制御回路部525は、画素部514に接続されて、画素部514を駆動するための駆動信号を画素部514に送信する。
画素部514は、本発明の画素ユニットの一例を示す画素501が複数配置されて構成されている。画素部514は、さらに各画素501が接続する垂直信号線519を介して読み出し信号処理部527に接続されている。画素部514は、制御回路部525からの駆動信号により駆動し、これにより各画素501から出力された出力信号を読み出し信号処理部527に送信する。
読み出し信号処理部527は、画素501の出力信号を読み出す読み出し回路529と、読み出し回路によって読み出された出力信号を信号データとして外部に出力するデータ転送部531とを備える。
読み出し回路529には、出力信号がアナログ信号として読み出される場合はアナログアンプを、デジタル信号として読み出される場合はAD変換回路を用いることができる。本例では、読み出し回路529として、図7に示すようにAD変換回路が設けられている。
データ転送部531には、読み出し信号処理部527で処理された信号がアナログ信号の場合は、アナログ出力用の出力アンプを用いることができる。また、AD変換回路などによるデジタル化されたデジタル信号の場合は、デジタルデータ用の差動増幅回路などを用いることができる。本例では、データ転送部531として、差動増幅回路が設けられている。
図8は、図7の撮像素子の画素部514を構成する画素501の回路構成を示す。画素501には、フォトダイオードPD、転送トランジスタTX、リセットトランジスタRT、増幅トランジスタSF、フローティングディフュージョンFDが配置されている。画素501には、さらに、電源VDD、転送トランジスタTXの制御線(転送制御線)LTX、リセットトランジスタRTの制御線(リセット制御線)LRT、及びリセットトランジスタRTの電源制御線LVDDRTが配置されている。
転送トランジスタTXは、フォトダイオードPDと出力ノードとしてのフローティングディフュージョンFDとの間に接続される。転送トランジスタTXは、転送制御線LTXに対して制御回路部525から駆動信号が与えられることにより、フォトダイオードPDで光電変換された電荷(または電子)をフローティングディフュージョンFDに転送する。
リセットトランジスタRTは、リセット電源制御線LVDDRTとフローティングディフュージョンFDとの間に接続される。このリセットトランジスタRTでは、リセット制御線LRTを通してリセットトランジスタRTのゲートに対して、制御回路部525からリセット用の駆動信号が与えられる。これにより、フローティングディフュージョンFDの電位が、リセット電源LVDDRTの電位によってリセットされる。
フローティングディフュージョンFDは、転送トランジスタTXとリセットトランジスタRTとの間に接続された状態で、増幅トランジスタSFのゲートに接続されている。
増幅トランジスタSFは、垂直信号線519に接続され、画素部514外の定電流源とソースフォロアを構成する。増幅トランジスタSFは、フローティングディフュージョンFDの電位を増幅してその電位に応じた電圧を垂直信号線519に出力する。この垂直信号線519を通じて、各画素501から出力された電圧は、読み出し信号処理部527に出力される。
画素部514に配線されているリセット制御線LRT、転送制御線LTX、およびリセット電源制御線LVDDRTは、図7に示すように、これらを一組として複数の画素が配列された各行単位で配線される。これらのリセット制御線LRT、転送制御線LTX、およびリセット電源制御線LVDDRTは、制御回路部525により駆動される。
次に、図9を用いて、本発明の一例である撮像素子の画素部を構成する画素の動作タイミングを説明する。図9に示す各動作は、図8の回路図にある各ノードに対応している。また各動作は、画素501のリセット信号の読み出し時刻tdarkと画素501の信号レベルの読み出し時刻tsigの間を含む時間の動作を表している。
リセット電源制御線LVDDRTは、電源VDDを構成する。これにより画素部514の画素の読み出し動作を有効にする。次に、図示しないテスト信号入力ゲートTFDを接地する。これにより、図示しないテスト出力信号部の増幅トランジスタTSFと垂直信号線とを切断し、画素部514の各画素501からの出力信号を読み出す。
画素501の出力信号の読み出し動作を時系列に説明する。まず、リセット信号の読み出し時刻tdarkより前に、リセットトランジスタRTをリセット制御線LRTをHレベルの電圧VDDにする。これにより、フローティングディフュージョンFDのリセット電位VFDdarkにリセットされる。
リセット信号の読み出し時刻tdarkでは、そのリセット電圧によるリセットされたフローティングディフュージョンFDの電位レベルVFDdarkを、増幅トランジスタSFから垂直信号線519に出力された出力信号として読み出し信号処理部527が読み出す。
その後、信号レベルの読み出し時刻tsigより前に、転送トランジスタTXを転送制御線LTXでHレベルの電圧VDDにして、フォトダイオードPDで蓄積した電子(電荷)をフローティングディフュージョンFDに転送する(電荷転送を行う)。
信号レベルの読み出し時刻tsigでは、その電荷転送によって転送された電子数およびFD容量に応じて変動した信号レベルの電圧VFDsigを増幅トランジスタSFより垂直信号線519に出力した出力信号として読み出し信号処理部527が読み出す。
図10は、本発明の撮像素子が適用されるカメラシステムの一例を示す図である。図10のカメラシステム631は、主要部が固体撮像素子623、レンズ633、駆動回路635、および信号処理回路637で構成されている。なお、固体撮像素子623には、図5乃至7に示した固体撮像素子を用いることができる。
レンズ633は、固体撮像素子623の画素領域にて入射光を撮像面に結像させることができ、カメラレンズの光学系を構成する。
駆動回路635は、固体撮像素子623を駆動することができ、カメラシステムの駆動部を構成する。
信号処理回路637は、固体撮像素子623から出力された出力信号に対して所定の信号処理を施すことができ、カメラシステムの信号処理部を構成する。
信号処理回路637により処理された画像信号は、アナログ出力であれば、アナログ・デジタル変換回路(AFE)を通して、またデジタル出力であればデジタル信号処理(DFE)を通して、メモリなどの記録媒体に記録される。記録媒体に記録された画像情報は、プリンタなどによってハードコピーされる。また、信号処理部で処理された画像信号を液晶ディスプレイなどのモニターに動画として映し出される。
このように、撮像装置に上述の固体撮像素子を搭載することにより、上述した固体撮像素子の効果(撮像素子の転送効率を維持または向上させながら、電圧変換効率が向上することができるという効果)が得られるため、高精度なカメラが実現できる。
1,101,201,301,401 画素
3,103,203,303,403 フォトダイオード
5,105,205,305,405 転送トランジスタ
5b 延長部
7,107,207,307,407 フローティングディフュージョン領域
7a,107a,207a,307a,407a 高濃度領域
7b,107b,207b,307b,407b 低濃度領域(半導体基板)
9,109,209,309,409 リセットトランジスタ
11,111,211,311,411 分離領域
313,413 増幅トランジスタ
317,417 画素群
319,419,519 垂直信号線
523,623 固体撮像素子
631 カメラシステム
特開平2013−225774号公報

Claims (9)

  1. 光電変換素子と、
    前記光電変換素子に接続して前記光電変換素子で光電変換した電荷を転送する第1のトランジスタと、
    前記第1のトランジスタにより転送された電荷をリセットする第2のトランジスタと、
    前記第1のトランジスタと前記第2のトランジスタの間に設けられて、拡散した不純物を含みかつ前記第1のトランジスタから転送された電荷を蓄積する拡散領域とを備える画素ユニットであって、
    前記拡散領域は、
    前記第1のトランジスタのゲート及び前記第2のトランジスタのゲートに続する第1の領域と、
    前記第1の領域に隣接して、前記第1のトランジスタのゲートに続し且つ前記第2のトランジスタのゲートに接続しない第2の領域とを含み、
    前記第2の領域の不純物濃度が、前記第1の領域の不純物濃度よりも低いことを特徴とする画素ユニット。
  2. 前記拡散領域の周辺には、素子分離領域が設けられており、
    前記第2の領域は、前記第1の領域と前記素子分離領域とを隔てるように、前記第1の領域と前記素子分離領域との間に存在する請求項1に記載の画素ユニット。
  3. 前記第2の領域は、平面視において、前記第1の領域を挟むように前記第1の領域に隣接する請求項1または2に記載の画素ユニット。
  4. 前記第1のトランジスタ、前記第2のトランジスタ、及び前記第1の領域が、半導体基板の上に形成されており、
    前記第2の領域が前記半導体基板の一部で構成されている請求項1乃至3のいずれかに記載の画素ユニット。
  5. 前記拡散領域に接続して前記拡散領域で変換した信号電圧を増幅する第3のトランジスタをさらに備える請求項1乃至3のいずれか1項に記載の画素ユニット。
  6. 前記拡散領域の一部が前記第1のトランジスタの一部で構成されている請求項1乃至5のいずれか1項に記載の画素ユニット。
  7. 前記第1のトランジスタのゲートは、前記光電変換素子から前記拡散領域側にせり出した位置で前記第1の領域に接続する請求項1乃至5のいずれか1項に記載の画素ユニット。
  8. 請求項1乃至7のいずれか1項に記載の画素ユニットが複数配置された撮像素子であって、
    前記画素ユニットのうち、一部の画素ユニットが第1の方向に並んで配置された画素ユニット列を構成し、
    前記画素ユニット列がさらに第1の方向と直交する第2の方向に複数並んで配置された撮像素子。
  9. 前記画素ユニット列を構成する前記一部の画素ユニットは、前記画素ユニットの電気信号を読み出す1つの信号線に接続されている請求項8に記載の撮像素子。
JP2016032187A 2016-02-23 2016-02-23 画素ユニット、及び撮像素子 Active JP6711005B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016032187A JP6711005B2 (ja) 2016-02-23 2016-02-23 画素ユニット、及び撮像素子
US15/426,152 US9924120B2 (en) 2016-02-23 2017-02-07 Pixel unit and image sensor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016032187A JP6711005B2 (ja) 2016-02-23 2016-02-23 画素ユニット、及び撮像素子

Publications (2)

Publication Number Publication Date
JP2017152481A JP2017152481A (ja) 2017-08-31
JP6711005B2 true JP6711005B2 (ja) 2020-06-17

Family

ID=59629617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016032187A Active JP6711005B2 (ja) 2016-02-23 2016-02-23 画素ユニット、及び撮像素子

Country Status (2)

Country Link
US (1) US9924120B2 (ja)
JP (1) JP6711005B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6769349B2 (ja) 2017-03-03 2020-10-14 株式会社リコー 固体撮像素子及び撮像装置
JP6969224B2 (ja) 2017-08-24 2021-11-24 株式会社リコー 固体撮像素子及び撮像装置
JP7013973B2 (ja) 2018-03-19 2022-02-01 株式会社リコー 固体撮像素子及び撮像装置
KR102651393B1 (ko) * 2019-04-05 2024-03-27 에스케이하이닉스 주식회사 쉴딩 배선을 갖는 이미지 센서

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3792628B2 (ja) * 2002-09-02 2006-07-05 富士通株式会社 固体撮像装置及び画像読み出し方法
KR100508086B1 (ko) * 2002-09-11 2005-08-17 삼성전자주식회사 씨모스 이미지 센서 및 그 제조방법
JP3794637B2 (ja) * 2003-03-07 2006-07-05 松下電器産業株式会社 固体撮像装置
JP5140235B2 (ja) * 2003-03-19 2013-02-06 富士通セミコンダクター株式会社 半導体装置
US7064406B2 (en) * 2003-09-03 2006-06-20 Micron Technology, Inc. Supression of dark current in a photosensor for imaging
JP4581792B2 (ja) * 2004-07-05 2010-11-17 コニカミノルタホールディングス株式会社 固体撮像装置及びこれを備えたカメラ
KR100630704B1 (ko) * 2004-10-20 2006-10-02 삼성전자주식회사 비평면 구조의 트랜지스터를 구비한 cmos 이미지 센서및 그 제조 방법
US7663167B2 (en) * 2004-12-23 2010-02-16 Aptina Imaging Corp. Split transfer gate for dark current suppression in an imager pixel
JP4459064B2 (ja) * 2005-01-14 2010-04-28 キヤノン株式会社 固体撮像装置、その制御方法及びカメラ
JP2007053217A (ja) * 2005-08-18 2007-03-01 Renesas Technology Corp 固体撮像素子
US7521742B2 (en) * 2006-06-05 2009-04-21 Samsung Electronics Co., Ltd. Complementary metal oxide semiconductor (CMOS) image sensor
US7916195B2 (en) * 2006-10-13 2011-03-29 Sony Corporation Solid-state imaging device, imaging apparatus and camera
JP5292787B2 (ja) * 2007-11-30 2013-09-18 ソニー株式会社 固体撮像装置及びカメラ
JP5029624B2 (ja) * 2009-01-15 2012-09-19 ソニー株式会社 固体撮像装置及び電子機器
JP2010200025A (ja) * 2009-02-25 2010-09-09 Panasonic Corp 固体撮像装置
TWI467751B (zh) * 2011-12-12 2015-01-01 Sony Corp A solid-state imaging device, a driving method of a solid-state imaging device, and an electronic device
JP2013225774A (ja) * 2012-04-20 2013-10-31 Brookman Technology Inc 固体撮像装置
JP2015106908A (ja) 2013-12-03 2015-06-08 株式会社リコー カラム読出し回路および固体撮像装置
JP6445799B2 (ja) * 2014-07-08 2018-12-26 キヤノン株式会社 光電変換装置
US10199422B2 (en) * 2014-07-09 2019-02-05 Renesas Electronics Corporation Semiconductor device
KR102253003B1 (ko) * 2014-07-11 2021-05-17 삼성전자주식회사 이미지 센서의 픽셀 어레이 및 이미지 센서
US20160172397A1 (en) * 2014-12-15 2016-06-16 Dartmouth College Solid State Image Sensor with Low Capacitance Floating Diffusion
JP2016139660A (ja) * 2015-01-26 2016-08-04 株式会社東芝 固体撮像装置
JP2015130533A (ja) 2015-03-31 2015-07-16 ソニー株式会社 固体撮像装置及びカメラ

Also Published As

Publication number Publication date
JP2017152481A (ja) 2017-08-31
US20170244919A1 (en) 2017-08-24
US9924120B2 (en) 2018-03-20

Similar Documents

Publication Publication Date Title
US8031250B2 (en) Solid-state imaging device and method of driving the same
KR100657863B1 (ko) 핑거드 타입 소스 폴로워 트랜지스터를 이용한 상보성금속 산화막 반도체 액티브 픽셀 센서
JP5292787B2 (ja) 固体撮像装置及びカメラ
JP5688540B2 (ja) 固体撮像装置およびカメラ
JP5531580B2 (ja) 固体撮像装置、および、その製造方法、電子機器
JP4630907B2 (ja) 固体撮像装置および電子情報機器
JP6842240B2 (ja) 画素ユニット、及び撮像素子
JP2008004692A (ja) 固体撮像装置
US20130140442A1 (en) Amplifying circuit and manufacturing method, solid-state imaging element, and electronic device
JP2016005068A (ja) 固体撮像装置および電子機器
JP2010206172A (ja) 撮像装置およびカメラ
JP2015023250A (ja) 固体撮像素子及びその駆動方法、並びに電子機器
JP4844032B2 (ja) 撮像装置
JP6711005B2 (ja) 画素ユニット、及び撮像素子
JP2015130533A (ja) 固体撮像装置及びカメラ
JP2005057189A (ja) 固体撮像装置及びカメラ
JP2007134639A (ja) 光電変換装置及びそれを用いた撮像素子
JP6897740B2 (ja) 画素ユニット、及び撮像素子
JP2008218756A (ja) 光電変換装置及び撮像システム
JP4720402B2 (ja) 固体撮像装置
JP7115067B2 (ja) 固体撮像素子及び撮像システム
JP6536627B2 (ja) 固体撮像装置及び電子機器
JP5725232B2 (ja) 固体撮像装置及びカメラ
JP2004104116A (ja) 撮像装置
JP4618170B2 (ja) 固体撮像装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191015

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200123

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200428

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200511

R151 Written notification of patent or utility model registration

Ref document number: 6711005

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151